提出一種基于FPGA的實時視頻信號處理平臺的設(shè)計方法,該系統(tǒng)接收低幀率數(shù)字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設(shè)計使用Verilog hdl語言實現(xiàn),采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。
上傳時間: 2015-01-01
上傳用戶:shizhanincc
NiosII軟核處理器是Altera公司開發(fā),基于FPGA操作平臺使用的一款高速處理器,為了適應(yīng)高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設(shè)計,使用Verilog hdl語言完成該接口設(shè)計,最后通過QuartusII軟件,給出了實驗仿真結(jié)果。
標(biāo)簽: NiosII 軟核處理器 步進電機 接口設(shè)計
上傳時間: 2015-01-02
上傳用戶:妄想演繹師
fpga
標(biāo)簽: verilog wire HDL reg
上傳時間: 2013-11-06
上傳用戶:攏共湖塘
學(xué)習(xí)FPGA的必備知識
標(biāo)簽: Verilog HDL 基礎(chǔ)知識
上傳時間: 2013-11-10
上傳用戶:songkun
設(shè)計了一種基于FPGA純硬件方式實現(xiàn)方向濾波的指紋圖像增強算法。設(shè)計采用寄存器傳輸級(RTL)硬件描述語言(Verilog hdl),利用時分復(fù)用和流水線處理等技術(shù),完成了方向濾波指紋圖像增強算法在FPGA上的實現(xiàn)。整個系統(tǒng)通過了Modelsim的仿真驗證并在Terasic公司的DE2平臺上完成了硬件測試。設(shè)計共消耗了3716個邏輯單元,最高處理速度可達92.93MHz。以50MHz頻率工作時,可在0.5s以內(nèi)完成一幅256×256指紋圖像的增強處理。
上傳時間: 2013-11-06
上傳用戶:rishian
數(shù)字三相鎖相環(huán)中含有大量乘法運算和三角函數(shù)運算,占用大量的硬件邏輯資源。為此,提出一種數(shù)字三相鎖相環(huán)的優(yōu)化實現(xiàn)方案,利用乘法模塊復(fù)用和CORDIC算法實現(xiàn)三角函數(shù)運算,并用Verilog hdl硬件描述語言對優(yōu)化前后的算法進行了編碼實現(xiàn)。仿真和實驗結(jié)果表明,優(yōu)化后的數(shù)字三相鎖相環(huán)大大節(jié)省了FPGA的資源,并能快速、準(zhǔn)確地鎖定相位,具有良好的性能。
標(biāo)簽: FPGA 數(shù)字 三相 優(yōu)化設(shè)計
上傳時間: 2013-10-22
上傳用戶:emhx1990
設(shè)計了一個基于FPGA的數(shù)據(jù)采集系統(tǒng),并用Verilog hdl語言作為描述語言實現(xiàn)了對TLC0820的采樣控制和FPGA的數(shù)據(jù)處理等過程的控制,以Xilinx ISE 9.1i軟件為平臺,進行了設(shè)計輸入、分析與綜合、仿真與驗證等過程仿真實現(xiàn)了這一系統(tǒng)。
標(biāo)簽: FPGA 數(shù)據(jù)采集 系統(tǒng)設(shè)計
上傳時間: 2013-10-08
上傳用戶:13686209316
multisim10.0仿真軟件破解版下載:【軟件介紹】 Multisim本是加拿大圖像交互技術(shù)公司(Interactive Image Technoligics簡稱IIT公司)推出的以Windows為基礎(chǔ)的仿真工具,被美國NI公司收購后,更名為NI Multisim ,而V10.0是其(即NI,National Instruments)最新推出的Multisim最新版本。 目前美國NI公司的EWB的包含有電路仿真設(shè)計的模塊Multisim、PCB設(shè)計軟件Ultiboard、布線引擎Ultiroute及通信電路分析與設(shè)計模塊Commsim 4個部分,能完成從電路的仿真設(shè)計到電路版圖生成的全過程。Multisim、Ultiboard、Ultiroute及Commsim 4個部分相互獨立,可以分別使用。Multisim、Ultiboard、Ultiroute及Commsim 4個部分有增強專業(yè)版(Power Professional)、專業(yè)版(Professional)、個人版(Personal)、教育版(Education)、學(xué)生版(Student)和演示版(Demo)等多個版本,各版本的功能和價格有著明顯的差異。 NI Multisim 10用軟件的方法虛擬電子與電工元器件,虛擬電子與電工儀器和儀表,實現(xiàn)了“軟件即元器件”、“軟件即儀器”。NI Multisim 10是一個原理電路設(shè)計、電路功能測試的虛擬仿真軟件。 NI Multisim 10的元器件庫提供數(shù)千種電路元器件供實驗選用,同時也可以新建或擴充已有的元器件庫,而且建庫所需的元器件參數(shù)可以從生產(chǎn)廠商的產(chǎn)品使用手冊中查到,因此也很方便的在工程設(shè)計中使用。 NI Multisim 10的虛擬測試儀器儀表種類齊全,有一般實驗用的通用儀器,如萬用表、函數(shù)信號發(fā)生器、雙蹤示波器、直流電源;而且還有一般實驗室少有或沒有的儀器,如波特圖儀、字信號發(fā)生器、邏輯分析儀、邏輯轉(zhuǎn)換器、失真儀、頻譜分析儀和網(wǎng)絡(luò)分析儀等。 NI Multisim 10具有較為詳細的電路分析功能,可以完成電路的瞬態(tài)分析和穩(wěn)態(tài)分析、 時域和頻域分析、器件的線性和非線性分析、電路的噪聲分析和失真分析、離散傅里葉分析、電路零極點分析、交直流靈敏度分析等電路分析方法,以幫助設(shè)計人員分析電路的性能。 NI Multisim 10可以設(shè)計、測試和演示各種電子電路,包括電工學(xué)、模擬電路、數(shù)字電路、射頻電路及微控制器和接口電路等。可以對被仿真的電路中的元器件設(shè)置各種故障,如開路、短路和不同程度的漏電等,從而觀察不同故障情況下的電路工作狀況。在進行仿真的同時,軟件還可以存儲測試點的所有數(shù)據(jù),列出被仿真電路的所有元器件清單,以及存儲測試儀器的工作狀態(tài)、顯示波形和具體數(shù)據(jù)等。 NI Multisim 10有豐富的Help功能,其Help系統(tǒng)不僅包括軟件本身的操作指南,更要的是包含有元器件的功能解說,Help中這種元器件功能解說有利于使用EWB進行CAI教學(xué)。另外,NI Multisim10還提供了與國內(nèi)外流行的印刷電路板設(shè)計自動化軟件Protel及電路仿真軟件PSpice之間的文件接口,也能通過Windows的剪貼板把電路圖送往文字處理系統(tǒng)中進行編輯排版。支持VHDL和Verilog hdl語言的電路仿真與設(shè)計。 利用NI Multisim 10可以實現(xiàn)計算機仿真設(shè)計與虛擬實驗,與傳統(tǒng)的電子電路設(shè)計與實驗方法相比,具有如下特點:設(shè)計與實驗可以同步進行,可以邊設(shè)計邊實驗,修改調(diào)試方便;設(shè)計和實驗用的元器件及測試儀器儀表齊全,可以完成各種類型的電路設(shè)計與實驗;可方便地對電路參數(shù)進行測試和分析;可直接打印輸出實驗數(shù)據(jù)、測試參數(shù)、曲線和電路原理圖;實驗中不消耗實際的元器件,實驗所需元器件的種類和數(shù)量不受限制,實驗成本低,實驗速度快,效率高;設(shè)計和實驗成功的電路可以直接在產(chǎn)品中使用。 NI Multisim 10易學(xué)易用,便于電子信息、通信工程、自動化、電氣控制類專業(yè)學(xué)生自學(xué)、便于開展綜合性的設(shè)計和實驗,有利于培養(yǎng)綜合分析能力、開發(fā)和創(chuàng)新的能力。 multisim10.0激活碼及破解序列號
上傳時間: 2015-01-03
上傳用戶:daoyue
課程設(shè)計要求設(shè)計并用FPGA實現(xiàn)一個數(shù)字頻率計,具體設(shè)計要求如下: 測量頻率范圍: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系統(tǒng)外部時鐘: 1024Hz 測量波形: 方波 Vp-p = 3~5 V 硬件設(shè)備:Altera Flex10K10 五位數(shù)碼管 LED發(fā)光二極管 編程語言:Verilog hdl / VHDL
標(biāo)簽: FPGA 數(shù)字頻率計
上傳時間: 2013-12-21
上傳用戶:1583060504
SystemC片上系統(tǒng)設(shè)計的源代碼: 書籍介紹: SystemC是被實踐證明的優(yōu)秀的系統(tǒng)設(shè)計描述語言,它能夠完成從系統(tǒng)到門級、從軟件到硬件、從設(shè)計到驗證的全部描述。SystemC 2.01已作為一個穩(wěn)定的版本提交到IEEE,申請國際標(biāo)準(zhǔn)。 本書為配合清華大學(xué)電子工程系SystemC相關(guān)課程的教學(xué)而編寫。全書分9章,內(nèi)容包括:硬件描述語言的發(fā)展史;SystemC出現(xiàn)的歷史背景和片上系統(tǒng)設(shè)計方法學(xué)概述;SystemC的基本語法;SystemC的寄存器傳輸級設(shè)計和SystemC的可綜合語言子集,以及根據(jù)作者設(shè)計經(jīng)歷歸結(jié)的RTL設(shè)計準(zhǔn)則和經(jīng)驗;接口、端口和通道等SystemC行為建模實例——片上總線系統(tǒng);SystemC與VHDL/Verilog hdl的比較;SystemC的驗證標(biāo)準(zhǔn)和驗證方法學(xué);SystemC開發(fā)工具SystemC_win、WaveViewer等,以及使用MATLAB進行SystemC算法模塊的驗證。每一章都精心編寫了課后習(xí)題以配合教學(xué)的需要。 本書可作為大學(xué)電子設(shè)計自動化(EDA)相關(guān)課程教材,也可供電子工程技術(shù)人員作為SystemC設(shè)計、應(yīng)用開發(fā)的技術(shù)參考書。本書豐富的實例源代碼特別適合初學(xué)者根據(jù)內(nèi)容實際運行、體會,舉一反三,以掌握SystemC進行應(yīng)用系統(tǒng)設(shè)計。
標(biāo)簽: SystemC 片上系統(tǒng) 源代碼 書籍
上傳時間: 2014-11-29
上傳用戶:qoovoop
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1