亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

adc轉(zhuǎn)(zhuǎn)換電路

  • STM32F4-Discovery ADC-Interleaved_DMAmode2 例程

    STM32F4-Discovery ADC-Interleaved_DMAmode2 keil&iar例程

    標簽: ADC-Interleaved_DMAmode Discovery STM 32

    上傳時間: 2013-04-24

    上傳用戶:朗朗乾坤

  • DSP的ADC原理

    DSP的ADC原理,對軟硬件AD采樣精度有幫助

    標簽: DSP ADC

    上傳時間: 2013-06-18

    上傳用戶:二驅(qū)蚊器

  • stm32f103 ADC驅(qū)動程序

    實現(xiàn)stm32內(nèi)部ADC的驅(qū)動接口,有多個通道可以選擇,且本身具有自動校準功能。

    標簽: f103 stm 103 32f

    上傳時間: 2013-04-24

    上傳用戶:qq1604324866

  • STM32的TIM1_CC1觸發(fā)雙ADC作同步規(guī)則轉(zhuǎn)換

    TIM1_CC1觸發(fā)雙ADC作同步規(guī)則轉(zhuǎn)換,DMA存儲轉(zhuǎn)換結(jié)果。 請使用\MDK-ARM(uV4)下的Keil工程文件,已調(diào)試通過。

    標簽: STM ADC TIM 32

    上傳時間: 2013-08-01

    上傳用戶:zhliu007

  • 用于FPGA的N+0.5分頻代碼

    用于FPGA的N+0.5分頻代碼,可以用來進行非整數(shù)分頻!

    標簽: FPGA 0.5 分頻 代碼

    上傳時間: 2013-08-06

    上傳用戶:weixiao99

  • proteus寫的實驗程序例子1

    為優(yōu)秀的單片機仿真軟件proteus寫的實驗程序例子\r\n不但可以仿真mcu,外圍器件也可以仿真\r\n多路開關(guān)的實驗\r\n

    標簽: proteus 實驗 程序

    上傳時間: 2013-08-08

    上傳用戶:bpgfl

  • 針對Xilinx公司FPGA的硬件電路原理與具體實現(xiàn)方法

    文章介紹了系統(tǒng)的硬件電路原理與具體實現(xiàn)方法,其中主要包括載波恢\r\n復電路,PN 碼捕獲電路和跟蹤電路,并針對Xilinx 公司FPGA 的特點,對各電\r\n路的實現(xiàn)進行優(yōu)化設(shè)計,在不影響系統(tǒng)穩(wěn)定性和精度的前提下,減少硬件資源\r\n消耗,提高硬件利用率。設(shè)計利用Verilog 硬件描述語言完成,通過后仿真驗證\r\n電路正確性,并給出綜合結(jié)果。

    標簽: Xilinx FPGA 硬件 電路原理

    上傳時間: 2013-08-09

    上傳用戶:qiaoyue

  • FPGA控制AD程序,ADC,DAC轉(zhuǎn)換接口

    FPGA控制AD程序,ADC,DAC轉(zhuǎn)換接口.rar 有限狀態(tài)機控制AD采樣.rar

    標簽: FPGA ADC DAC 控制

    上傳時間: 2013-08-10

    上傳用戶:zhuyibin

  • 對硅微諧振式加速度計的數(shù)據(jù)采集電路開展研究工作

    項目的研究內(nèi)容是對硅微諧振式加速度計的數(shù)據(jù)采集電路開展研究工作。硅微諧振式加速度計敏感結(jié)構(gòu)輸出的是兩路差分的頻率信號,因此硅微諧振式加速度計數(shù)據(jù)采集電路完成的主要任務(wù)是測出兩路頻率信號的差值。測量要求是:實現(xiàn)10ms內(nèi)對中心諧振頻率為20kHz、標度因數(shù)為100Hz/g、量程為±50g、分辨率為1mg的硅微諧振式加速度計輸出的頻率信號的測量,等效測量誤差為±1mg。電路的控制核心為單片機,具有串行接口以便將測量結(jié)果傳送給PC機從而分析、保存測量結(jié)果。\\r\\n按研究內(nèi)容設(shè)計了軟硬件。軟件采用多周期同步法

    標簽: 硅微 加速度計 數(shù)據(jù)采集電路 諧振式

    上傳時間: 2013-08-11

    上傳用戶:csgcd001

  • 采用FPGA通過BT_656接口實現(xiàn)傳輸4路視頻流的方法

    采用FPGA通過BT_656接口實現(xiàn)傳輸4路視頻流的方法

    標簽: FPGA 656 BT 接口

    上傳時間: 2013-08-12

    上傳用戶:壞壞的華仔

主站蜘蛛池模板: 吉安市| 龙岩市| 铅山县| 吉安县| 大兴区| 景泰县| 大荔县| 高邮市| 辛集市| 洛扎县| 托克托县| 开封县| 苍溪县| 股票| 平谷区| 泾源县| 公主岭市| 印江| 永寿县| 青川县| 莱西市| 兴隆县| 达孜县| 抚顺市| 仙游县| 厦门市| 和政县| 大田县| 鄯善县| 满城县| 白河县| 西乌珠穆沁旗| 汉中市| 崇义县| 雷山县| 罗平县| 景宁| 正定县| 津南区| 房产| 临夏市|