This white paper discusses how market trends, the need for increased productivity, and new legislation have accelerated the use of safety systems in industrial machinery. This TÜV-qualified FPGA design methodology is changing the paradigms of safety designs and will greatly reduce development effort, system complexity, and time to market. This allows FPGA users to design their own customized safety controllers and provides a significant competitive advantage over traditional microcontroller or asic-based designs. Introduction The basic motivation of deploying functional safety systems is to ensure safe operation as well as safe behavior in cases of failure. Examples of functional safety systems include train brakes, proximity sensors for hazardous areas around machines such as fast-moving robots, and distributed control systems in process automation equipment such as those used in petrochemical plants. The International Electrotechnical Commission’s standard, IEC 61508: “Functional safety of electrical/electronic/programmable electronic safety-related systems,” is understood as the standard for designing safety systems for electrical, electronic, and programmable electronic (E/E/PE) equipment. This standard was developed in the mid-1980s and has been revised several times to cover the technical advances in various industries. In addition, derivative standards have been developed for specific markets and applications that prescribe the particular requirements on functional safety systems in these industry applications. Example applications include process automation (IEC 61511), machine automation (IEC 62061), transportation (railway EN 50128), medical (IEC 62304), automotive (ISO 26262), power generation, distribution, and transportation. 圖Figure 1. Local Safety System
標(biāo)簽: FPGA 安全系統(tǒng)
上傳時間: 2013-11-14
上傳用戶:zoudejile
本資料是關(guān)于Altera公司基本器件的主要介紹(主要特性、優(yōu)勢、適用配置器件、型號、引腳、下載電纜、軟件等) 目 錄 1、 MAX7000系列器件 2、 MAX3000A系列器件 3、 MAX II 系列器件 4、 Cyclone系列器件 5、 Cyclone II系列器件 6、 Stratix系列器件 7、 Stratix GX系列器件 8、 Stratix II系列器件 9、 HardCopy II結(jié)構(gòu)化asic 10、其它系列器件 11、配置器件 12、下載電纜 13、開發(fā)軟件 14、IP CORE 15、Nios II嵌入式處理器 16、ALTERA開發(fā)板 17、ALTERA電源選擇
上傳時間: 2013-11-04
上傳用戶:stst
Actel、Altera、Lattice Semiconductor和Xilinx是目前業(yè)界最主要的四大FPGA供應(yīng)商,為了 幫助中國的應(yīng)用開發(fā)工程師更深入地了解FPGA的具體設(shè)計訣竅,我們特別邀請到了Altera系統(tǒng)應(yīng)用 工程部總監(jiān)Greg Steinke、Xilinx綜合方法經(jīng)理Frederic Rivoallon、Xilinx高級技術(shù)市場工程師 Philippe Garrault、Xilinx產(chǎn)品應(yīng)用工程部高級經(jīng)理Chris Stinson、Xilinx IP解決方案工程部總 監(jiān)Mike Frasier、Lattice Semiconductor應(yīng)用工程部總監(jiān)Bertrand Leigh和軟件產(chǎn)品規(guī)劃經(jīng)理Mike Kendrick、Actel公司硅產(chǎn)品市場總監(jiān)Martin Mason和應(yīng)用高級經(jīng)理Jonathan Alexander為大家傳經(jīng) 授道。 他們將就一系列大家非常關(guān)心的關(guān)鍵設(shè)計問題發(fā)表他們的獨(dú)到見解,包括:什么是目前FPGA應(yīng)用工 程師面對的最主要設(shè)計問題?如何解決?當(dāng)開始一個新的FPGA設(shè)計時,你們會推薦客戶采用什么樣 的流程?對于I/O信號分布的處理,你們有什么建議可以提供 給客戶?如果你的客戶準(zhǔn)備移植到另外一個FPGA、asic和結(jié)構(gòu)化asic之間進(jìn)行抉擇?(下)">結(jié)構(gòu)化 asic或asic,你會建議你的客戶如何做?
上傳時間: 2013-10-21
上傳用戶:wawjj
The Xilinx Zynq-7000 Extensible Processing Platform (EPP) redefines the possibilities for embedded systems, giving system and software architects and developers a flexible platform to launch their new solutions and traditional asic and ASSP users an alternative that aligns with today’s programmable imperative. The new class of product elegantly combines an industrystandard ARMprocessor-based system with Xilinx 28nm programmable logic—in a single device. The processor boots first, prior to configuration of the programmable logic. This, along with a streamlined workflow, saves time and effort and lets software developers and hardware designers start development simultaneously.
標(biāo)簽: xilinx Zynq 7000 EPP
上傳時間: 2013-10-09
上傳用戶:evil
賽靈思選用 28nm 高介電層金屬閘 (HKMG) 高性能低 功耗技術(shù),并將該技術(shù)與新型一體化 ASMBLTM 架構(gòu)相結(jié)合,從而推出能降低功耗、提高性能的新一代FPGA。這些器件實(shí)現(xiàn)了前所未有的高集成度和高帶寬,為系統(tǒng)架構(gòu)師和設(shè)計人員提供了一種可替代 ASSP和 asic 的全面可編程解決方案。
上傳時間: 2013-11-07
上傳用戶:zengduo
可編程技術(shù)勢在必行 — 用更少的資源實(shí)現(xiàn)更多功能 隨時隨地降低風(fēng)險、使用可編程硬件設(shè)計平臺快速開發(fā)差異化產(chǎn)品 — 驅(qū)使人們不斷探索能夠提供更大容量、更低功耗和更高帶寬的 FPGA 解決方案,用來創(chuàng)建目前 asic 和 ASSP 所能提供的系統(tǒng)級功能。賽靈思已經(jīng)開發(fā)出一種創(chuàng)新型 FPGA 設(shè)計和制造方法,能夠滿足“可編程技術(shù)勢在必行”的兩大關(guān)鍵要求。堆疊硅片互聯(lián)技術(shù)是新一代 FPGA 的基礎(chǔ),不僅超越了摩爾定律,而且實(shí)現(xiàn)的功能能夠滿足最嚴(yán)格的設(shè)計要求。利用該技術(shù),賽靈思縮短了批量交付最大型 FPGA 所需的時間,從而可以滿足最終客戶的批量生產(chǎn)需求。本白皮書將探討促使賽靈思開發(fā)堆疊硅片互聯(lián)技術(shù)的技術(shù)及經(jīng)濟(jì)原因,以及使之實(shí)現(xiàn)的創(chuàng)新方法。
上傳時間: 2013-10-24
上傳用戶:Yue Zhong
eda的發(fā)展趨勢: 在一個芯片上完成的系統(tǒng)級的集成已成為可能可編程邏輯器件開始進(jìn)入傳統(tǒng)的asic市場EDA工具和IP核應(yīng)用更為廣泛高性能的EDA工具得到長足的發(fā)展計算機(jī)硬件平臺性能大幅度提高,為復(fù)雜的SoC設(shè)計提供了物理基礎(chǔ)。
上傳時間: 2013-12-02
上傳用戶:windwolf2000
針對傳統(tǒng)集成電路(asic)功能固定、升級困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡便的引入?仔/4固定相移的實(shí)現(xiàn)方法。采用模塊化的設(shè)計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實(shí)現(xiàn)了整個系統(tǒng)。測試結(jié)果表明該系統(tǒng)正確實(shí)現(xiàn)了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of asic such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信
上傳時間: 2013-11-19
上傳用戶:neu_liyan
在基于asic或FPGA的設(shè)計中,設(shè)計人員必須認(rèn)真考慮某些性能標(biāo)準(zhǔn),他們面臨的挑戰(zhàn)主要體現(xiàn)在面積、速度和功耗方面。 與asic一樣,供應(yīng)商在FPGA設(shè)計中也需要應(yīng)對面積和速度的挑戰(zhàn)。隨著門數(shù)不斷增加,F(xiàn)PGA需要更大的面積和尺寸來適應(yīng)更多的應(yīng)用,設(shè)計工具需要采用更好的算法以便更有效地利用面積。不斷演進(jìn)的FPGA技術(shù)也給設(shè)計人員帶來一系列新的挑戰(zhàn),電源利用率就是其中之一,這對于為手持或便攜式設(shè)備設(shè)計基于FPGA的嵌入式系統(tǒng)來說是急需解決的問題。
標(biāo)簽: FPGA MPU 手持設(shè)備 功耗
上傳時間: 2013-11-23
上傳用戶:xaijhqx
專用集成電路( asic )的出現(xiàn) asic的提出和發(fā)展說明集成電路進(jìn)入了一個新階段。 通用的、標(biāo)準(zhǔn)的集成電路已不能完全適應(yīng)電子系統(tǒng)的急劇變化和更新?lián)Q代。各個電子系統(tǒng)廠家都希望生產(chǎn)出具有自己特色的合格產(chǎn)品,只有asic產(chǎn)品才能達(dá)到這種要求。這也就是自80年代中期以來,asic得到廣泛重視的根本原因。 asic電路的蓬勃發(fā)展推動著設(shè)計方法和設(shè)計工具的完善,同時也促進(jìn)著系統(tǒng)設(shè)計人員與芯片設(shè)計人員的結(jié)合和相互滲透。 FPGA的發(fā)展:IC-〉asic-〉FPGA FPGA分類、結(jié)構(gòu)、設(shè)計流程,F(xiàn)PGA設(shè)計工具: VHDL Verilog VHDL的仿真 VHDL的綜合 FPGA實(shí)現(xiàn)過程 FPGA實(shí)現(xiàn)高性能DSP FPGA嵌入式系統(tǒng)設(shè)計
上傳時間: 2013-11-10
上傳用戶:cylnpy
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1