亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

asic

asic(ApplicationSpecificIntegratedCircuit)即專用集成電路,是指應特定用戶要求和特定電子系統的需要而設計、制造的集成電路。用CPLD(復雜可編程邏輯器件)和FPGA(現場可編程邏輯門陣列)來進行asic設計是最為流行的方式之一,它們的共性是都具有用戶現場可編程特性,都支持邊界掃描技術,但兩者在集成度、速度以及編程方式上具有各自的特點。[1]
  • LTE標準下Turbo碼編譯碼器的集成設計

    針對固定碼長Turbo碼適應性差的缺點,以LTE為應用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現方案。該設計可以依據具體的信道環境和速率要求調節信息幀長,平衡譯碼性能和系統時延。方案采用“自頂向下”的設計思想和“自底而上”的實現方法,對 Turbo編譯碼系統模塊化設計后優化統一,經時序仿真驗證后下載配置到Altera公司Stratix III系列的EP3SL150F1152C2N中。測試結果表明,系統運行穩健可靠,并具有良好的移植性;集成化一體設計,為LTE標準下Turbo碼 asic的開發提供了參考。

    標簽: Turbo LTE 標準 編譯碼器

    上傳時間: 2013-10-28

    上傳用戶:d815185728

  • 華為FPGA設計流程指南

    本部門所承擔的FPGA設計任務主要是兩方面的作用:系統的原型實現和asic的原型驗證。編寫本流程的目的是: l         在于規范整個設計流程,實現開發的合理性、一致性、高效性。 l         形成風格良好和完整的文檔。 l         實現在FPGA不同廠家之間以及從FPGA到asic的順利移植。 l         便于新員工快速掌握本部門FPGA的設計流程。  

    標簽: FPGA 華為 設計流程

    上傳時間: 2013-11-24

    上傳用戶:xmsmh

  • 基于FPGA和CMX589A的GMSK調制器設計與實現

    GMSK信號具有很好的頻譜和功率特性,特別適用于功率受限和信道存在非線性、衰落以及多普勒頻移的移動突發通信系統。根據GMSK調制的特點,提出 亍一種以FPGA和CMX589A為硬件裁體的GMSK調制器的設計方案,并給出了方案的具體實現,包括系統結構、利用CMX589A實現的高斯濾波器、 FPGA實現的調制指數為O.5的FM調制器以及控制器。對系統功能和性能測試結果表明,指標符合設計要求,工作穩定可靠。 關鍵詞:GMSK;DDS;FM調制器;FPGAl 引 言 由于GMSK調制方式具有很好的功率頻譜特性,較優的誤碼性能,能夠滿足移動通信環境下對鄰道干擾的嚴格要求,因此成為GSM、ETS HiperLANl以及GPRS等系統的標準調制方式。目前GMSK調制技術主要有兩種實現方法,一種是利用GMSK asic專用芯片來完成,典型的產品如FX589或CMX909配合MC2833或FX019來實現GMSK調制。這種實現方法的特點是實現簡單、基帶信 號速率可控,但調制載波頻率固定,沒有可擴展性。另外一種方法是利用軟件無線電思想采用正交調制的方法在FPGA和DSP平臺上實現。其中又包括兩種實現 手段,一種是采用直接分解將單個脈沖的高斯濾波器響應積分分成暫態部分和穩態部分,通過累加相位信息來實現;另一種采用頻率軌跡合成,通過采樣把高斯濾波 器矩形脈沖響應基本軌跡存入ROM作為查找表,然后通過FM調制實現。這種利用軟件無線電思想實現GMSK調制的方法具有調制參數可變的優點,但由于軟件 設計中涉及到高斯低通濾波、相位積分和三角函數運算,所以調制器參數更改困難、實現復雜。綜上所述,本文提出一種基于CMX589A和FPGA的GMSK 調制器設計方案。與傳統實現方法比較具有實現簡單、調制參數方便可控和軟件剪裁容易等特點,適合于CDPD、無中心站等多種通信系統,具有重要現實意義。

    標簽: FPGA 589A GMSK CMX

    上傳時間: 2013-10-24

    上傳用戶:thesk123

  • 1-Wire總線主機

    Abstract: Communication with 1-Wire slave devices requires a 1-Wire master. There are numerous ways to build a 1-Wire master (see reference design 4206, "Choosing the Right 1-Wire Master for Embedded Applications"). Thisdocument describes the DS1WM, a synthesizable 1-Wire master that can be implemented in an application-specificintegrated circuit (asic) or field-programmable gate array (FPGA).

    標簽: Wire 總線 主機

    上傳時間: 2014-12-22

    上傳用戶:xanxuan

  • ARM7_中文手冊

    ARM7 是一種低電壓,通用32 位RISC 微處理器單元,可作一般應用或嵌入到asic 或CSIC 中,其簡潔一流的設計特別適用于電源敏感的應用中。ARM7 的小尺寸使它特別適合集成到 比較大的客戶芯片中,此芯片中也可以包含RAM, ROM, DSP,邏輯控制和其他代碼。

    標簽: ARM

    上傳時間: 2013-10-08

    上傳用戶:xianglee

  • ARM7 數據手冊

    ARM7 是一種低電壓,通用32 位RISC 微處理器單元,可作一般應用或嵌入到asic 或CSIC中,其簡潔一流的設計特別適用于電源敏感的應用中。ARM7 的小尺寸使它特別適合集成到比較大的客戶芯片中,此芯片中也可以包含RAM, ROM, DSP,邏輯控制和其他代碼。 增強特性:ARM7 和ARM6 有相似性,但增加了以下功能:基于亞微米的制程,增加了速度,減少了電源消耗3V 操作,很小的電源消耗,并同5V 系統兼容較高的時鐘對所以程序執行較快。特性總結:l   32 位的RISC 結構處理器(包括32 位地址線和數據線);l   Little/Big Endian 操作模式;l   高性能RISC17 MIPS sustained @ 25 MHz (25 MIPS peak)@ 3Vl   較低的電壓損耗0.6mA/MHz@ 3V fabricated in .8 m CMOS全靜態操作l   適用于對電源比較敏感的應用中l   快速中斷響應l   適用于實時系統l   支持虛擬內存l   支持高級語言l   簡單但功能強大的指令系統

    標簽: ARM7 數據手冊

    上傳時間: 2013-10-24

    上傳用戶:座山雕牛逼

  • PSpice MicroSim v8.0英文版下載

    很好用的電路仿真軟件,asic設計前期仿真必備工具。

    標簽: MicroSim PSpice 8.0 英文版下載

    上傳時間: 2014-12-31

    上傳用戶:7891

  • Xilinx UltraScale:為您未來架構而打造的新一代架構

      Xilinx UltraScale™ 架構針對要求最嚴苛的應用,提供了前所未有的asic級的系統級集成和容量。    UltraScale架構是業界首次在All Programmable架構中應用最先進的asic架構優化。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設計套件的分析型協同優化,UltraScale架構可以提供海量數據的路由功能,同時還能智能地解決先進工藝節點上的頭號系統性能瓶頸。 這種協同設計可以在不降低性能的前提下達到實現超過90%的利用率。   UltraScale架構的突破包括:   • 幾乎可以在晶片的任何位置戰略性地布置類似于asic的系統時鐘,從而將時鐘歪斜降低達50%   • 系統架構中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統速度和容量   • 甚至在要求資源利用率達到90%及以上的系統中,也能消除潛在的時序收斂問題和互連瓶頸   • 可憑借3D IC集成能力構建更大型器件,并在工藝技術方面領先當前行業標準整整一代   • 能在更低的系統功耗預算范圍內顯著提高系統性能,包括多Gb串行收發器、I/O以及存儲器帶寬   • 顯著增強DSP與包處理性能   賽靈思UltraScale架構為超大容量解決方案設計人員開啟了一個全新的領域。

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-12-23

    上傳用戶:小儒尼尼奧

  • Xilinx UltraScale:新一代架構滿足您的新一代架構需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with asic-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge asic architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of asic-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-11-21

    上傳用戶:wxqman

  • 通過FPGA提高工業應用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業設計的關鍵元器件。在工業設計中,PLD已經從提供簡單的膠合邏輯發展到使用FPGA作為協處理器。該技術在通信、電機控制、I/O模塊以及圖像處理等應用中支持 I/O 擴展,替代基本的微控制器 (MCU) 或者數字信號處理器 (DSP)。   隨著系統復雜度的提高,FPGA還能夠集成整個芯片系統(SoC),與分立的 MCU、DSP、ASSP,以及 asic解決方案相比,大幅度降低了成本。不論是用作協處理器還是SoC,Altera FPGA在您的工業應用中都具有以下優點:   1. 設計集成——使用FPGA作為協處理器或者SoC,在一個器件平臺上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個公共開發平臺的一片 FPGA中,使工業設計能夠適應協議、IP以及新硬件功能的發展變化。   3. 性能調整——通過FPGA中的嵌入式處理器、定制指令和IP模塊,增強性能,滿足系統要求。   4. 過時保護——較長的 FPGA 產品生命周期,通過 FPGA 新系列的器件移植,延長工業產品的生命周期,保護硬件不會過時。   5. 熟悉的工具——使用熟悉的、功能強大的集成工具,簡化設計和軟件開發、IP集成以及調試。

    標簽: FPGA 工業應用

    上傳時間: 2013-11-18

    上傳用戶:tb_6877751

主站蜘蛛池模板: 江永县| 东山县| 尼勒克县| 都昌县| 星座| 汪清县| 苗栗市| 平昌县| 长海县| 江口县| 崇义县| 三穗县| 庆城县| 凤庆县| 永川市| 本溪市| 高青县| 鞍山市| 灌云县| 安福县| 汾西县| 广南县| 丰城市| 元谋县| 东明县| 英吉沙县| 博湖县| 长宁县| 渭南市| 桐柏县| 卢龙县| 封丘县| 句容市| 通渭县| 大安市| 西峡县| 大方县| 申扎县| 周宁县| 嘉定区| 沁阳市|