亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

bull

  • bull tlp3智能卡讀卡器的驅(qū)動程序示例

    bull tlp3智能卡讀卡器的驅(qū)動程序示例,對讀寫器的開發(fā)是個參考。

    標(biāo)簽: bull tlp3 智能卡 讀卡器

    上傳時間: 2015-04-23

    上傳用戶:kr770906

  • 火電廠簡介 &bull 火電廠公用輔助系統(tǒng) &ndash 輸煤(PLC) &ndash 化水(PLC) &ndash 除灰/ 除渣(PLC) &ndash 吹灰/ 定排(PLC) &ndas

    火電廠簡介 &bull 火電廠公用輔助系統(tǒng) &ndash 輸煤(PLC) &ndash 化水(PLC) &ndash 除灰/ 除渣(PLC) &ndash 吹灰/ 定排(PLC) &ndash 煙氣脫硫(PLC或DCS) &bull 火電廠主控系統(tǒng) &ndash 鍋爐介紹 &ndash 汽機介紹 &ndash DAS(DCS) &ndash SCS (DCS) &ndash MCS(DCS) &ndash BMS(BCS, FSSS)(DCS) &ndash DEH(DC... 杭州集益科技-您身邊的GE PLC專家

    標(biāo)簽: ndash PLC bull ndas

    上傳時間: 2014-12-21

    上傳用戶:450976175

  • 印制板可制造性設(shè)計

    內(nèi)容大綱 • DFX規(guī)范簡介 • 印制板DFM • 印制板DFA • 印制板制造過程中常見的設(shè)計缺陷

    標(biāo)簽: 印制板 可制造性

    上傳時間: 2013-10-15

    上傳用戶:banlangen

  • 便攜產(chǎn)品常用電源管理芯片的應(yīng)用指南

    電源管理芯片選用思考 • 選用生產(chǎn)工藝成熟、品質(zhì)優(yōu)秀的生產(chǎn)廠家產(chǎn)品; • 選用工作頻率高的芯片,以降低成本周邊電路的應(yīng)用成本; • 選用封裝小的芯片,以滿足便攜產(chǎn)品對體積的要求; • 選用技術(shù)支持好的生產(chǎn)廠家,方便解決應(yīng)用設(shè)計中的問題; • 選用產(chǎn)品資料齊全、樣品和DEMO 申請用易、能大量供貨的芯片; • 選用產(chǎn)品性能/價格比好的芯片;

    標(biāo)簽: 便攜產(chǎn)品 常用電源 芯片 應(yīng)用指南

    上傳時間: 2014-01-12

    上傳用戶:s363994250

  • 薄膜硅電池生產(chǎn)線面臨的挑戰(zhàn)

      薄膜硅電池生產(chǎn)線的問題   •設(shè)備投資過大   •技術(shù)升級過快   •生產(chǎn)工藝不成熟   •電池效率仍較低   •電池的長期壽命有待驗證(電池的穩(wěn)定性仍不好)

    標(biāo)簽: 薄膜硅電池 生產(chǎn)線

    上傳時間: 2014-12-24

    上傳用戶:ruan2570406

  • PICmicro中檔單片機系列參考手冊(中文資料)

    Microchip 公司是 The Embedded Control Solutions Company® (嵌入式控制系統(tǒng)解決方案公 司) ,其產(chǎn)品主要滿足嵌入式控制市場的需求。我們是以下產(chǎn)品的領(lǐng)先供應(yīng)商: • 8 位通用單片機(PICmicro® 單片機) • 專用和標(biāo)準(zhǔn)的非易失性存儲器件 • 安防器件 (KEELOQ®) • 專用標(biāo)準(zhǔn)產(chǎn)品 欲獲得您所感興趣的產(chǎn)品列表,請申請一份Microchip產(chǎn)品線目錄。該文獻(xiàn)可從各地的Microchip 銷售辦事處獲得,或者直接從Microchip的網(wǎng)站上下載。 以往,8位單片機的用戶只選擇傳統(tǒng)的MCU類型,即ROM器件,用于生產(chǎn)。Microchip率先改變 了這種傳統(tǒng)觀念,向人們展示了 OTP(一次性編程)器件比 ROM 器件在其壽命周期內(nèi)具有更低 的產(chǎn)品成本。 Microchip具備EPROM技術(shù)優(yōu)勢, 從而使EPROM成為PICmicro 單片機程序存儲器的不二選擇。 Microchip 盡可能地縮小了EPROM 和ROM 存儲器技術(shù)之間的成本差距,并使顧客從中受益。其 他MCU供應(yīng)商無法作到這一點,這從他們的 EPROM 和 ROM 版本之間的價格差異便可以看出。 Microchip的8位單片機市場份額的增長證明了PICmicro® 單片機能夠滿足大多數(shù)人的需要。 這也 使 PICmicro 單片機架構(gòu)成為了當(dāng)今通用市場上應(yīng)用最廣泛的三大體系之一。Microchip 的低成本 OTP解決方案所帶來的效益是這一增長的助推劑。用戶能夠從以下各方面受益:  • 快速的產(chǎn)品上市時間 • 允許生產(chǎn)過程中對產(chǎn)品進(jìn)行代碼修改 • 無需掩膜產(chǎn)品所需的一次性工程費用(NRE) • 能夠輕松為產(chǎn)品進(jìn)行連續(xù)編號 • 無需額外增加硬件即可存儲校準(zhǔn)數(shù)據(jù) • 可最大限度地增加PICmicro® 單片機的庫存 • 由于在開發(fā)和生產(chǎn)中使用同一器件,從而降低了風(fēng)險 Microchip 的 8 位 PICmicro單片機具備很好的性價比,可成為任何傳統(tǒng)的 8 位應(yīng)用和某些 4 位應(yīng) 用(低檔系列)、專用邏輯的替代品以及低端DSP應(yīng)用(高檔系列)的選擇。這些特點及其良好的 性價比使PICmicro單片機在大多數(shù)應(yīng)用場合極具吸引力。

    標(biāo)簽: PICmicro 單片機 參考手冊

    上傳時間: 2013-10-30

    上傳用戶:Zero_Zero

  • dsPIC30F數(shù)字信號控制器入門用戶指南

    dsp開發(fā)工具 請注意以下有關(guān)Microchip 器件代碼保護(hù)功能的要點: • Microchip 的產(chǎn)品均達(dá)到Microchip 數(shù)據(jù)手冊中所述的技術(shù)指標(biāo)。 • Microchip 確信:在正常使用的情況下, Microchip 系列產(chǎn)品是當(dāng)今市場上同類產(chǎn)品中最安全的產(chǎn)品之一。 • 目前,仍存在著惡意、甚至是非法破壞代碼保護(hù)功能的行為。就我們所知,所有這些行為都不是以Microchip 數(shù)據(jù)手冊中規(guī)定的 操作規(guī)范來使用Microchip 產(chǎn)品的。這樣做的人極可能侵犯了知識產(chǎn)權(quán)。 • Microchip 愿與那些注重代碼完整性的客戶合作。 • Microchip 或任何其他半導(dǎo)體廠商均無法保證其代碼的安全性。代碼保護(hù)并不意味著我們保證產(chǎn)品是“牢不可破”的。 代碼保護(hù)功能處于持續(xù)發(fā)展中。Microchip 承諾將不斷改進(jìn)產(chǎn)品的代碼保護(hù)功能。任何試圖破壞Microchip 代碼保護(hù)功能的行為均可視 為違反了《數(shù)字器件千年版權(quán)法案(Digital Millennium Copyright Act)》。如果這種行為導(dǎo)致他人在未經(jīng)授權(quán)的情況下,能訪問您的 軟件或其他受版權(quán)保護(hù)的成果,您有權(quán)依據(jù)該法案提起訴訟,從而制止這種行為。

    標(biāo)簽: dsPIC 30F 30 數(shù)字信號

    上傳時間: 2014-12-28

    上傳用戶:123312

  • Xilinx UltraScale:為您未來架構(gòu)而打造的新一代架構(gòu)

      Xilinx UltraScale™ 架構(gòu)針對要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。    UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進(jìn)的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時還能從單芯片擴(kuò)展到3D IC。借助Xilinx Vivado®設(shè)計套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時還能智能地解決先進(jìn)工藝節(jié)點上的頭號系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計可以在不降低性能的前提下達(dá)到實現(xiàn)超過90%的利用率。   UltraScale架構(gòu)的突破包括:   • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時鐘,從而將時鐘歪斜降低達(dá)50%   • 系統(tǒng)架構(gòu)中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統(tǒng)速度和容量   • 甚至在要求資源利用率達(dá)到90%及以上的系統(tǒng)中,也能消除潛在的時序收斂問題和互連瓶頸   • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代   • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲器帶寬   • 顯著增強DSP與包處理性能   賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計人員開啟了一個全新的領(lǐng)域。

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時間: 2013-11-17

    上傳用戶:皇族傳媒

  • Xilinx UltraScale:新一代架構(gòu)滿足您的新一代架構(gòu)需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標(biāo)簽: UltraScale Xilinx 架構(gòu)

    上傳時間: 2013-11-13

    上傳用戶:瓦力瓦力hong

  • 生成樹協(xié)議原理-思科

    基本思想:在網(wǎng)橋之間傳遞特殊的消息(配置消息),包含足夠的信息做以下工作: •從網(wǎng)絡(luò)中的所有網(wǎng)橋中,選出一個作為根網(wǎng)橋(Root) •計算本網(wǎng)橋到根網(wǎng)橋的最短路徑 •對每個LAN,選出離根橋最近的那個網(wǎng)橋作為指定網(wǎng)橋,負(fù)責(zé)所在LAN上的數(shù)據(jù)轉(zhuǎn)發(fā) •網(wǎng)橋選擇一個根端口,該端口給出的路徑是此網(wǎng)橋到根橋的最佳路徑 •選擇除根端口之外的包含于生成樹上的端口(指定端口)

    標(biāo)簽: 生成樹協(xié)議 思科

    上傳時間: 2013-11-05

    上傳用戶:642778338

主站蜘蛛池模板: 乾安县| 德清县| 建平县| 交城县| 新田县| 广灵县| 宜宾县| 中卫市| 南昌县| 义马市| 博乐市| 迁西县| 定日县| 府谷县| 石台县| 山东| 西吉县| 临洮县| 噶尔县| 山阴县| 嘉义县| 宁乡县| 海伦市| 四平市| 黑水县| 方山县| 荃湾区| 承德市| 巫山县| 观塘区| 汾西县| 禄丰县| 邹城市| 河曲县| 吐鲁番市| 康保县| 白水县| 广水市| 靖边县| 沂源县| 西华县|