單總線開源cpu-LC3的簡單操作系統(tǒng)。
標(biāo)簽: cpu-LC 單總線 開源 操作系統(tǒng)
上傳時(shí)間: 2016-07-09
上傳用戶:asasasas
《PC技術(shù)內(nèi)幕》I/O、cpu和固定內(nèi)存區(qū)程序員指南
標(biāo)簽: cpu 內(nèi)存 程序員
上傳時(shí)間: 2013-12-13
上傳用戶:tzl1975
基于FPGA的cpu設(shè)計(jì) VHDL 編寫
標(biāo)簽: FPGA VHDL cpu 編寫
上傳時(shí)間: 2016-07-14
片內(nèi)EEPROM讀寫實(shí)險(xiǎn)。 1、用內(nèi)部EEPROM記錄cpu啟動(dòng)次數(shù),并在PB口上顯示出來。 2、內(nèi)部1 M晶振,程序采用單任務(wù)方式,軟件延時(shí)。
標(biāo)簽: EEPROM cpu 讀寫 記錄
上傳時(shí)間: 2013-12-31
上傳用戶:banyou
可以實(shí)現(xiàn)cpu的VHDL源碼,可以在FPGA上運(yùn)行
標(biāo)簽: VHDL cpu 源碼
上傳時(shí)間: 2013-12-12
上傳用戶:changeboy
基于AT89C51+DSP的雙cpu伺服運(yùn)動(dòng)控制器的研究,供大家學(xué)習(xí)和參考,
標(biāo)簽: DSP cpu AT 89
上傳時(shí)間: 2014-01-18
上傳用戶:qunquan
使用verilog作為cpu設(shè)計(jì)語言實(shí)現(xiàn)單數(shù)據(jù)通路五級(jí)流水線的cpu。具有32個(gè)通用寄存器、一個(gè)程序計(jì)數(shù)器PC、一個(gè)標(biāo)志寄存器FLAG,一個(gè)堆棧寄存器STACK。存儲(chǔ)器尋址粒度為字節(jié)。數(shù)據(jù)存儲(chǔ)以32位字對(duì)準(zhǔn)。采用32位定長指令格式,采用Load/Store結(jié)構(gòu),ALU指令采用三地址格式。支持有符號(hào)和無符號(hào)整數(shù)加、減、乘、除運(yùn)算,并支持浮點(diǎn)數(shù)加、減、乘、除四種運(yùn)算,支持與、或、異或、非4種邏輯運(yùn)算,支持邏輯左移、邏輯右移、算術(shù)右移、循環(huán)右移4種移位運(yùn)算,支持Load/Store操作,支持地址/立即數(shù)加載操作,支持無條件轉(zhuǎn)移和為0轉(zhuǎn)移、非0轉(zhuǎn)移、無符號(hào)>轉(zhuǎn)移、無符號(hào)<轉(zhuǎn)移、有符號(hào)>轉(zhuǎn)移、有符號(hào)<轉(zhuǎn)移等條件轉(zhuǎn)移。
標(biāo)簽: cpu verilog FLAG 語言
上傳時(shí)間: 2013-12-11
上傳用戶:源弋弋
GSD文件大全 包括西門子各種cpu的GSD文件如cpu215-2 cpu313-2C cpu412-1等
標(biāo)簽: cpu GSD 215 313
上傳時(shí)間: 2013-12-24
上傳用戶:123456wh
一 摘要 單片計(jì)算機(jī)即單片微型計(jì)算機(jī)。(Single-Chip Microcomputer ),是 集cpu ,RAM ,ROM , 定時(shí),計(jì)數(shù)和多種接口于一體的微控制器。他體積小,成本低,功能強(qiáng),廣泛應(yīng)用于智能產(chǎn) 品和工業(yè)自動(dòng)化上。而51 單片機(jī)是各單片機(jī)中最為典型和最有代表性的一種。這次畢業(yè)設(shè) 計(jì)通過對(duì)它的學(xué)習(xí),應(yīng)用,從而達(dá)到學(xué)習(xí)、設(shè)計(jì)、開發(fā)軟、硬的能力。 電信類的論文 畢業(yè)設(shè)計(jì)之用
標(biāo)簽: Microcomputer Single-Chip cpu RAM
上傳時(shí)間: 2016-07-20
上傳用戶:hasan2015
這是一個(gè)根據(jù)cpu序列號(hào)、磁盤序列號(hào)設(shè)計(jì)軟件注冊(cè)程序的源碼,實(shí)用性很強(qiáng)。
標(biāo)簽: cpu 序列號(hào) 磁盤 源碼
上傳時(shí)間: 2016-07-24
上傳用戶:3到15
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1