亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

crc hdl

  • Verilog HDL程序設計教程

    Verilog HDL程序設計教程,一本實用的教程,值得一看。

    標簽: Verilog HDL 程序設計 教程

    上傳時間: 2013-05-26

    上傳用戶:cy_ewhat

  • VERILOG HDL 數字系統設計

    夏宇聞教授的數字系統設計教程Verilog HDL

    標簽: VERILOG HDL 數字系統設計

    上傳時間: 2013-07-20

    上傳用戶:FFAN

  • 基于FPGA的串行通信實現與CRC校驗

    本文應用EDA技術,基于FPGA器件設計與實現UART,并采用CRC校驗。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來實現。選用Xilinx公司的SpartanⅢ系列的XC3S1000來實現異步串行通信的接收、發送和接口控制功能,利用FPGA集成度比較高,具有在線可編程能力,在其完成各種功能的同時,完全可以將串行通信接口構建其中,可根據實際需求分配資源。 2、利用VerilogHDL語言非常容易掌握,功能比VHDL更強大的特點,可以在設計時不斷修改程序,來適用不同規模的應用,而且采用Verilog輸入法與工藝性無關,利用系統設計時對芯片的要求,施加不同的約束條件,即可設計出實際電路。 3、利用ModelSim仿真工具對程序進行功能仿真和時序仿真,以驗證設計是否能獲得所期望的功能,確定設計程序配置到邏輯芯片之后是否可以運行,以及程序在目標器件中的時序關系。 4、為保證數據傳輸的正確性,采用循環冗余校驗CRC(CyclicRedundancyCheck),該編碼簡單,誤判概率低,為了減少硬件成本,降低硬件設計的復雜度,本設計通過CRC算法軟件實現。 實驗結果表明,基于EDA技術的現場可編程門陣列FPGA集成度高,結構靈活,設計方法多樣,開發周期短,調試方便,修改容易,采用FPGA較好地實現了串行數據的通信功能,并對數據作了一定的處理,本設計中為CRC校驗。另外,可以利用FPGA的在線可編程特性,對本設計電路進行功能擴展,以滿足更高的要求。

    標簽: FPGA CRC 串行 通信實現

    上傳時間: 2013-04-24

    上傳用戶:Altman

  • 視頻采集與傳輸FPGA實現技術的研究

    FPGA 技術是圖像處理領域的一個重要的研究課題,近年來倍受人們的關注。本文研究了視頻信號的采集、顯示以及通過網絡進行傳輸的方法。并提出了一套基于FPGA 的實現方案。 系統可以分為采集控制模塊、顯示控制模塊和網絡傳輸控制模塊3 部分。視頻信號的采集用到了視頻處理芯片SAA7113,通過FPGA 對其初始化,可以得到經過A/D 轉換的YUV 格式視頻信號,利用采集控制模塊可以將這些視頻信號保存到SRAM 中去。顯示控制模塊讀出SRAM 中的視頻信號,進行YUV 格式到RGB 格式的轉換以及幀頻變換等操作,再利用VGA 顯示芯片THS8134 就可以將采集到的視頻信號在LCD 上顯示出來。基于IEEE802.3 協議的網絡傳輸控制模塊將YUV 格式的視頻信號進行添加報頭、CRC 校驗碼等操作后,將其變成一個MAC 幀,可以在以太網絡中傳輸。 設計選用硬件描述語言Verilog HDL,在開發工具QuartusII 中完成軟核的綜合、布局布線、匯編,并最終在QuartusII 和Active-HDL 中進行時序仿真驗證。 對設計的驗證采取的是由里及外的方式,先對系統主模塊的功能進行驗證,再模擬外部器件對設計的接口進行驗證。驗證流程是功能仿真、時序仿真、板級調試,最終通過了系統測試,驗證了該設計的功能。

    標簽: FPGA 視頻采集 傳輸 實現技術

    上傳時間: 2013-07-21

    上傳用戶:baobao9437

  • 基于Verilog HDL設計的多功能數字鐘

    本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim

    標簽: Verilog HDL 多功能 數字

    上傳時間: 2013-07-21

    上傳用戶:ve3344

  • HDL Designer Series 2010.2a win320

    Mentor Graphics HDL Designer 工具套件,為客戶帶來生產力更高的設計輸入、分析與管理功能,包括更強大的聯機資料表格,無論設計復雜性如何,都能迅速建立高品質且結構良好的硬件描述語言。HDL Designer Series可協助工程師迅速輸入和分析復雜的ASIC、FPGA和系統單芯片設計,讓客戶新產品于更短時間內上

    標簽: Designer 2010.2 Series HDL

    上傳時間: 2013-08-05

    上傳用戶:hustfanenze

  • Active HDL 8.4.30

    ALDEC公司的Active-HDL是一個開放型的仿真工具。 可支持幾乎所有的FPGA/CPLD廠商的產品,設計輸入可以原理圖或硬件描述語言或有限狀態機 方式

    標簽: Active HDL 30

    上傳時間: 2013-07-14

    上傳用戶:來茴

  • Active HDL 8.10

    ALDEC公司的Active-HDL是一個開放型的仿真工具。 可支持幾乎所有的FPGA/CPLD廠商的產品,設計輸入可以原理圖或硬件描述語言或有限狀態機 方式

    標簽: Active 8.10 HDL

    上傳時間: 2013-05-29

    上傳用戶:1583060504

  • 視頻圖像采集verilog HDl源程序

    :視頻圖像采集verilog HDl源程序,視頻解碼芯片部分的,可以供參考

    標簽: verilog HDl 視頻圖像 源程序

    上傳時間: 2013-04-24

    上傳用戶:koulian

  • 《Verilog HDL 硬件描述語言》

    ·詳細說明:正式出版物《Verilog HDL 硬件描述語言》一書的精美 PDF 電子版。- Official publication Verilog HDL Hardware Description Language a book fine PDF electron version.目      錄譯者序前言第1章   簡介&n

    標簽: nbsp Verilog HDL 硬件描述語言

    上傳時間: 2013-07-02

    上傳用戶:6404552

主站蜘蛛池模板: 榆树市| 杂多县| 张家界市| 平乐县| 阳春市| 汨罗市| 镶黄旗| 呼伦贝尔市| 宁远县| 兴山县| 喀喇沁旗| 耒阳市| 景德镇市| 云阳县| 金堂县| 通城县| 兴和县| 团风县| 大余县| 广灵县| 界首市| 泰宁县| 澄城县| 嵊州市| 黄骅市| 晴隆县| 富顺县| 齐河县| 海南省| 涟源市| 方正县| 会同县| 五寨县| 本溪| 扶绥县| 黔西| 平原县| 望都县| 拉萨市| 专栏| 蓬安县|