亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

end-to-en-<b>delay</b>

  • pci e PCB設計規范

    This document provides practical, common guidelines for incorporating PCI Express interconnect layouts onto Printed Circuit Boards (PCB) ranging from 4-layer desktop baseboard designs to 10- layer or more server baseboard designs. Guidelines and constraints in this document are intended for use on both baseboard and add-in card PCB designs. This includes interconnects between PCI Express devices located on the same baseboard (chip-to-chip routing) and interconnects between a PCI Express device located “down” on the baseboard and a device located “up” on an add-in card attached through a connector. This document is intended to cover all major components of the physical interconnect including design guidelines for the PCB traces, vias and AC coupling capacitors, as well as add-in card edge-finger and connector considerations. The intent of the guidelines and examples is to help ensure that good high-speed signal design practices are used and that the timing/jitter and loss/attenuation budgets can also be met from end-to-end across the PCI Express interconnect. However, while general physical guidelines and suggestions are given, they may not necessarily guarantee adequate performance of the interconnect for all layouts and implementations. Therefore, designers should consider modeling and simulation of the interconnect in order to ensure compliance to all applicable specifications. The document is composed of two main sections. The first section provides an overview of general topology and interconnect guidelines. The second section concentrates on physical layout constraints where bulleted items at the beginning of a topic highlight important constraints, while the narrative that follows offers additional insight.  

    標簽: pci PCB 設計規范

    上傳時間: 2013-10-15

    上傳用戶:busterman

  • 微電腦型數學演算式雙輸出隔離傳送器

    特點(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設計(Wide input range for auxiliary power) 尺寸小,穩定性高(Dimension small and High stability)

    標簽: 微電腦 數學演算 輸出 隔離傳送器

    上傳時間: 2013-11-24

    上傳用戶:541657925

  • 電源供應器與數字電位器校準應用筆記

    Abstract: A resistive feedback network is often used to set the output voltage of a power supply. A mechanical potentiometer (pot)conveniently solves the problem of adjusting a power supply. For easier automatic calibration, a mechanical pot can be replaced witha digital pot. This application note presents a calibration solution that uses a digital pot, because digipots are smaller, do not movewith age or vibration, and can be recalibrated remotely. This proposed solution reduces the susceptibility of the system to thetolerance of the digital pot's end-to-end resistance, making the solution optimal fordesigners. This application note also explainssome of the equations required to calculate the resistor chain values and to use a digital pot in this way. A spreadsheet withstandard reisistor values is available for easy calculations.

    標簽: 電源供應器 數字電位器 應用筆記 校準

    上傳時間: 2013-10-31

    上傳用戶:caiguoqing

  • 80C51特殊功能寄存器地址表

    /*--------- 8051內核特殊功能寄存器 -------------*/ sfr ACC = 0xE0;             //累加器 sfr B = 0xF0;  //B 寄存器 sfr PSW    = 0xD0;           //程序狀態字寄存器 sbit CY    = PSW^7;       //進位標志位 sbit AC    = PSW^6;        //輔助進位標志位 sbit F0    = PSW^5;        //用戶標志位0 sbit RS1   = PSW^4;        //工作寄存器組選擇控制位 sbit RS0   = PSW^3;        //工作寄存器組選擇控制位 sbit OV    = PSW^2;        //溢出標志位 sbit F1    = PSW^1;        //用戶標志位1 sbit P     = PSW^0;        //奇偶標志位 sfr SP    = 0x81;            //堆棧指針寄存器 sfr DPL  = 0x82;            //數據指針0低字節 sfr DPH  = 0x83;            //數據指針0高字節 /*------------ 系統管理特殊功能寄存器 -------------*/ sfr PCON  = 0x87;           //電源控制寄存器 sfr AUXR = 0x8E;              //輔助寄存器 sfr AUXR1 = 0xA2;             //輔助寄存器1 sfr WAKE_CLKO = 0x8F;        //時鐘輸出和喚醒控制寄存器 sfr CLK_DIV  = 0x97;          //時鐘分頻控制寄存器 sfr BUS_SPEED = 0xA1;        //總線速度控制寄存器 /*----------- 中斷控制特殊功能寄存器 --------------*/ sfr IE     = 0xA8;           //中斷允許寄存器 sbit EA    = IE^7;  //總中斷允許位  sbit ELVD  = IE^6;           //低電壓檢測中斷控制位 8051

    標簽: 80C51 特殊功能寄存器 地址

    上傳時間: 2013-10-30

    上傳用戶:yxgi5

  • 基于單片機系統的(24,16)循環碼編碼、譯碼方案

      在理論分析循環碼編碼和譯碼基本原理的基礎上,提出了基于單片機系統的(24,16)循環碼軟件實現編碼、譯碼的方案。仿真結果表明(24,16)循環碼能有效地克服來自通訊信道的干擾,保證數據通信的可靠及系統的穩定,使誤碼率大幅度降低。本論文對(24,16)循環碼的研究結果表明,可以有效地降低錯誤概率和提高系統的吞吐量,實現糾錯僅需要在接收端增加有限的存儲空間和計算復雜度,具有一定的實用價值。   Abstract:   Based on analyzing the theory of encoding and decoding of cyclic code, this paper showed the schemes of encoding and decoding of(24,16)cyclic code by the software and based on microcontroller. Simulation results show that using (24,16) cyclic codes can effectively overcome the interference from communication channel, ensure the reliability and stability of data communication systems, and reduce the bit error rate greatly. The results of this paper show that by using the (24,16) cyclic code, the error rate can be reduced and the system throughput can be improved. Meanwhile, the system only needs to enlarge limited storage space and computation the complexity at the receiving end to realize error correction. Thus the (24,16) cyclic code has a practical value.  

    標簽: 24 16 單片機系統 循環碼

    上傳時間: 2013-11-09

    上傳用戶:gaoliangncepu

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-11-06

    上傳用戶:smallfish

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • pci e PCB設計規范

    This document provides practical, common guidelines for incorporating PCI Express interconnect layouts onto Printed Circuit Boards (PCB) ranging from 4-layer desktop baseboard designs to 10- layer or more server baseboard designs. Guidelines and constraints in this document are intended for use on both baseboard and add-in card PCB designs. This includes interconnects between PCI Express devices located on the same baseboard (chip-to-chip routing) and interconnects between a PCI Express device located “down” on the baseboard and a device located “up” on an add-in card attached through a connector. This document is intended to cover all major components of the physical interconnect including design guidelines for the PCB traces, vias and AC coupling capacitors, as well as add-in card edge-finger and connector considerations. The intent of the guidelines and examples is to help ensure that good high-speed signal design practices are used and that the timing/jitter and loss/attenuation budgets can also be met from end-to-end across the PCI Express interconnect. However, while general physical guidelines and suggestions are given, they may not necessarily guarantee adequate performance of the interconnect for all layouts and implementations. Therefore, designers should consider modeling and simulation of the interconnect in order to ensure compliance to all applicable specifications. The document is composed of two main sections. The first section provides an overview of general topology and interconnect guidelines. The second section concentrates on physical layout constraints where bulleted items at the beginning of a topic highlight important constraints, while the narrative that follows offers additional insight.  

    標簽: pci PCB 設計規范

    上傳時間: 2014-01-24

    上傳用戶:s363994250

  • 題目:利用條件運算符的嵌套來完成此題:學習成績>=90分的同學用A表示

    題目:利用條件運算符的嵌套來完成此題:學習成績>=90分的同學用A表示,60-89分之間的用B表示,60分以下的用C表示。 1.程序分析:(a>b)?a:b這是條件運算符的基本例子。

    標簽: gt 90 運算符 嵌套

    上傳時間: 2015-01-08

    上傳用戶:lifangyuan12

  • RSA算法 :首先, 找出三個數, p, q, r, 其中 p, q 是兩個相異的質數, r 是與 (p-1)(q-1) 互質的數...... p, q, r 這三個數便是 person_key

    RSA算法 :首先, 找出三個數, p, q, r, 其中 p, q 是兩個相異的質數, r 是與 (p-1)(q-1) 互質的數...... p, q, r 這三個數便是 person_key,接著, 找出 m, 使得 r^m == 1 mod (p-1)(q-1)..... 這個 m 一定存在, 因為 r 與 (p-1)(q-1) 互質, 用輾轉相除法就可以得到了..... 再來, 計算 n = pq....... m, n 這兩個數便是 public_key ,編碼過程是, 若資料為 a, 將其看成是一個大整數, 假設 a < n.... 如果 a >= n 的話, 就將 a 表成 s 進位 (s

    標簽: person_key RSA 算法

    上傳時間: 2013-12-14

    上傳用戶:zhuyibin

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美专区福利在线| 国产在线高清精品| 国产精品免费一区二区三区在线观看| 99亚洲一区二区| 欧美性生交xxxxx久久久| 欧美日韩精品| 久久一区二区三区四区五区| 亚洲精选在线观看| 欧美精品18| 日韩亚洲成人av在线| 国产在线拍偷自揄拍精品| 国产亚洲欧美日韩美女| 欧美天天影院| 国产欧美一级| 性色av一区二区三区| 国产精品一二三视频| 欧美一级欧美一级在线播放| 国产精品热久久久久夜色精品三区| 中文亚洲字幕| 国产一区日韩一区| 久久野战av| 亚洲激情影院| 国产精品亚洲综合色区韩国| 久久婷婷久久| 亚洲一区二区三区四区中文| 国产日产高清欧美一区二区三区| 午夜精品久久久99热福利| 黑人操亚洲美女惩罚| 欧美日韩不卡| 美女91精品| 亚洲一区二区在线| 亚洲国产高潮在线观看| 国产精品久久久| 久久久噜噜噜久久狠狠50岁| 狠狠色伊人亚洲综合成人| 欧美韩日一区二区| 欧美在线观看网站| 亚洲精选在线观看| 国产性色一区二区| 欧美亚韩一区| 欧美寡妇偷汉性猛交| 久久亚洲图片| 欧美在线视频二区| 亚洲午夜精品网| 99www免费人成精品| 亚洲激情在线观看| 欧美日韩一区二区三区在线观看免| 欧美一区免费| 亚洲综合第一页| 亚洲香蕉网站| aa级大片欧美三级| 亚洲高清自拍| 亚洲国产精品www| 亚洲第一黄色网| 国产日韩欧美日韩| 国产精品有限公司| 国产视频在线观看一区二区三区| 国产精品美女久久久免费 | 国产精品色婷婷| 欧美精品久久久久久久久老牛影院| 久久精品亚洲一区二区| 欧美一区二区免费视频| 欧美自拍丝袜亚洲| 久久大综合网| 久久频这里精品99香蕉| 久久亚洲欧美| 欧美日本在线一区| 欧美欧美午夜aⅴ在线观看| 欧美精品激情在线| 欧美日韩亚洲激情| 欧美午夜无遮挡| 国产乱码精品一区二区三| 国产婷婷色一区二区三区在线 | 美女爽到呻吟久久久久| 久久综合色8888| 欧美电影打屁股sp| 欧美性大战xxxxx久久久| 国产欧美日韩高清| 亚洲成色777777在线观看影院| 亚洲第一伊人| 夜夜嗨av一区二区三区网站四季av| 亚洲午夜精品久久| 久久久天天操| 国产精品二区在线| 国语自产偷拍精品视频偷| 亚洲日本aⅴ片在线观看香蕉| 亚洲视频一二区| 久久久久久欧美| 久久精品夜色噜噜亚洲a∨ | 亚洲第一黄色| 亚洲视频在线二区| 久久久.com| 欧美日韩免费| 在线日本高清免费不卡| 亚洲小视频在线观看| 久久综合网络一区二区| 欧美日韩一区二区在线观看视频| 国产精品自在在线| 亚洲精品免费在线| 欧美一级欧美一级在线播放| 亚洲美女在线一区| 欧美视频网址| 一区二区三区高清在线观看| 亚洲小说欧美另类婷婷| 久久久亚洲高清| 欧美日韩亚洲免费| 国产精品美女久久久久久2018| 国产日韩1区| 亚洲国产精品日韩| 99一区二区| 久久精品三级| 欧美日韩一区成人| 国产女主播在线一区二区| 欧美国产亚洲视频| 欧美日韩日本网| 国产视频在线观看一区二区三区| 国产专区综合网| 欧美日韩视频专区在线播放| 国内精品一区二区三区| 欧美天堂在线观看| 亚洲国产精品福利| 欧美专区日韩专区| 久久久久网址| 国产一区二区三区四区三区四| 亚洲香蕉伊综合在人在线视看| 久久在线播放| 国产一区二区三区黄视频| 怡红院精品视频在线观看极品| 亚洲欧美日韩一区二区在线| 欧美在线观看一二区| 国产精品人人做人人爽人人添| 国产精品永久免费观看| 亚洲专区免费| 亚洲一区欧美激情| 欧美日韩国内自拍| 雨宫琴音一区二区在线| 亚洲精品视频免费| 欧美h视频在线| 国产精品综合视频| 亚洲欧美日韩另类| 久久成人免费视频| 国产亚洲毛片| 日韩视频亚洲视频| 久久国产欧美| 国产一区99| 午夜在线a亚洲v天堂网2018| 欧美色图五月天| 在线精品国产成人综合| 久久综合图片| 国产精品v日韩精品v欧美精品网站| 99视频日韩| 国产精品露脸自拍| 亚洲人成网站在线播| 欧美激情精品久久久久久蜜臀| 国产精品日韩欧美大师| 亚洲无毛电影| 免费亚洲电影在线观看| 在线观看成人av| 在线免费观看成人网| 久久精品国产久精国产思思| 黑人巨大精品欧美黑白配亚洲 | 国产一区二区三区在线观看网站| 国产一级揄自揄精品视频| 欧美一区二区性| 欧美日韩成人网| 亚洲一区久久久| 欧美日韩亚洲高清| 久久成人一区二区| 亚洲电影自拍| 久久综合久久综合久久| 99re6热只有精品免费观看 | 性欧美办公室18xxxxhd| 欧美日韩大片| 久久成人一区二区| 欧美日韩调教| 久久久91精品国产一区二区精品| 亚洲国产精品专区久久| 久久久久高清| 亚洲女性裸体视频| 欧美日韩视频在线一区二区| 久久国产精品久久久久久久久久 | 午夜精品久久久久久久男人的天堂| 国产乱码精品| 亚洲女性喷水在线观看一区| 亚洲国产va精品久久久不卡综合| 欧美在线观看视频一区二区三区 | 欧美成人四级电影| 性伦欧美刺激片在线观看| 国产精品yjizz| 老司机成人在线视频| 欧美午夜精品一区| 久久精品国产精品| 亚洲免费一区二区| 国产欧美丝祙| 国产精品视频网站| 久久中文字幕一区| 亚洲美女中出| 亚洲欧洲精品一区| 国产日韩欧美精品| 国产精品电影在线观看|