亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

fpga開發(fā)實(shí)用教程

  • 基于FPGA的數(shù)字三相鎖相環(huán)的優(yōu)化設(shè)計(jì)

    數(shù)字三相鎖相環(huán)中含有大量乘法運(yùn)算和三角函數(shù)運(yùn)算,占用大量的硬件邏輯資源。為此,提出一種數(shù)字三相鎖相環(huán)的優(yōu)化實(shí)現(xiàn)方案,利用乘法模塊復(fù)用和CORDIC算法實(shí)現(xiàn)三角函數(shù)運(yùn)算,并用Verilog HDL硬件描述語言對優(yōu)化前后的算法進(jìn)行了編碼實(shí)現(xiàn)。仿真和實(shí)驗(yàn)結(jié)果表明,優(yōu)化后的數(shù)字三相鎖相環(huán)大大節(jié)省了FPGA的資源,并能快速、準(zhǔn)確地鎖定相位,具有良好的性能。

    標(biāo)簽: FPGA 數(shù)字 三相 優(yōu)化設(shè)計(jì)

    上傳時(shí)間: 2013-11-15

    上傳用戶:yjj631

  • 基于 FPGA 的 SDTV-HDTV 轉(zhuǎn)換的研究與設(shè)計(jì)

    一種采用Altera Cyclone Ⅲ FPGA將標(biāo)準(zhǔn)清晰度電視(SDTV)轉(zhuǎn)換成高清晰度電視(HDTV)的方法.用圖像插值技術(shù),充分利用了原始圖像,實(shí)現(xiàn)視頻格式水平方向上行內(nèi)像素點(diǎn)的增加及垂直方向上行數(shù)的提升,滿足高清晰度電視格式的標(biāo)準(zhǔn)輸出.整個上變換模塊的復(fù)雜度低,易于硬件實(shí)現(xiàn),完成了專用格式轉(zhuǎn)換芯片的功能,在工程應(yīng)用中有利于提高系統(tǒng)的集成度和靈活性.

    標(biāo)簽: SDTV-HDTV FPGA 轉(zhuǎn)換

    上傳時(shí)間: 2013-11-22

    上傳用戶:lansedeyuntkn

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設(shè)計(jì)目標(biāo):當(dāng)客戶使用內(nèi)存條時(shí),8片分立器件不焊接;當(dāng)使用直接貼片分立內(nèi)存顆粒時(shí),SODIMM內(nèi)存條不安裝。請問專家:1、在設(shè)計(jì)中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調(diào)換? 2、對DDR2數(shù)據(jù)、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進(jìn)行匹配 和 通過一只49.9歐的電阻連接到0.9V進(jìn)行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時(shí),DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時(shí),那些參數(shù)必須要達(dá)到那些指標(biāo)DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內(nèi)存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內(nèi)存顆粒,則物理上兩部分是連在一起的,若實(shí)際使用時(shí),只安裝內(nèi)存條或只安裝8片內(nèi)存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內(nèi)存條(max:4GB)能否和8片分立器件(max:4GB)組合同時(shí)使用,構(gòu)成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應(yīng)該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實(shí)際工作電流有多大?工作時(shí)候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時(shí),也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進(jìn)疊層?

    標(biāo)簽: FPGA DDR2 連接 問題討論

    上傳時(shí)間: 2013-10-12

    上傳用戶:han_zh

  • 精靈虛擬光驅(qū)使用安裝教程

    精靈虛擬光驅(qū)使用安裝教程

    標(biāo)簽: 精靈虛擬光驅(qū) 安裝教程

    上傳時(shí)間: 2013-10-30

    上傳用戶:清山綠水

  • 使用QUARTUS_II做FPGA開發(fā)全流程_傻瓜式詳細(xì)教程

    用QUARTUS_II做FPGA開發(fā)全流程

    標(biāo)簽: QUARTUS_II FPGA 流程 傻瓜式

    上傳時(shí)間: 2015-01-01

    上傳用戶:yl1140vista

  • FPGA大西瓜開發(fā)板進(jìn)階教程

    大西瓜FPGA開發(fā)板的教程,比較詳細(xì)。

    標(biāo)簽: FPGA 開發(fā)板 進(jìn)階 教程

    上傳時(shí)間: 2013-12-20

    上傳用戶:coeus

  • SOPC技術(shù)基礎(chǔ)教程(侯建軍著)

      SOPC技術(shù)基礎(chǔ)教程 [作者:侯建軍、郭勇編著;出版社:清華大學(xué)出版社;(注意:本書格式為pdz格式,需要用壓縮包中的超星軟件才可打開,建議打開前先殺一下毒,以防萬一!)   內(nèi)容簡介:本書系統(tǒng)地介紹了基于FPGA的SOPC的軟硬件開發(fā)技術(shù),以一個簡單的設(shè)計(jì)實(shí)例為主線介紹軟硬件的開發(fā)流程、開發(fā)工具的使用及開發(fā)的思想,使讀者對 SOPC技術(shù)有一個基本的了解。將NiosⅡ體系結(jié)構(gòu)、Avalon總線規(guī)范、NiosⅡ處理器常用外部設(shè)備的更多底層細(xì)節(jié)提供給讀者,使讀者獲得進(jìn)行高級開發(fā)的能力。另外還介紹了使用MATLAB和DSP Builder進(jìn)行基于FPGA的DSP開發(fā)技術(shù),并提供了一些典型的實(shí)驗(yàn)。

    標(biāo)簽: SOPC 技術(shù)基礎(chǔ) 教程

    上傳時(shí)間: 2013-11-23

    上傳用戶:lps11188

  • dxp2004教程-附安裝方法

    附件有二個文當(dāng),都是dxp2004教程 ,第一部份DXP2004的相關(guān)快捷鍵,以及中英文對照的意思。第二部份細(xì)致的講解的如何使用DXP2004。 dxp2004教程第一部份: 目錄 1 快捷鍵 2 常用元件及封裝 7 創(chuàng)建自己的集成庫 12 板層介紹 14 過孔 15 生成BOM清單 16 頂層原理圖: 16 生成PCB 17 包地 18 電路板設(shè)計(jì)規(guī)則 18 PCB設(shè)計(jì)注意事項(xiàng) 20 畫板心得 22 DRC 規(guī)則英文對照 22 一、Error Reporting 中英文對照 22 A : Violations Associated with Buses 有關(guān)總線電氣錯誤的各類型(共 12 項(xiàng)) 22 B :Violations Associated Components 有關(guān)元件符號電氣錯誤(共 20 項(xiàng)) 22 C : violations associated with document 相關(guān)的文檔電氣錯誤(共 10 項(xiàng)) 23 D : violations associated with nets 有關(guān)網(wǎng)絡(luò)電氣錯誤(共 19 項(xiàng)) 23 E : Violations associated with others 有關(guān)原理圖的各種類型的錯誤 (3 項(xiàng) ) 24 二、 Comparator 規(guī)則比較 24 A : Differences associated with components 原理圖和 PCB 上有關(guān)的不同 ( 共 16 項(xiàng) ) 24 B : Differences associated with nets 原理圖和 PCB 上有關(guān)網(wǎng)絡(luò)不同(共 6 項(xiàng)) 25 C : Differences associated with parameters 原理圖和 PCB 上有關(guān)的參數(shù)不同(共 3 項(xiàng)) 25 Violations  Associated withBuses欄 —總線電氣錯誤類型 25 Violations Associated with Components欄 ——元件電氣錯誤類型 26 Violations Associated  with documents欄 —文檔電氣連接錯誤類型 27 Violations Associated with Nets欄 ——網(wǎng)絡(luò)電氣連接錯誤類型 27 Violations Associated with Parameters欄 ——參數(shù)錯誤類型 28 dxp2004教程第二部份 路設(shè)計(jì)自動化( Electronic Design Automation ) EDA 指的就是將電路設(shè)計(jì)中各種工作交由計(jì)算機(jī)來協(xié)助完成。如電路圖( Schematic )的繪制,印刷電路板( PCB )文件的制作執(zhí)行電路仿真( Simulation )等設(shè)計(jì)工作。隨著電子工業(yè)的發(fā)展,大規(guī)模、超大規(guī)模集成電路的使用是電路板走線愈加精密和復(fù)雜。電子線路 CAD 軟件產(chǎn)生了, Protel 是突出的代表,它操作簡單、易學(xué)易用、功能強(qiáng)大。 1.1 Protel 的產(chǎn)生及發(fā)展 1985 年 誕生 dos 版 Protel 1991 年 Protel for Widows 1998 年 Protel98 這個 32 位產(chǎn)品是第一個包含 5 個核心模塊的 EDA 工具 1999 年 Protel99 既有原理圖的邏輯功能驗(yàn)證的混合信號仿真,又有了 PCB 信號完整性 分析的板級仿真,構(gòu)成從電路設(shè)計(jì)到真實(shí)板分析的完整體系。 2000 年 Protel99se 性能進(jìn)一步提高,可以對設(shè)計(jì)過程有更大控制力。 2002 年 Protel DXP 集成了更多工具,使用方便,功能更強(qiáng)大。 1.2 Protel DXP 主要特點(diǎn) 1 、通過設(shè)計(jì)檔包的方式,將原理圖編輯、電路仿真、 PCB 設(shè)計(jì)及打印這些功能有機(jī)地結(jié)合在一起,提供了一個集成開發(fā)環(huán)境。 2 、提供了混合電路仿真功能,為設(shè)計(jì)實(shí)驗(yàn)原理圖電路中某些功能模塊的正確與否提供了方便。 3 、提供了豐富的原理圖組件庫和 PCB 封裝庫,并且為設(shè)計(jì)新的器件提供了封裝向?qū)С绦颍喕朔庋b設(shè)計(jì)過程。 4 、提供了層次原理圖設(shè)計(jì)方法,支持“自上向下”的設(shè)計(jì)思想,使大型電路設(shè)計(jì)的工作組開發(fā)方式成為可能。 5 、提供了強(qiáng)大的查錯功能。原理圖中的 ERC (電氣法則檢查)工具和 PCB 的 DRC (設(shè)計(jì)規(guī)則檢查)工具能幫助設(shè)計(jì)者更快地查出和改正錯誤。 6 、全面兼容 Protel 系列以前版本的設(shè)計(jì)文件,并提供了 OrCAD 格式文件的轉(zhuǎn)換功能。 7 、提供了全新的 FPGA 設(shè)計(jì)的功能,這好似以前的版本所沒有提供的功能。

    標(biāo)簽: 2004 dxp 教程 安裝方法

    上傳時(shí)間: 2015-01-01

    上傳用戶:zhyfjj

  • Altium Designer6.0 中文版 FPGA設(shè)計(jì)教程

    Altium Designer6.0 中文版 FPGA設(shè)計(jì)教程

    標(biāo)簽: Designer Altium FPGA 6.0

    上傳時(shí)間: 2013-11-16

    上傳用戶:xjz632

  • FPGA,SOPC簡明教程

    FPGA&SOPC簡明教程

    標(biāo)簽: FPGA SOPC 簡明教程

    上傳時(shí)間: 2013-10-23

    上傳用戶:woshiayin

主站蜘蛛池模板: 清水河县| 达拉特旗| 疏附县| 柘城县| 扎鲁特旗| 津市市| 云和县| 庆云县| 金堂县| 诸暨市| 延川县| 景泰县| 奉节县| 北川| 泽普县| 托克逊县| 靖边县| 老河口市| 伊宁市| 昂仁县| 潮州市| 瑞昌市| 历史| 娄底市| 长阳| 额济纳旗| 资源县| 航空| 东城区| 广平县| 全椒县| 郯城县| 山阴县| 小金县| 盐边县| 黄梅县| 施甸县| 随州市| 洛宁县| 七台河市| 茶陵县|