亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

fpga-jpeg-<b>VeriLog</b>

  • 基于FPGA的I2C總線模擬

    基于FPGA的I2C總線模擬,采用verilog HDL語言編寫。

    標簽: FPGA I2C 總線模擬

    上傳時間: 2013-09-03

    上傳用戶:rologne

  • 2012TI杯陜西賽題B題--頻率補償電路

    2012TI杯陜西賽題H題,2012TI杯陜西賽題B題--頻率補償電路.

    標簽: 2012 TI 頻率補償電路

    上傳時間: 2013-10-07

    上傳用戶:ysystc670

  • PSHLY-B回路電阻測試儀

    PSHLY-B回路電阻測試儀介紹

    標簽: PSHLY-B 回路 電阻測試儀

    上傳時間: 2013-11-05

    上傳用戶:木子葉1

  • 基于單片機的數字化B超鍵盤設計

    針對目前使用的RS232接口數字化B超鍵盤存在PC主機啟動時不能設置BIOS,提出一種PS2鍵盤的設計方法?;赪78E052D單片機,采用8通道串行A/D轉換器設計了8個TGC電位器信息采集電路,電位器位置信息以鍵盤掃描碼序列形式發送,正交編碼器信號通過XC9536XL轉換為單片機可接收的中斷信號,軟件接收到中斷信息后等效處理成按鍵。結果表明,在滿足開機可設置BIOS同時,又可實現超聲特有功能,不需要專門設計驅動程序,接口簡單,成本低。 Abstract:  Aiming at the problem of the digital ultrasonic diagnostic imaging system keyboard with RS232 interface currently used couldn?蒺t set the BIOS when the PC boot, this paper proposed a design method of PS2 keyboards. Based on W78E052D microcontroller,designed eight TGC potentiometers information acquisition circuit with 8-channel serial A/D converter, potentiometer position information sent out with keyboard scan code sequentially.The control circuit based on XC9536 CPLD is used for converting the mechanical actions of the encoders into the signals that can be identified by the MCU, software received interrupt information and equivalently treatmented as key. The results show that the BIOS can be set to meet the boot, ultrasound specific functionality can be achieved at the same time, it does not require specially designed driver,the interface is simple and low cost.    

    標簽: 單片機 B超 數字化 鍵盤設計

    上傳時間: 2013-10-10

    上傳用戶:asdfasdfd

  • 基于單片機及FPGA的時碼終端系統

    摘要:本文詳細敘述了基于FPGA及單片機K實現時碼終端系統的設計方法,該系統可用于對國際通用時間格式碼IRIG碼(簡稱B碼)的解調,以及產生各種采樣、同步頻率信號,也可作為其它系統的時基和采樣、同步信號的基準。關鍵詞:單片機;IRIG-B格式碼;FPGA;解調;控制;接口

    標簽: FPGA 單片機 時碼終端

    上傳時間: 2013-12-16

    上傳用戶:CSUSheep

  • 基于FPGA的多軸控制器設計

    介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時控制多路電機的運動。利用Verilog HDL 硬件描述語言在FPGA中實現了電機控制邏輯,主要包括脈沖控制信號產生、加減速控制、編碼器反饋信號的辨向和細分、絕對位移記錄、限位信號保護邏輯等。論文中給出了FPGA內部一些核心邏輯單元的實現,并利用Quartus Ⅱ、Modelsim SE軟件對關鍵邏輯及時序進行了仿真。實際使用表明該控制器可以很好控制多軸電機的運動,并且能夠實現高精度地位置控制。

    標簽: FPGA 多軸控制器

    上傳時間: 2014-12-28

    上傳用戶:molo

  • 一些Verilog學習程序B

    這是一些設計程序,如果你會一些調試方面的東西,把這個看懂了,結合硬件就可以實現了

    標簽: Verilog 程序

    上傳時間: 2013-11-19

    上傳用戶:lixinxiang

  • 基于FPGA的多功能LCD顯示控制器設計

    通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設計.所設計的LCD顯示控制器具有很好的可移植性,只需通過端口的使能參數配置便可以驅動LCD1602/LCD12864模塊實現字符或圖形的實時顯示,并且該多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T144C8 FPGA芯片上得到了很好的驗證.

    標簽: FPGA LCD 多功能 顯示控制器

    上傳時間: 2014-06-23

    上傳用戶:hasan2015

  • 手把手教你學CPLD/FPGA與單片機聯合設計(前3章)

      手把手教你學CPLD/FPGA與單片機聯合設計(前3章)   作者:周興華;出版社: 北京航空航天大學出版社   內容簡介:本書以實踐(實驗)為主線,以生動短小的實例為靈魂,穿插介紹了Verilog HDL語言的語法及Altera公司的EPM7128S(或Atmel公司的ATFl508A5)設計開發編程。理論與實踐緊密結合,由淺入深、循序漸進地引導讀者進行學習、實驗,這樣讀者學得進、記得牢,不會產生畏難情緒,無形之中就掌握了 CPLD/FPGA的聯合設計。

    標簽: CPLD FPGA 手把手 單片機

    上傳時間: 2013-10-20

    上傳用戶:xjz632

  • 基于FPGA的多功能頻率計的設計

    基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C語言對MC8051 IP Core進行編程,以其作為控制核心,實現系統控制。在FPGA芯片中,利用Verilog HDL語言進行編程,設計了以MC8051 IP Core為核心的控制模塊、計數模塊、鎖存模塊和LCD顯示模塊等幾部分,實現了頻率的自動測量,測量范圍為0.1Hz~50MHz,測量誤差0.01%。并實現測頻率、周期、占空比等功能。  

    標簽: FPGA 多功能 頻率計

    上傳時間: 2013-10-14

    上傳用戶:1214209695

主站蜘蛛池模板: 华蓥市| 聂拉木县| 白河县| 西和县| 喀喇沁旗| 洪泽县| 大洼县| 衡阳县| 博客| 阜新| 灵山县| 芒康县| 湘乡市| 开封市| 武冈市| 额敏县| 华坪县| 乐平市| 江西省| 延吉市| 葵青区| 玛纳斯县| 宝清县| 喀喇| 余姚市| 大竹县| 石柱| 上林县| 班戈县| 嵩明县| 威海市| 兰州市| 湄潭县| 濮阳县| 崇左市| 蓬安县| 康平县| 吉木萨尔县| 通化市| 西华县| 台中县|