100-Gb光傳送網(OTN)復用轉發器 a. 提供連續數據范圍在600 Mbps到14.1 Gbps之間的串行收發器,通過使用方便的部分重新配置功能支持多標準客戶側接口; b. 44個獨立發送時鐘域,提高了時鐘靈活性; c. 收發器集成電信號散射補償(EDC)功能,可直接驅動光模塊(SFP+、SFP、QSFP、CFP); d. 支持下一代光接口的28-Gbps收發器; e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。
標簽: Altera FPGA Gbit 100
上傳時間: 2013-11-19
上傳用戶:zhyiroy
提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設計使用Verilog HDL語言實現,采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。
標簽: FPGA 實時視頻 信號處理平臺
上傳時間: 2013-11-10
上傳用戶:sjb555
ETL-002 FPGA開發板是以Altera公司的最新系列Cyclone III中的3C10為主芯片,并提供了極為豐富的芯片外圍接口資源以及下載線,數據線以及資料光盤等。除了這些硬件外,我們還提供了十多個接口實驗,并公開了電路原理圖和實驗的Verilog源代碼,以便于大家對照學習,并可以在該開發板上進行二次開發。
標簽: Cyclone Altera FPGA ETL
上傳時間: 2013-10-29
上傳用戶:1477849018@qq.com
專用集成電路( ASIC )的出現 ASIC的提出和發展說明集成電路進入了一個新階段。 通用的、標準的集成電路已不能完全適應電子系統的急劇變化和更新換代。各個電子系統廠家都希望生產出具有自己特色的合格產品,只有ASIC產品才能達到這種要求。這也就是自80年代中期以來,ASIC得到廣泛重視的根本原因。 ASIC電路的蓬勃發展推動著設計方法和設計工具的完善,同時也促進著系統設計人員與芯片設計人員的結合和相互滲透。 FPGA的發展:IC-〉ASIC-〉FPGA FPGA分類、結構、設計流程,FPGA設計工具: VHDL Verilog VHDL的仿真 VHDL的綜合 FPGA實現過程 FPGA實現高性能DSP FPGA嵌入式系統設計
標簽: FPGA 理工 大學 講義
上傳時間: 2013-11-06
上傳用戶:lanjisu111
設計了一種基于FPGA純硬件方式實現方向濾波的指紋圖像增強算法。設計采用寄存器傳輸級(RTL)硬件描述語言(Verilog HDL),利用時分復用和流水線處理等技術,完成了方向濾波指紋圖像增強算法在FPGA上的實現。整個系統通過了Modelsim的仿真驗證并在Terasic公司的DE2平臺上完成了硬件測試。設計共消耗了3716個邏輯單元,最高處理速度可達92.93MHz。以50MHz頻率工作時,可在0.5s以內完成一幅256×256指紋圖像的增強處理。
標簽: FPGA 方向 指紋 圖像增強算法
上傳時間: 2013-10-12
上傳用戶:攏共湖塘
數字三相鎖相環中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環的優化實現方案,利用乘法模塊復用和CORDIC算法實現三角函數運算,并用Verilog HDL硬件描述語言對優化前后的算法進行了編碼實現。仿真和實驗結果表明,優化后的數字三相鎖相環大大節省了FPGA的資源,并能快速、準確地鎖定相位,具有良好的性能。
標簽: FPGA 數字 三相 優化設計
上傳時間: 2013-11-15
上傳用戶:yjj631
TKS仿真器B系列快速入門
標簽: TKS 仿真器 快速入門
上傳時間: 2013-10-31
上傳用戶:aix008
為了滿足超聲波探傷檢測的實時性需求,通過研究超聲波探傷的工作原理,提出了基于FPGA芯片的實時信號處理系統實現方案及硬件結構設計,并根據FPGA邏輯結構模型實現了軟件系統的模塊化設計。根據實驗測試及統計數據得出,基于FPGA芯片的信號處理系統提高了探傷檢測的準確性與穩定性,滿足了探傷過程中B超顯示的實時性要求。
標簽: FPGA 超聲波 信號處理
上傳時間: 2013-10-23
上傳用戶:731140412
一個簡單好用的B+樹算法實現
標簽: 樹 算法
上傳時間: 2015-01-04
上傳用戶:縹緲
一個用Basic實現的B-Tree算法
標簽: B-Tree Basic 算法
上傳時間: 2013-12-30
上傳用戶:ccclll
蟲蟲下載站版權所有 京ICP備2021023401號-1