亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

fpga-jpeg-VERILOG

  • 基于FPGA的UART設計的Verilog實現(xiàn)程序的簡介

    該文檔為基于FPGA的UART設計的Verilog實現(xiàn)程序的簡介資料,講解的還不錯,感興趣的可以下載看看…………………………

    標簽: fpga uart verilog

    上傳時間: 2021-10-23

    上傳用戶:

  • lm75A溫度數(shù)字轉換器 FPGA讀寫實驗Verilog邏輯源碼Quartus工程文件+文檔資料

    lm75A溫度數(shù)字轉換器 FPGA讀寫實驗Verilog邏輯源碼Quartus工程文件+文檔資料,FPGA為CYCLONE4系列中的EP4CE6E22C8. 完整的工程文件,可以做為你的學習設計參考。LM75A 是一個使用了內(nèi)置帶隙溫度傳感器和模數(shù)轉換技術的溫度數(shù)字轉換器。它也是一個溫度檢測器,可提供一個過熱檢測輸出。LM75A 包含許多數(shù)據(jù)寄存器:配置寄存器用來存儲器件的某些配置,如器件的工作模式、OS 工作模式、OS 極性和OS 故障隊列等(在功能描述一節(jié)中有詳細描述);溫度寄存器(Temp),用來存儲讀取的數(shù)字溫度;設定點寄存器(Tos & Thyst),用來存儲可編程的過熱關斷和滯后限制,器件通過2 線的串行I2C 總線接口與控制器通信。LM75A 還包含一個開漏輸出(OS),當溫度超過編程限制的值時該輸出有效。LM75A 有3 個可選的邏輯地址管腳,使得同一總線上可同時連接8個器件而不發(fā)生地址沖突。LM75A 可配置成不同的工作條件。它可設置成在正常工作模式下周期性地對環(huán)境溫度進行監(jiān)控或進入關斷模式來將器件功耗降至最低。OS 輸出有2 種可選的工作模式:OS 比較器模式和OS 中斷模式。OS 輸出可選擇高電平或低電平有效。故障隊列和設定點限制可編程,為了激活OS 輸出,故障隊列定義了許多連續(xù)的故障。溫度寄存器通常存放著一個11 位的二進制數(shù)的補碼,用來實現(xiàn)0.125℃的精度。這個高精度在需要精確地測量溫度偏移或超出限制范圍的應用中非常有用。正常工作模式下,當器件上電時,OS 工作在比較器模式,溫度閾值為80℃,滯后75℃,這時,LM75A就可用作一個具有以上預定義溫度設定點的獨立的溫度控制器。module LM75_SEG_LED ( //input input                   sys_clk           ,input                   sys_rst_n         ,inout                   sda_port          ,//output output wire              seg_c1         ,output wire              seg_c2         ,output wire              seg_c3         ,output wire              seg_c4         ,output reg               seg_a          ,output reg               seg_b          ,output reg               seg_c          ,output reg               seg_e          ,output reg               seg_d          ,output reg               seg_f          ,output reg               seg_g          ,output reg               seg_h          ,      output reg              clk_sclk                        );//parameter define parameter WIDTH = 8;parameter SIZE  = 8;//reg define reg    [WIDTH-1:0]       counter             ;reg    [9:0]             counter_div         ;reg                      clk_50k             ;reg                      clk_200k            ;reg                      sda                 ;reg                      enable              ;

    標簽: lm75a 數(shù)字轉換器 fpga verilog

    上傳時間: 2021-10-27

    上傳用戶:

  • FPGA采樣AD9238數(shù)據(jù)并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+

    FPGA采樣AD9238數(shù)據(jù)并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。ADC 模塊型號為 AN9238,最大采樣率 65Mhz,精度為12 位。實驗中把 AN9238 的 2 路輸入以波形方式在 HDMI 上顯示出來,我們可以用更加直觀的方式觀察波形,是一個數(shù)字示波器雛形。module top( input                       clk, input                       rst_n, output                      ad9238_clk_ch0, output                      ad9238_clk_ch1, input[11:0]                 ad9238_data_ch0, input[11:0]                 ad9238_data_ch1, //vga output output                      vga_out_hs, //vga horizontal synchronization output                      vga_out_vs, //vga vertical synchronization output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue);wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            grid_hs;wire                            grid_vs;wire                            grid_de;wire[7:0]                       grid_r;wire[7:0]                       grid_g;wire[7:0]                       grid_b;wire                            wave0_hs;wire                            wave0_vs;wire                            wave0_de;wire[7:0]                       wave0_r;wire[7:0]                       wave0_g;wire[7:0]                       wave0_b;wire                            wave1_hs;wire                            wave1_vs;wire                            wave1_de;wire[7:0]                       wave1_r;wire[7:0]                       wave1_g;wire[7:0]                       wave1_b;wire                            adc_clk;wire                            adc0_buf_wr;wire[10:0]                      adc0_buf_addr;wire[7:0]                       adc0_bu

    標簽: fpga ad9238

    上傳時間: 2021-10-27

    上傳用戶:qingfengchizhu

  • FPGA讀寫SD卡讀取BMP圖片通過LCD顯示例程實驗 Verilog邏輯源碼Quartus工程文件

    FPGA讀寫SD卡讀取BMP圖片通過LCD顯示例程實驗 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。1 實驗簡介在前面的實驗中我們練習了 SD 卡讀寫,VGA 視頻顯示等例程,本實驗將 SD 卡里的 BMP 圖片讀出,寫入到外部存儲器,再通過 VGA、LCD 等顯示。本實驗如果通過液晶屏顯示,需要有液晶屏模塊。2 實驗原理在前面的實驗中我們在 VGA、LCD 上顯示的是彩條,是 FPGA 內(nèi)部產(chǎn)生的數(shù)據(jù),本實驗將彩條替換為 SD 內(nèi)的 BMP 圖片數(shù)據(jù),但是 SD 卡讀取速度遠遠不能滿足顯示速度的要求,只能先寫入外部高速 RAM,再讀出后給視頻時序模塊顯示module top( input                       clk, input                       rst_n, input                       key1, output [5:0]                seg_sel, output [7:0]                seg_data, output                      vga_out_hs,        //vga horizontal synchronization output                      vga_out_vs,        //vga vertical synchronization output[4:0]                 vga_out_r,         //vga red output[5:0]                 vga_out_g,         //vga green output[4:0]                 vga_out_b,         //vga blue output                      sd_ncs,            //SD card chip select (SPI mode) output                      sd_dclk,           //SD card clock output                      sd_mosi,           //SD card controller data output input                       sd_miso,           //SD card controller data input output                      sdram_clk,         //sdram clock output                      sdram_cke,         //sdram clock enable output                      sdram_cs_n,        //sdram chip select output                      sdram_we_n,        //sdram write enable output                      sdram_cas_n,       //sdram column address strobe output                      sdram_ras_n,       //sdram row address strobe output[1:0]                 sdram_dqm,         //sdram data enable output[1:0]                 sdram_ba,          //sdram bank address output[12:0]                sdram_addr,        //sdram address inout[15:0]                 sdram_dq           //sdram data);parameter MEM_DATA_BITS         = 16  ;            //external memory user interface data widthparameter ADDR_BITS             = 24  

    標簽: fpga

    上傳時間: 2021-10-27

    上傳用戶:

  • 華為FPGA設計規(guī)范 VERILOG約束 編程規(guī)范時序分析等全套資料: FPGA技巧Xilinx.p

    華為FPGA設計規(guī)范 VERILOG約束 編程規(guī)范時序分析等全套資料:FPGA技巧Xilinx.pdfHuaWei Verilog 約束.rarSynplify工具使用指南(華為文檔)[1].rar.rarVerilog HDL 華為入門教程.rarVerilog典型電路設計 華為.rar一種將異步時鐘域轉換成同步時鐘域的方法.pdf華為coding style.rar華為FPGA設計流程指南.doc華為FPGA設計規(guī)范.rar華為VHDL設計風格和實現(xiàn).rar華為專利:一種快速無毛刺的時鐘倒換方法.rar華為專利:華為小數(shù)分頻.rar華為以太網(wǎng)時鐘同步技術_時鐘透傳技術白皮書.rar華為硬件工程師手冊目前最全版本.rar華為面經(jīng).doc華為面經(jīng).rar靜態(tài)時序分析與邏輯...pdf

    標簽: 華為 fpga verilog

    上傳時間: 2021-11-05

    上傳用戶:qdxqdxqdxqdx

  • FPGA設計中DAC控制的Verilog實現(xiàn)

    該文檔為FPGA設計中DAC控制的Verilog實現(xiàn)資料,講解的還不錯,感興趣的可以下載看看…………………………

    標簽: fpga dac verilog

    上傳時間: 2021-11-07

    上傳用戶:

  • FPGA設計中DAC控制的Verilog實現(xiàn)修訂稿

    該文檔為FPGA設計中DAC控制的Verilog實現(xiàn)修訂稿資料,講解的還不錯,感興趣的可以下載看看…………………………

    標簽: fpga

    上傳時間: 2021-11-10

    上傳用戶:qingfengchizhu

  • 基于FPGA的UART設計的Verilog實現(xiàn)程序簡介

    該文檔為基于FPGA的UART設計的Verilog實現(xiàn)程序簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標簽: fpga uart verilog

    上傳時間: 2021-11-27

    上傳用戶:默默

  • FPGA讀取OV5640攝像頭數(shù)據(jù)并通過VGA或LCD屏顯示輸出的Verilog邏輯源碼Quartu

    FPGA讀取OV5640攝像頭數(shù)據(jù)并通過VGA或LCD屏顯示輸出的Verilog邏輯源碼Quartus工程文件+文檔說明,F(xiàn)PGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, output                      cmos_scl,          //cmos i2c clock inout                       cmos_sda,          //cmos i2c data input                       cmos_vsync,        //cmos vsync input                       cmos_href,         //cmos hsync refrence,data valid input                       cmos_pclk,         //cmos pxiel clock output                      cmos_xclk,         //cmos externl clock input   [7:0]               cmos_db,           //cmos data output                      cmos_rst_n,        //cmos reset output                      cmos_pwdn,         //cmos power down output                      vga_out_hs,        //vga horizontal synchronization output                      vga_out_vs,        //vga vertical synchronization output[4:0]                 vga_out_r,         //vga red output[5:0]                 vga_out_g,         //vga green output[4:0]                 vga_out_b,         //vga blue output                      sdram_clk,         //sdram clock output                      sdram_cke,         //sdram clock enable output                      sdram_cs_n,        //sdram chip select output                      sdram_we_n,        //sdram write enable output                      sdram_cas_n,       //sdram column address strobe output                      sdram_ras_n,       //sdram row address strobe output[1:0]                 sdram_dqm,         //sdram data enable output[1:0]                 sdram_ba,          //sdram bank address output[12:0]                sdram_addr,        //sdram address inout[15:0]                 sdram_dq           //sdram data);

    標簽: fpga ov5640 攝像頭

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設計的字符VGA LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明

    基于FPGA設計的字符VGA  LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明,通過字符轉換工具將字符轉換為 8 進制 mif 文件存放到單端口的 ROM IP 核中,再從ROM 中把轉換后的數(shù)據(jù)讀取出來顯示到 VGA 上,F(xiàn)PGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            osd_hs;wire                            osd_vs;wire                            osd_de;wire[7:0]                       osd_r;wire[7:0]                       osd_g;wire[7:0]                       osd_b;assign vga_out_hs = osd_hs;assign vga_out_vs = osd_vs;assign vga_out_r  = osd_r[7:3]; //discard low bit dataassign vga_out_g  = osd_g[7:2]; //discard low bit dataassign vga_out_b  = osd_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0                (clk                        ), .c0                    (video_clk                  ));color_bar color_bar_m0( .clk                   (video_clk                  ), .rst                   (~rst_n                     ), .hs                    (video_hs                   ), .vs                    (video_vs                   ), .de                    (video_de                   ), .rgb_r                 (video_r                    ), .rgb_g                 (video_g                    ), .rgb_b                 (video_b                    ));osd_display  osd_display_m0( .rst_n                 (rst_n                      ), .pclk                  (video_clk                  ), .i_hs                  (video_hs                   ), .i_vs                  (video_vs                   ), .i_de                  (video_de                   ), .i_data                ({video_r,video_g,video_b}  ), .o_hs                  (osd_hs                     ), .o_vs                  (osd_vs                     ), .o_de                  (osd_de                     ), .o_data                ({osd_r,osd_g,osd_b}        ));endmodule

    標簽: fpga vga lcd

    上傳時間: 2021-12-18

    上傳用戶:

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲久久在线| 最新热久久免费视频| 国产精品日本一区二区| 一区二区三区四区国产精品| 美女亚洲精品| 亚洲精品一二三区| 欧美日韩国产精品| 亚洲影院免费观看| 国产亚洲激情在线| 免费久久久一本精品久久区| 亚洲精品日韩精品| 欧美日韩黄色大片| 久久国产福利| 亚洲欧美变态国产另类| 欧美日韩不卡| 亚洲免费视频在线观看| 国产主播喷水一区二区| 欧美激情亚洲国产| 欧美一区二区高清| 亚洲靠逼com| 国产午夜精品理论片a级探花 | 国产精品免费一区二区三区在线观看| 亚洲一区二区高清| 亚洲高清久久久| 国产精品一区二区三区四区五区| 久久亚洲精选| 国产一区二区成人| 国产精品r级在线| 欧美成人中文字幕| 久久一区二区视频| 午夜精品在线观看| 亚洲一级高清| 99在线精品视频在线观看| 亚洲国产精品久久久| 亚洲电影在线免费观看| 伊人成人开心激情综合网| 国产欧美一区二区三区在线看蜜臀 | 亚洲片区在线| 亚洲电影av| 亚洲国产成人av好男人在线观看| 韩国精品在线观看| 狠狠色噜噜狠狠狠狠色吗综合| 国产午夜精品久久久| 国产亚洲欧美日韩一区二区| 国产精品福利av| 国产精品久久久久久福利一牛影视| 国产一区二区激情| 欧美色中文字幕| 国产精品国色综合久久| 国产精品久久久久91| 国产精品porn| 狠狠综合久久av一区二区老牛| 亚洲人成人一区二区在线观看| 欧美一区二区视频网站| 在线视频日韩| 一区二区三区波多野结衣在线观看| 中文av一区二区| 9色国产精品| 一区二区三区四区国产| 亚洲国产日韩一区| 亚洲欧洲三级| 欧美一区二区大片| 欧美伊人久久大香线蕉综合69| 久久国产精品一区二区三区| 久久精品国产一区二区电影 | 免费不卡欧美自拍视频| 欧美日韩成人在线| 一区二区三区在线不卡| 在线欧美影院| 亚洲高清视频在线观看| 艳女tv在线观看国产一区| 一区二区三区欧美激情| 亚洲欧美中文在线视频| 国产欧美一级| 亚洲国产精品一区二区尤物区| 夜夜爽www精品| 久久精品欧洲| 国产精品久久| 国产字幕视频一区二区| 99成人精品| 久久欧美中文字幕| 国产女精品视频网站免费| 国语对白精品一区二区| 午夜精品婷婷| 国产精品户外野外| 99伊人成综合| 欧美交受高潮1| 伊人久久大香线蕉av超碰演员| 久久午夜羞羞影院免费观看| 欧美三级不卡| 亚洲日本aⅴ片在线观看香蕉| 欧美专区一区二区三区| 亚洲人成在线免费观看| 亚洲精品乱码久久久久久按摩观| 亚洲一级黄色片| 国产区欧美区日韩区| 久久在线视频| 狠狠色丁香久久综合频道| 欧美亚洲免费电影| 亚洲国产精品一区二区尤物区| 亚洲成人资源网| 亚洲一本大道在线| 久色婷婷小香蕉久久| 国产日韩欧美日韩| 在线视频欧美一区| 国产精品久久久久久av福利软件 | 欧美日韩hd| 午夜日韩在线观看| 欧美调教vk| 欧美激情一级片一区二区| 美日韩精品视频免费看| 亚洲国产欧美一区二区三区丁香婷| 亚洲每日在线| 亚洲免费观看视频| 亚洲精品美女在线观看播放| 一区二区三区精品视频| 91久久亚洲| 亚洲国产综合在线看不卡| 一区二区三区国产精华| 亚洲伦理自拍| 欧美aaa级| 欧美日韩国产一区二区| 久久欧美肥婆一二区| 国产精品一区二区久久久| 国产伦精品一区| 日韩一区二区免费看| 亚洲午夜高清视频| 亚洲大胆女人| 亚洲一区日韩在线| 欧美亚洲视频| 国产精品青草久久| 国内外成人免费激情在线视频 | 欧美精品少妇一区二区三区| 国产一区二区精品| 免费国产一区二区| 亚洲午夜久久久久久久久电影院| 久久噜噜亚洲综合| 国产视频一区在线观看| 欧美午夜精品久久久久久人妖 | 伊人久久综合| 国产精品男女猛烈高潮激情| 日韩视频―中文字幕| 国产乱码精品一区二区三区五月婷| 欧美成人国产一区二区| 欧美成人第一页| 久久偷窥视频| 欧美大片在线影院| 欧美成人精品一区二区| 久久精品在这里| 欧美成人性网| 国产精品久久999| 国产精品女同互慰在线看| 国产欧美三级| 国模精品娜娜一二三区| 国产精品主播| 亚洲人成7777| 国产欧美在线播放| 欧美日韩国产成人在线91| 欧美伊人久久| 中文av一区二区| 精品动漫一区| 亚洲区一区二| 亚洲精品黄色| 伊人久久大香线蕉综合热线| 欧美精品在线免费播放| 亚洲精品综合| 国产精品区免费视频| 欧美精品不卡| 国产精品久久网| 亚洲成色777777女色窝| 先锋影院在线亚洲| 国产精品成人久久久久| 欧美亚州韩日在线看免费版国语版| 午夜影视日本亚洲欧洲精品| 国产精品久久99| 欧美日韩中国免费专区在线看| 国一区二区在线观看| 久久久久国产精品一区| 亚洲欧洲精品一区二区三区波多野1战4 | 久久精品午夜| 欧美视频观看一区| 午夜视频在线观看一区二区| 欧美精品成人| 久久99在线观看| 欧美调教视频| 亚洲国产高清在线观看视频| 国产精品国产三级国产a| 日韩午夜av电影| 韩国一区二区三区美女美女秀| 亚洲图片欧美一区| 亚洲激情综合| 欧美精品在线视频| 久久久久欧美精品| 亚洲第一精品夜夜躁人人躁| 久久久国产视频91| 亚洲网站在线观看| 欧美体内she精视频| 欧美啪啪一区| 亚洲砖区区免费| 一本高清dvd不卡在线观看|