一種lut函數(shù)運(yùn)算單元的FPGA實(shí)現(xiàn)方法,希望能夠幫助大家
標(biāo)簽: FPGA lut 函數(shù) 運(yùn)算
上傳時(shí)間: 2013-08-22
上傳用戶:thuyenvinh
基于lut的逆半調(diào)方法研究
上傳時(shí)間: 2015-02-11
上傳用戶:ve3344
附錄MATLAB 圖像處理命令 1.a(chǎn)pplylut 功能: 在二進(jìn)制圖像中利用lookup 表進(jìn)行邊沿操作。 語(yǔ)法: A = applylut(BW,lut) 舉例 lut = makelut( sum(x(:)) == 4 ,2) BW1 = imread( text.tif ) BW2 = applylut(BW1,lut) imshow(BW1) figure, imshow(BW2) 相關(guān)命令: makelut 2.bestblk 功 舉例
標(biāo)簽: applylut lut MATLAB lookup
上傳時(shí)間: 2015-09-08
上傳用戶:gundamwzc
這是正玹實(shí)現(xiàn)代碼,通過(guò)lut來(lái)實(shí)現(xiàn)的!!!比其他要簡(jiǎn)單的多!還有方波,三角波的不同的VHDL程序?qū)崿F(xiàn).
上傳時(shí)間: 2013-12-24
上傳用戶:xwd2010
FPGA中實(shí)現(xiàn)基于查找表方式(lut)的DDS實(shí)現(xiàn),可用在數(shù)字下變頻和COSTAS鎖相環(huán)中,Verilog編寫,本人已經(jīng)調(diào)通
上傳時(shí)間: 2013-12-09
上傳用戶:lanjisu111
一種lut函數(shù)運(yùn)算單元的FPGA實(shí)現(xiàn)方法,希望能夠幫助大家
標(biāo)簽: FPGA lut 函數(shù) 運(yùn)算
上傳時(shí)間: 2014-12-03
上傳用戶:wanghui2438
一種基于lut的預(yù)失真方法。其中的一部分,有參考價(jià)值。
上傳時(shí)間: 2017-06-28
上傳用戶:xjz632
隨著FPGA(FieldProgrammableGateArray)器件的應(yīng)用越來(lái)越廣泛且重要,F(xiàn)PGA的測(cè)試技術(shù)也得到了廣泛重視和研究。基于FPGA可編程的特性,應(yīng)用獨(dú)立的測(cè)試(工廠測(cè)試)需要設(shè)計(jì)數(shù)個(gè)測(cè)試編程和測(cè)試向量來(lái)完成FPGA的測(cè)試,確保芯片在任何用戶可能的編程下都可靠工作。 本論文正是針對(duì)上述問(wèn)題,以XilinxXC4000E系列FPGA為主要的研究對(duì)象,在詳細(xì)研究FPGA內(nèi)部結(jié)構(gòu)的基礎(chǔ)上,基于“分治法”的基本思路對(duì)FPGA的測(cè)試?yán)碚摵头椒ㄗ隽颂剿餍匝芯俊?研究完成了對(duì)可編程邏輯模塊(ConfigrableLogicBlock)及其子模塊的測(cè)試。主要基于“分治法”對(duì)CLB及其子模塊進(jìn)位邏輯(CLM)、查找表(lut)的RAM工作模式等進(jìn)行了測(cè)試劃分,分別實(shí)現(xiàn)了以“一維陣列”為基礎(chǔ)的測(cè)試配置和測(cè)試向量,以較少了測(cè)試編程次數(shù)完成了所有CLB資源的測(cè)試。 研究完成了對(duì)互連資源(ConfigrableInterconnectResource)的測(cè)試。基于普通數(shù)據(jù)總線的測(cè)試方法,針對(duì)互連資源主要由線段和NMOS開(kāi)關(guān)管組成的特點(diǎn)及其自身的故障模型,通過(guò)手工連線實(shí)現(xiàn)測(cè)試配置,僅通過(guò)4次編程就實(shí)現(xiàn)了對(duì)其完全測(cè)試。 在測(cè)試?yán)碚撗芯康幕A(chǔ)上,我們開(kāi)發(fā)了能對(duì)FPGA器件進(jìn)行實(shí)際測(cè)試的測(cè)試平臺(tái)。基于硬件仿真器的測(cè)試平臺(tái)通過(guò)高速光纖連接工作站上的EDA仿真軟件,把軟件語(yǔ)言描述的測(cè)試波形通過(guò)硬件仿真器轉(zhuǎn)化為真實(shí)測(cè)試激勵(lì),測(cè)試響應(yīng)再讀回到仿真軟件進(jìn)行觀察,能夠靈活、快速的完成FPGA器件的配置和測(cè)試。該平臺(tái)在國(guó)內(nèi)首次實(shí)現(xiàn)了軟硬件協(xié)同在線測(cè)試FPGA。在該平臺(tái)支持下,我們成功完成了對(duì)各軍、民用型號(hào)FPGA的測(cè)試任務(wù)。 本研究成果為國(guó)內(nèi)自主研發(fā)FPGA器件提供了有力保障,具有重大科研與實(shí)踐價(jià)值,成功解決了國(guó)外公司在FPGA測(cè)試技術(shù)上的壟斷問(wèn)題,幫助國(guó)產(chǎn)FPGA器件實(shí)現(xiàn)完全國(guó)產(chǎn)化。
上傳時(shí)間: 2013-05-17
上傳用戶:wangyi39
本文首先介紹了直接數(shù)字頻率合成技術(shù)(DDS)的基本原理、體系結(jié)構(gòu)及工作過(guò)程,然后針對(duì)其關(guān)鍵部分進(jìn)行了優(yōu)化,即采用函數(shù)近似法對(duì)存儲(chǔ)表結(jié)構(gòu)(lut)進(jìn)行了優(yōu)化,使存貯位數(shù)大大縮小,并提出了一種雜散抑制技術(shù)的運(yùn)用,即相位抖動(dòng)技術(shù)。在對(duì)直接數(shù)字頻率合成(DDS)方法產(chǎn)生的信號(hào)進(jìn)行理論分析的過(guò)程中,用matlab進(jìn)行編程仿真作出了詳細(xì)的頻譜分析驗(yàn)證。本文詳細(xì)的介紹了本次設(shè)計(jì)的具體實(shí)現(xiàn)過(guò)程和方法,將現(xiàn)場(chǎng)可編程邏輯器件(FPGA)和 DDS技術(shù)相結(jié)合,具體的體現(xiàn)了基于VHDL語(yǔ)言的靈活設(shè)計(jì)和修改方式是對(duì)傳統(tǒng)頻率合成實(shí)現(xiàn)方法的一次重要改進(jìn)。文章最后給出了實(shí)現(xiàn)代碼、仿真結(jié)果,經(jīng)過(guò)驗(yàn)證,本設(shè)計(jì)能夠達(dá)到其預(yù)期性能指標(biāo)。
標(biāo)簽: FPGA 數(shù)字頻率合成
上傳時(shí)間: 2013-04-24
上傳用戶:Pzj
近些年來(lái),F(xiàn)PGA已經(jīng)成為現(xiàn)代電子、半導(dǎo)體行業(yè)的最重要組成部分之一,針對(duì)FPGA的綜合技術(shù)的研究是電子設(shè)計(jì)自動(dòng)化技術(shù)的重要研究方向。邏輯綜合是FPGA綜合的重要步驟,它包括邏輯優(yōu)化和工藝映射。本文主要研究了針對(duì)一種新型ALM(Adaptive Logic Model)結(jié)構(gòu)FPGA的工藝映射算法。 論文首先對(duì)已有FPGA邏輯綜合技術(shù)進(jìn)行了全面的總結(jié),從邏輯優(yōu)化和工藝映射兩個(gè)方面分析了傳統(tǒng)算法對(duì)ALM結(jié)構(gòu)FPGA的適應(yīng)性,通過(guò)分析我們得出結(jié)論,傳統(tǒng)的邏輯優(yōu)化算法仍然能夠適用于ALM結(jié)構(gòu)FPGA的邏輯綜合,而工藝映射算法則需要進(jìn)行改進(jìn)。 在以上分析的基礎(chǔ)上,根據(jù)ALM結(jié)構(gòu)的特點(diǎn),論文提出了一種以面積優(yōu)化為主,同時(shí)考慮延遲的針對(duì)ALM結(jié)構(gòu)FPGA的工藝映射算法——ALMmap。該算法包括幾個(gè)子算法,遞減迭代裝箱算法能夠很好的適應(yīng)ALM結(jié)構(gòu)的靈活性;通過(guò)ALM裝箱算法并加入共享輸入處理,將多個(gè)lut裝入一個(gè)ALM結(jié)構(gòu)中;再匯聚路徑的處理有助于提高效率和減少面積;算法在已有的多級(jí)分解算法基礎(chǔ)上考慮了延遲因素,在不降低面積優(yōu)化效果的同時(shí)降低了延遲;通過(guò)全局優(yōu)化從全局范圍對(duì)面積進(jìn)行了進(jìn)一步的優(yōu)化。 最后,我們對(duì)ALMmap算法與傳統(tǒng)算法進(jìn)行了測(cè)試與比較,通過(guò)實(shí)驗(yàn)數(shù)據(jù)表明,ALMmap能夠很好的發(fā)揮ALM結(jié)構(gòu)的靈活性,考慮延遲的多級(jí)分解算法能夠很好的降低延遲,與傳統(tǒng)基于K-lut的工藝映射算法相比,具有更好的面積與延遲綜合性能。
上傳時(shí)間: 2013-06-24
上傳用戶:hechao3225
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1