亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

max-plus

  • 《統計學習基礎 數據挖掘推理與預測》中文版.pdf

    統計學習基礎:數據挖掘、推理與預測介紹了這些領域的一些重要概念。盡管應用的是統計學方法,但強調的是概念,而不是數學。許多例子附以彩圖。《統計學習基礎:數據挖掘、推理與預測》內容廣泛,從有指導的學習(預測)到無指導的學習,應有盡有。包括神經網絡、支持向量機、分類樹和提升等主題,是同類書籍中介紹得最全面的。計算和信息技術的飛速發展帶來了醫學、生物學、財經和營銷等諸多領域的海量數據。理解這些數據是一種挑戰,這導致了統計學領域新工具的發展,并延伸到諸如數據挖掘、機器學習和生物信息學等新領域。許多工具都具有共同的基礎,但常常用不同的術語來表達。【內容推薦】《統計學習基礎:數據挖掘、推理與預測》試圖將學習領域中許多重要的新思想匯集在一起,并且在統計學的框架下解釋它們。隨著計算機和信息時代的到來,統計問題的規模和復雜性都有了急劇增加。數據存儲、組織和檢索領域的挑戰導致一個新領域“數據挖掘”的產生。數據挖掘是一個多學科交叉領域,涉及數據庫技術、機器學習、統計學、神經網絡、模式識別、知識庫、信息提取、高性能計算等諸多領域,并在工業、商務、財經、通信、醫療衛生、生物工程、科學等眾多行業得到了廣泛的應用。【作者簡介】Trevor Hastie,Robert Tibshirani和Jerome Friedman都是斯坦福大學統計學教授,并在這個領域做出了杰出的貢獻。Hastie和Tibshirani提出了廣義和加法模型,并出版專著“Generalized Additive Models”。Hastie的主要研究領域為:非參數回歸和分類、統計計算以及生物信息學、醫學和工業的特殊數據挖掘問題。他提出主曲線和主曲面的概念,并用S-PLUS編寫了大量統計建模軟件。Tibshirani的主要研究領域為:應用統計學、生物統計學和機器學習。他提出了套索的概念,還是“An Introduction to the Bootstrap”一書的作者之一。Friedman是CART、MARS和投影尋蹤等數據挖掘工具的發明人之一。他不僅是位統計學家,而且是物理學家和計算機科學家,先后在物理學、計算機科學和統計學的一流雜志上表發論文80余篇。

    標簽: 統計

    上傳時間: 2022-05-04

    上傳用戶:

  • C Primer Plus 第6版 中文版

    C語言書最好的入門書籍之一,0基礎也可以進行學習

    標簽: C語言

    上傳時間: 2022-05-24

    上傳用戶:jiabin

  • 基于CPLD與MCU的激光雷達系統控制及信號處理電路研制

    作為一種全新的探測技術,激光雷達已廣泛應用于大氣、陸地、海洋探測、空中交會對接、偵察成像、化學試劑探測等領域。與傳統雷達技術相比,激光雷達是一種通過發射特定波長的激光,處理并分析回波信號,實現目標探測的技術,具有高測量精度、精細的時間和空間分辨率,以及極大的探測距離等優點,目前已成為一種重要的探測手段。激光雷達探測系統需采用硬件電路實現系統的控制以及回波信號的處理、分析,從而實現目標距離、速度、姿態等參數的測量,因此研制高速、高精度、性能穩定、性價比高、保密性強的處理電路,對提升激光雷達探測系統的整體性能有著十分重要的意義。  激光雷達系統控制及信號處理電路有多種實現方案,傳統的MCU實現方案較為普遍,但受線程的帶寬限制,且難以提高系統的精度與復雜性;采用 FPGA、ARM或DSP實現信號處理架構,一定程度上提高了系統的帶寬與復雜度,但成本較高,功耗較大,且開發周期較長。針對目前激光目標探測系統中,對系統控制復雜度,信號處理實時性,整體性能與功耗等要求,論文提出了一種基于 CPLD與MCU架構的電路改進方案。該方案采用高速并行的現場可編程PLD器件,完成相關電路的控制與回波信號的實時處理、分析;同時選用線程處理優勢較強的MCU,實現相關信號的控制與高速串口的收發,完成PC軟件終端的通信。  本文結合所提出的基于 CPLD與 MCU架構的硬件電路設計方案,選用了Altera的MAX II CPLD器件EPM240T100C5N,以及宏晶科技公司的增強型單片機STC12LE5A60S2,實現了激光雷達系統控制及信號處理等功能。文中詳細介紹了實驗系統的設備資源與硬件電路的模塊化設計,完成了相關外設的驅動控制,并采用 CPLD與 MCU完成了回波信號的采集、處理與分析,最終通過與所設計PC軟件終端的通信,實現與硬件電路板的實時數據上傳。  目前板卡在100MHz主頻下工作,可完成10kHz激光器的觸發,并行實現回波信號的實時處理與分析,以及921600波特率下的高速串口通信。結合激光雷達實驗系統,多次進行硬件電路的測試與實驗,表明本文設計的激光雷達系統控制及信號處理硬件電路功能正常,性能穩定,且功耗低,保密性強,符合設計的需求,實驗證明本文所提出方案的具有一定的可...

    標簽: cpld mcu 激光雷達

    上傳時間: 2022-05-28

    上傳用戶:xsr1983

  • C Primer Plus 第6版 中文文字版,嵌入式開發C語言書籍

    用于嵌入式開發C語言經典版,值得收藏!

    標簽: 嵌入式開發 C語言

    上傳時間: 2022-06-01

    上傳用戶:canderile

  • 正點原子高速無線調試器用戶資料

    1 產品簡介1.1 產品特點下載速度快,超越 JLINK V8,接近 JLINK V9采用 2.4G 無線通信,自動跳頻支持 1.8V~5V 設備,自動檢測支持 1.8V/3.3V/5V 電源輸出,上位機設置支持目標板取電/給目標板供電支持 MDK/IAR 編譯器,無需驅動,不丟固件支持 Cortex M0/M1/M3/M4/M7 等內核 ARM 芯片支持仿真調試,支持代碼下載、支持虛擬串口提供 20P 標準 JTAG 接口、提供 4P 簡化 SWD 接口支持 XP/WIN7/WIN8/WIN10 等操作系統尺寸小巧,攜帶方便1.2 基本參數產品名稱 ATK-HSWLDBG 高速無線調試器產品型號 ATK-HSWLDBG支持芯片 ARM Cortex M0/M1/M3/M4/M7 全系列通信方式 USB(免驅)仿真接口 JTAG、SWD支持編譯器 MDK、IAR串口速度 10Mbps(max)燒錄速度 10M通信距離 ≥10MTX 端工作電壓 5V(USB 供電)TX 端工作電流 151mARX 端工作電壓 3.3V/5V(USB 或者 JTAG 或者 SWD 供電)RX 端工作電流 132mA@5V工作溫度 -40℃~+85℃尺寸 66.5mm*40mm*17mm1.3 產品實物圖圖 發送端圖 接收端圖 接收端接口輸出電壓示意圖,所有標注 GND 的引腳均為地線1.4 接線示意圖高速無線調試器發送端,接線圖:高速無線調試器接收端,JTAG/SWD 接口供電,接線示意圖:高速無線調試器接收端,USB 接口供電,接線示意圖:1.5 高速無線調試器工作原理示意圖電腦端 高速無線調試器發送端 USB 接口目標 MCU 高速無線調試器接收端 JTAG/SWD 接口目標 MCU 高速無線調試器接收端5V 電源JTAG/SW 接口 USB 接口高速無線調試器JTAG/SW 接口 目標 MCU 高速無線調試器接收端USB 接口 電腦端 高速無線調試器發送端無線模塊無線模塊2、MDK 配置教程注意:低版本 MDK 對高速無線調試器的支持不完善,推薦 MDK5.23及以上版本。MDK5.23~MDK5.26 對高速 DAP 的支持都有 bug,必須打補丁。參考“mdk 補丁”文件夾下的相關文檔解決。SWD 如果接3 線,請查看第 10 章,常見問題 1。要提高速度,參考 4.2 節配置無線參數為大包模式。如果無線通信不穩定,參考常見問題 4。

    標簽: 高速無線調試器

    上傳時間: 2022-06-04

    上傳用戶:d1997wayne

  • [野火]i.MX Linux 開發實戰指南

    有關于學習I.MAX開發板嵌入式linux系統開發的,這本書很有幫助,對于嵌入式的學習教程比較全面。

    標簽: linux

    上傳時間: 2022-06-04

    上傳用戶:

  • 音響功放測試方法

    說明:1,測試交流電源(Test AC Power Supply):A.中國(China):AC 220V+/-2%50Hz+/-2%B.美國(United States of America):AC 120V+/-2%60Hz+/-2%。C.英國(Britain):AC 240V+/-2%50Hz+/-2%D.歐洲(Europe):AC 230V+/-2%50Hz+/-2%E.日本(Japan):AC 100V+/-2%60Hz+/-2%F.墨西哥(Mexico):AC 127V+/-2%60Hz+/-2%2,測試溫度條件(Test Temperature Conditions):25℃+/-2℃。3,測試以右聲道為準(Standard Test Use Right Channell)4,信號由AUX插座輸入(Signal From AUX Jack Input)。5,測試以音量最大,音調和平衡在中央位置(電子音調在正常狀態)。(Test Volume Setup Max,Equalizer And Balance Setup Center)。6,標準輸出(Standard Output):A.輸入1 KHz頻率信號(Input 1 KHz Frequency Signal)B.左右聲道輸入信號測試右聲道(L&R Input Signal Test Use R Channel)C.額定輸出功率満(Rating Output Power Full)10 W,標準輸出定為1w.(Rating Output Power Full 10 w,Standard Output Setup 1 W)D.額定輸出功率1W到10w,標準輸出定為500 mW(Rating Output Power 1 W To 10 W,Standard Output Setup 500 mW)E.額定輸出功率小于1w,標準輸出定為50 mW(Rating Output Power Not Full 1 W,Standard Output Setup 50 mW)F.標準輸出電壓以V-VPR為準(Standard Output Voltage Use V-V/PR)。G.V-V/PR中P為額定輸出功率,R為喇叭標稱阻抗。

    標簽: 音響功放

    上傳時間: 2022-06-18

    上傳用戶:

  • Cadence Allegro 16.6 軟件安裝包

    Cadence Allegro是一款專業的PCB設計軟件,是世界上最大的電子設計技術和配套服務的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設計軟件,它的知名度在全球電子設計行業領域內如雷貫耳,是電子行業創新的領導者。allegro主要用于PCB設計布線,為當前高速、高密度、多層的復雜 PCB 設計布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數字/混合電路仿真,fpga設計,pcb編輯和自動布局布線mcm電路設計、高速pcb版圖的設計仿真等等。包括:* Concept HDL原理圖設計輸入工具,有for NT和for Unix的產品。* Check Plus HDL原理圖設計規則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進的MCM封裝設計工具allegro 特點1.系統軟件互聯服務平臺可以跨集成電路、封裝和PCB協同設計性能卓越互聯。2.應用平臺的協同設計方式,技術工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統軟件互連。3.該方式能防止硬件返修并減少硬件成本費和減少設計周期時間。4.管束驅動器的Allegro步驟包含高級作用用以設計捕獲、信號完整性和物理學完成。5.因為它還獲得CadenceEncounter與Virtuoso服務平臺的適用。6.Allegro協同設計方式促使高效率的設計鏈協作變成實際。

    標簽: Allegro

    上傳時間: 2022-06-20

    上傳用戶:canderile

  • Cadence Allegro 17.0 軟件安裝包

    Cadence Allegro是一款專業的PCB設計軟件,是世界上最大的電子設計技術和配套服務的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設計軟件,它的知名度在全球電子設計行業領域內如雷貫耳,是電子行業創新的領導者。allegro主要用于PCB設計布線,為當前高速、高密度、多層的復雜 PCB 設計布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數字/混合電路仿真,fpga設計,pcb編輯和自動布局布線mcm電路設計、高速pcb版圖的設計仿真等等。包括:* Concept HDL原理圖設計輸入工具,有for NT和for Unix的產品。* Check Plus HDL原理圖設計規則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進的MCM封裝設計工具allegro 特點1.系統軟件互聯服務平臺可以跨集成電路、封裝和PCB協同設計性能卓越互聯。2.應用平臺的協同設計方式,技術工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統軟件互連。3.該方式能防止硬件返修并減少硬件成本費和減少設計周期時間。4.管束驅動器的Allegro步驟包含高級作用用以設計捕獲、信號完整性和物理學完成。5.因為它還獲得CadenceEncounter與Virtuoso服務平臺的適用。6.Allegro協同設計方式促使高效率的設計鏈協作變成實際。

    標簽: Allegro

    上傳時間: 2022-06-20

    上傳用戶:canderile

  • Cadence Allegro 17.2 軟件安裝包

    Cadence Allegro是一款專業的PCB設計軟件,是世界上最大的電子設計技術和配套服務的 EDA 供貨商之一,在EDA工具中屬于高端的PCB設計軟件,它的知名度在全球電子設計行業領域內如雷貫耳,是電子行業創新的領導者。allegro主要用于PCB設計布線,為當前高速、高密度、多層的復雜 PCB 設計布線提供了最完美解決方案。allegro 功能包括原理圖輸入、生成、模擬數字/混合電路仿真,fpga設計,pcb編輯和自動布局布線mcm電路設計、高速pcb版圖的設計仿真等等。包括:* Concept HDL原理圖設計輸入工具,有for NT和for Unix的產品。* Check Plus HDL原理圖設計規則檢查工具。(NT & Unix)* SPECTRA Quest Engineer PCB版圖布局規劃工具(NT & Unix)* Allegro Expert專家級PCB版圖編輯工具 (NT & Unix)* SPECTRA Expert AutoRouter 專家級pcb自動布線工具* SigNoise信噪分析工具* EMControl電磁兼容性檢查工具* Synplify FPGA / CPLD綜合工具* HDL Analyst HDL分析器* Advanced Package Designer先進的MCM封裝設計工具allegro 特點1.系統軟件互聯服務平臺可以跨集成電路、封裝和PCB協同設計性能卓越互聯。2.應用平臺的協同設計方式,技術工程師能夠 快速提升I/O油壓緩沖器中間和跨集成電路、封裝和PCB的系統軟件互連。3.該方式能防止硬件返修并減少硬件成本費和減少設計周期時間。4.管束驅動器的Allegro步驟包含高級作用用以設計捕獲、信號完整性和物理學完成。5.因為它還獲得CadenceEncounter與Virtuoso服務平臺的適用。6.Allegro協同設計方式促使高效率的設計鏈協作變成實際。

    標簽: Allegro

    上傳時間: 2022-06-20

    上傳用戶:canderile

主站蜘蛛池模板: 张家港市| 乃东县| 永寿县| 称多县| 繁峙县| 巴里| 西峡县| 瓮安县| 吉隆县| 东乌| 颍上县| 福鼎市| 松溪县| 华阴市| 雅江县| 泽州县| 集安市| 兰西县| 肇东市| 南投县| 峨边| 平塘县| 南通市| 扎兰屯市| 阿克陶县| 巴里| 桦甸市| 外汇| 宜章县| 敖汉旗| 尉氏县| 岐山县| 修文县| 甘谷县| 庆元县| 永州市| 邵东县| 梁山县| 凤阳县| 上饶县| 建宁县|