CPLD數字電路設計使用MAX+PlusⅡ(完整版) ,硬件電路設計適合初學者
上傳時間: 2016-06-26
上傳用戶:ABC5539
CPLD數字電路設計使用MAX+PlusⅡ(完整版) ,硬件電路設計適合初學者
上傳時間: 2016-06-26
上傳用戶:ABC5539
CPLD數字電路設計使用MAX+PlusⅡ(完整版) ,硬件電路設計適合初學者
上傳時間: 2016-06-26
上傳用戶:ABC5539
批處理感知器算法的代碼matlab w1=[1,0.1,1.1;1,6.8,7.1;1,-3.5,-4.1;1,2.0,2.7;1,4.1,2.8;1,3.1,5.0;1,-0.8,-1.3; 1,0.9,1.2;1,5.0,6.4;1,3.9,4.0]; w2=[1,7.1,4.2;1,-1.4,-4.3;1,4.5,0.0;1,6.3,1.6;1,4.2,1.9;1,1.4,-3.2;1,2.4,-4.0; 1,2.5,-6.1;1,8.4,3.7;1,4.1,-2.2]; w3=[1,-3.0,-2.9;1,0.5,8.7;1,2.9,2.1;1,-0.1,5.2;1,-4.0,2.2;1,-1.3,3.7;1,-3.4,6.2; 1,-4.1,3.4;1,-5.1,1.6;1,1.9,5.1]; figure; plot(w3(:,2),w3(:,3),'ro'); hold on; plot(w2(:,2),w2(:,3),'b+'); W=[w2;-w3];%增廣樣本規范化 a=[0,0,0]; k=0;%記錄步數 n=1; y=zeros(size(W,2),1);%記錄錯分的樣本 while any(y<=0) k=k+1; y=a*transpose(W);%記錄錯分的樣本 a=a+sum(W(find(y<=0),:));%更新a if k >= 250 break end end if k<250 disp(['a為:',num2str(a)]) disp(['k為:',num2str(k)]) else disp(['在250步以內沒有收斂,終止']) end %判決面:x2=-a2*x1/a3-a1/a3 xmin=min(min(w1(:,2)),min(w2(:,2))); xmax=max(max(w1(:,2)),max(w2(:,2))); x=xmin-1:xmax+1;%(xmax-xmin): y=-a(2)*x/a(3)-a(1)/a(3); plot(x,y)
上傳時間: 2016-11-07
上傳用戶:a1241314660
max-log-map,DVB-RCS,Turbo,譯碼,程序
標簽: max-log-map DVB-RCS Turbo 譯碼 程序
上傳時間: 2018-12-20
上傳用戶:digitallife_wj
數字電子技術綜合實驗,MAX+PLUS II快速入門
上傳時間: 2019-01-20
上傳用戶:wjh1215
High-Speed, Low-Power Dual Operational Amplifier The AD826 features high output current drive capability of 50 mA min per amp, and is able to drive unlimited capacitive loads. With a low power supply current of 15 mA max for both amplifiers, the AD826 is a true general purpose operational amplifier. The AD826 is ideal for power sensitive applications such as video cameras and portable instrumentation. The AD826 can operate from a single +5 V supply, while still achieving 25 MHz of band width. Furthermore the AD826 is fully specified from a single +5 V to ±15 V power supplies. The AD826 excels as an ADC/DAC buffer or active filter in data acquisition systems and achieves a settling time of 70 ns to 0.01%, with a low input offset voltage of 2 mV max. The AD826 is available in small 8-lead plastic mini-DIP and SO packages.
上傳時間: 2020-04-19
上傳用戶:su1254
MATLAB是一款商業數學軟件,用于算法開發、數據可視化、數據分析以及數值計算的高級技術計算語言和交互式環境,主要包括MATLAB和Simulink兩大部分。可以進行矩陣運算、繪制函數和數據、實現算法、創建用戶界面、連接其他編程語言的程序等,主要應用于工程計算、控制設計、信號處理與通訊、圖像處理、信號檢測、金融建模設計與分析等領域。Matlab R2019a新增功能:1.與MATLAB R2018b 相比,主要改進在實時編輯器2.可以導出為word3.sortrows對于大型矩陣速度更快4.min和max函數添加了‘linear’選項;支持python 3.75.C++ API支持第三方庫6.MATLAB集成的Git可以與外部客戶端同步7.可以通過新建Project,更方便的管理代碼
標簽: matlab
上傳時間: 2022-07-10
上傳用戶:aben
Max+plusⅡ是Altera公司提供的FPGA/CPLD開發集成環境,Altera是世界上最大可編程邏輯器件的供應商之一。Max+plusⅡ界面友好,使用便捷,被譽為業界最易用易學的EDA軟件。在Max+plusⅡ上可以完成設計輸入、元件適配、時序仿真和功能仿真、編程下載整個流程,它提供了一種與結構無關的設計環境,是設計者能方便地進行設計輸入、快速處理和器件編程。
標簽: 計算機組成原理
上傳時間: 2013-05-22
上傳用戶:eeworm
MAX+PLUS II Advanced Synthsis ALtera的一個免費HDL綜合工具,安裝后可以直接使用,是MaxplusII的一個插件,用這個插件進行語言綜合,比直接使用MaxplusII綜合的效果好
上傳時間: 2013-07-15
上傳用戶:eeworm