亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

multi-line

  • 基于FPGA的多功能LCD顯示控制器設(shè)計

    通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設(shè)計.所設(shè)計的LCD顯示控制器具有很好的可移植性,只需通過端口的使能參數(shù)配置便可以驅(qū)動LCD1602/LCD12864模塊實現(xiàn)字符或圖形的實時顯示,并且該多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T144C8 FPGA芯片上得到了很好的驗證.

    標(biāo)簽: FPGA LCD 多功能 顯示控制器

    上傳時間: 2014-06-23

    上傳用戶:hasan2015

  • 基于FPGA的DDR2 SDRAM存儲器用戶接口設(shè)計

    使用功能強大的FPGA來實現(xiàn)一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產(chǎn)的DDR2 SDRAM的存儲控制器,由于該公司出產(chǎn)的這種存儲控制器具有很高的效率,使用也很廣泛,可知本設(shè)計具有很大的使用前景。本設(shè)計通過采用多路高速率數(shù)據(jù)讀寫操作仿真驗證,可知其完全可以滿足時序要求,由綜合結(jié)果可知其使用邏輯資源很少,運行速率很高,基本可以滿足所有設(shè)計需要。

    標(biāo)簽: SDRAM FPGA DDR2 存儲器

    上傳時間: 2013-11-07

    上傳用戶:GavinNeko

  • FPGA在新型激光光幕靶中的應(yīng)用

    結(jié)合坐標(biāo)采集和處理在新型激光光幕靶中的應(yīng)用,針對傳統(tǒng)激光光幕靶處理器I/O緊缺、處理速度慢、存在錯報、漏報,無法測試子彈連發(fā)坐標(biāo)等問題,提出了一種以FPGA為核心的坐標(biāo)采集和處理系統(tǒng)的設(shè)計方法。設(shè)計中采用了自頂向下的設(shè)計方法,將該系統(tǒng)依據(jù)邏輯功能劃分為3個模塊,并在ISE 14.1和Modelsim中進(jìn)行設(shè)計、編譯、仿真,最后的仿真結(jié)果表明該系統(tǒng)能夠很好地采集到子彈的坐標(biāo)。

    標(biāo)簽: FPGA 激光光幕靶 中的應(yīng)用

    上傳時間: 2013-12-19

    上傳用戶:haoxiyizhong

  • 基于FPGA的鋼絲繩漏磁無損檢測系統(tǒng)設(shè)計

    提出一種以現(xiàn)場可編程門陣列(FPGA)為硬件核心的鋼絲繩漏磁無損檢測系統(tǒng)設(shè)計方案,設(shè)計了外圍電路并對嵌入式IP軟核進(jìn)行了配置,利用C語言和VHDL硬件描述語言編寫了檢測系統(tǒng)軟件程序。實驗表明該系統(tǒng)具有功耗低、運算能力強、精度高、便于攜帶等優(yōu)點。

    標(biāo)簽: FPGA 漏磁 無損檢測 系統(tǒng)設(shè)計

    上傳時間: 2013-11-17

    上傳用戶:taozhengxin

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號發(fā)生器的基本原理和采用FPGA實現(xiàn)DDS信號發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實現(xiàn)的正弦信號發(fā)生器的優(yōu)缺點,其中重點分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調(diào)的特點,重點提出了基于FPGA實現(xiàn)的DDS正弦信號發(fā)生器的兩種改進(jìn)方法,經(jīng)過MATLAB仿真驗證,改進(jìn)方法較好的抑制了幅度量化雜散,減小了誤差。

    標(biāo)簽: FPGA DDS 雜散分析

    上傳時間: 2013-10-09

    上傳用戶:ssj927211

  • 基于FPGA設(shè)計的FIR濾波器的實現(xiàn)與對比

    描述了基于FPGA的FIR濾波器設(shè)計。根據(jù)FIR的原理及嚴(yán)格線性相位濾波器具有偶對稱的性質(zhì)給出了FIR濾波器的4種結(jié)構(gòu),即直接乘加結(jié)構(gòu)、乘法器復(fù)用結(jié)構(gòu)、乘累加結(jié)構(gòu)、DA算法。在本文中給出上述幾種算法的結(jié)構(gòu)框圖,并通過FPGA編程實現(xiàn)上述幾種算法,并給出所用的資源來比較各種算法的優(yōu)劣。

    標(biāo)簽: FPGA FIR 濾波器 對比

    上傳時間: 2013-12-09

    上傳用戶:lvzhr

  • 基于FPGA的多功能頻率計的設(shè)計

    基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C語言對MC8051 IP Core進(jìn)行編程,以其作為控制核心,實現(xiàn)系統(tǒng)控制。在FPGA芯片中,利用Verilog HDL語言進(jìn)行編程,設(shè)計了以MC8051 IP Core為核心的控制模塊、計數(shù)模塊、鎖存模塊和LCD顯示模塊等幾部分,實現(xiàn)了頻率的自動測量,測量范圍為0.1Hz~50MHz,測量誤差0.01%。并實現(xiàn)測頻率、周期、占空比等功能。  

    標(biāo)簽: FPGA 多功能 頻率計

    上傳時間: 2013-10-14

    上傳用戶:1214209695

  • 基于FPGA和超聲波的虛擬電子琴設(shè)計

    介紹了一種以FPGA為核心控制部件、運用超聲波測距技術(shù)在空間中形成虛擬琴鍵,使用分頻方式實現(xiàn)7個音階的虛擬電子琴。經(jīng)過ModelSim仿真測試與實物調(diào)試,該電子琴能較好地實現(xiàn)音樂彈奏功能,結(jié)構(gòu)簡單,娛樂性強,具有一定的市場推廣價值。

    標(biāo)簽: FPGA 超聲波 虛擬電子琴

    上傳時間: 2014-12-28

    上傳用戶:kongrong

  • 基于FPGA和超聲波的虛擬電子琴設(shè)計

    介紹了一種以FPGA為核心控制部件、運用超聲波測距技術(shù)在空間中形成虛擬琴鍵,使用分頻方式實現(xiàn)7個音階的虛擬電子琴。經(jīng)過ModelSim仿真測試與實物調(diào)試,該電子琴能較好地實現(xiàn)音樂彈奏功能,結(jié)構(gòu)簡單,娛樂性強,具有一定的市場推廣價值。

    標(biāo)簽: FPGA 超聲波 虛擬電子琴

    上傳時間: 2013-10-31

    上傳用戶:喵米米米

  • 在Altera 28nm FPGA上解決100-GbE線路卡設(shè)計挑戰(zhàn)

    支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模塊,從而提高系統(tǒng)集成度。 寬帶數(shù)據(jù)緩沖,提供1,600-Mbps外部存儲器接口。 數(shù)據(jù)包處理和流量管理功能的高效實現(xiàn)。 更高的系統(tǒng)性能,同時保持功耗和成本預(yù)算不變。

    標(biāo)簽: Altera FPGA 100 GbE

    上傳時間: 2013-11-23

    上傳用戶:asdgfsdfht

主站蜘蛛池模板: 壶关县| 临高县| 阿拉善盟| 丹东市| 通海县| 南部县| 房产| 白银市| 麟游县| 舞阳县| 屏南县| 韶山市| 静乐县| 上饶县| 宕昌县| 闻喜县| 阳新县| 雷波县| 福建省| 宝鸡市| 曲沃县| 海林市| 大同县| 通州市| 滨州市| 冀州市| 太白县| 中方县| 锦屏县| 保靖县| 阿拉善左旗| 连云港市| 神农架林区| 明光市| 杭州市| 卢龙县| 潜江市| 东方市| 长治县| 南投市| 且末县|