為對開關磁阻電機調速進行實時控制,設計了一款基于DSP的TMS320F2812數字信號處理器為控制核心,設計開發了開關磁阻電機調速系統。以模塊化的思想設計了MCU控制系統、位置檢測系統、不對稱功率電路等模塊。給出了軟件設計的思想和方法,完成了嵌入式軟件系統的開發。該調速系統結構簡單、成本低廉、起動轉矩大及調速范圍寬等優點,具有很好的發展前景。
上傳時間: 2014-12-28
上傳用戶:啊颯颯大師的
隨著信息技術的不斷發展,數據采集技術已成為重要的現代化的工具,并且其應用范圍也在不斷擴大,在通信、雷達、醫療、遙測遙感等領域得到了廣泛的應用。本文為了汽車防撞報警設備高速信號處理的目的,采用了DSP和FPGA處理器加上相關算法,實現了對激光雷達回波信號能夠高速的采集和處理。
上傳時間: 2013-11-20
上傳用戶:cppersonal
介紹幾種常用的仿真器的設計方案,通過比較分析各自原理的優缺點,結合硬件性能,設計了基于ZWFcore的指令集仿真器ZWISS。通過對其CPU、多級存儲單元、陷阱、內存管理單元(MMU)、存儲保護系統(MPS)以及物理內存屬性(PMA)的仿真,較完善地完成對ZWFcore的仿真。為DSP硬件評估、DSP算法實現提供了良好的軟件模擬平臺。
上傳時間: 2013-10-09
上傳用戶:exxxds
DSP是高集成、高性能指令控制應用芯片,在閥門控制器中根據控制需求采用TMS320F2812作為嵌入式處理器核心單元。文中從應用角度出發設計分析了處理機電路特點,其中電路設計綜合了DSP芯片特點和可靠性要求,并最終設計實現了理想的性能。
上傳時間: 2014-02-11
上傳用戶:aig85
介紹了基于TMS320F2812 DSP芯片的節能控制技術的研究。利用TMS320F2812強大的計算能力,根據電機輸入電壓、電流的過零點計算出實際功率因數角,比較最佳功率因數角的目標值,調整輸出觸發脈沖,使電機以最佳功率因數狀態運行,以達到電機節能高效的控制目標
上傳時間: 2014-12-28
上傳用戶:lixinxiang
針對傳統的Max-Log-Map譯碼算法時效性差、存儲空間開銷大的特點,本文對傳統的Max-Log-Map譯碼算法進行了改進。改進的算法對前、后向度量使用了蝶形結構圖,便于DSP實現;將原始幀均分為多個子塊,設計子塊間的并行運算以減小系統延遲;子塊內采取進一步地優化措施,以減小數據存儲量并提高譯碼速率。在DSP C6416平臺上的仿真結果表明了算法的可實現性與可靠性。
標簽: Max-Log-Map DSP 譯碼算法
上傳時間: 2013-11-08
上傳用戶:a296386173
CMD 它是用來分配rom和ram空間用的,告訴鏈接程序怎樣計算地址和分配空間。不同的芯片就有不同大小的rom和ram.放用戶程序的地方也不盡相同。所以要根據芯片進行修改.分兩部分.MEMORY和SECTIONS。MEMORY{ PAGE 0 .......... PAGE 1.........} SECTIONS{SECTIONS{.vectors ..................reset ................................. }
上傳時間: 2013-10-19
上傳用戶:thuyenvinh
中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications. The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation. Some of the UltraScale architecture breakthroughs include: • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50% • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets • Greatly enhanced DSP and packet handling The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.
標簽: UltraScale Xilinx 架構
上傳時間: 2013-11-13
上傳用戶:瓦力瓦力hong
為了能實時監控無人機的狀態和提高無人機的安全可靠性,本設計利用FPGA高速率、豐富的片上資源和靈活的設計接口,設計了一套無人機多路監控系統。該監控系統具備了將處于無人機不同位置的攝像機所采集的視頻信息,傳送給地面站控制設備,并在同一臺顯示器上實現同步顯示的功能。仿真結果表明,該系統可以很好的保證監控視頻的實時性、和高清度,確保無人機完成偵查任務。
上傳時間: 2013-10-22
上傳用戶:cxl274287265
本文探討如何透過USB來設定各種采用FPGA的系統與實現現場升級的彈性。這種方法還可用來取代熱門的JTAG組態介面,讓用戶不再需要用到機板上分立的JTAG連結器,就能降低成本并減少占用電路板的空間。
上傳時間: 2014-06-11
上傳用戶:liu999666