亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

qUARTusII

qUARTusII是Altera公司推出的綜合性CPLD/FPGA開(kāi)發(fā)軟件,軟件支持原理圖、VHDL、VerilogHDL以及AHDL(AlteraHardware支持DescriptionLanguage)等多種設(shè)計(jì)輸入形式,內(nèi)嵌自有的綜合器以及仿真器,可以完成從設(shè)計(jì)輸入到硬件配置的完整PLD設(shè)計(jì)流程。
  • usb2.0的IP核

    usb2.0的IP核,可在qUARTusII或MaxPlusII環(huán)境下實(shí)現(xiàn)編譯和生成ip核

    標(biāo)簽: usb 2.0 IP核

    上傳時(shí)間: 2014-01-05

    上傳用戶:duoshen1989

  • 這是本人自己編寫(xiě)的可用于256*256大小的圖像進(jìn)行sobel邊緣檢測(cè)的vhd文件

    這是本人自己編寫(xiě)的可用于256*256大小的圖像進(jìn)行sobel邊緣檢測(cè)的vhd文件,可在qUARTusII或MaxplisII下綜合和仿真,并在FPGA上測(cè)試過(guò)。可以進(jìn)行修改支持其他大小圖像的sobel邊緣檢測(cè),同時(shí)還可以實(shí)現(xiàn)其它的圖像模塊化處理算法,例如高斯濾波,平滑等。

    標(biāo)簽: 256 sobel vhd 編寫(xiě)

    上傳時(shí)間: 2015-11-11

    上傳用戶:古谷仁美

  • 用VHDL開(kāi)發(fā)的棒球游戲

    用VHDL開(kāi)發(fā)的棒球游戲,可以在qUARTusII環(huán)境下編譯,適用于各種FPGA開(kāi)發(fā)板。

    標(biāo)簽: VHDL

    上傳時(shí)間: 2014-08-15

    上傳用戶:hjshhyy

  • 程序在報(bào)告中

    程序在報(bào)告中,要 用qUARTusII運(yùn)行,注意從word到運(yùn)行環(huán)境中,可能有個(gè)別符號(hào)不兼容,重新在運(yùn)行環(huán)境中輸入那些符號(hào)就可以了

    標(biāo)簽: 程序 報(bào)告

    上傳時(shí)間: 2013-12-23

    上傳用戶:hj_18

  • 程序在報(bào)告中

    程序在報(bào)告中,要 用qUARTusII運(yùn)行,注意從word到運(yùn)行環(huán)境中,可能有個(gè)別符號(hào)不兼容,重新在運(yùn)行環(huán)境中輸入那些符號(hào)就可以了

    標(biāo)簽: 程序 報(bào)告

    上傳時(shí)間: 2013-12-17

    上傳用戶:hzy5825468

  • altera的ip核

    altera的ip核, 添加后,在qUARTusII中可以輕松實(shí)現(xiàn)對(duì)i2c的控制,是fpga開(kāi)發(fā)人員的必備工具之一。

    標(biāo)簽: altera

    上傳時(shí)間: 2014-01-24

    上傳用戶:dbs012280

  • 用vhdl語(yǔ)言編寫(xiě)的基于fpga的波形發(fā)生器

    用vhdl語(yǔ)言編寫(xiě)的基于fpga的波形發(fā)生器,使用了qUARTusII程序??梢栽?602液晶顯示器上顯示目前的波形種類。產(chǎn)生的波形分別是正弦波,三角波,鋸齒波和方波。

    標(biāo)簽: vhdl fpga 語(yǔ)言 編寫(xiě)

    上傳時(shí)間: 2015-12-17

    上傳用戶:zhichenglu

  • 該系統(tǒng)加入了led屏的硬件控制器

    該系統(tǒng)加入了led屏的硬件控制器,以niosII為系統(tǒng)核心,以qUARTusII為平臺(tái),實(shí)現(xiàn)了sopc系統(tǒng),可進(jìn)行l(wèi)ed屏的全彩控制。

    標(biāo)簽: led 硬件 控制器

    上傳時(shí)間: 2013-12-18

    上傳用戶:BIBI

  • DSP Builder設(shè)計(jì)初步,介紹Matlab/DSP Builder及其設(shè)計(jì)流程

    DSP Builder設(shè)計(jì)初步,介紹Matlab/DSP Builder及其設(shè)計(jì)流程,正弦信號(hào)發(fā)生器完整的設(shè)計(jì)過(guò)程,以及使用Matlab、qUARTusII\modelsim詳細(xì)的仿真過(guò)程。

    標(biāo)簽: Builder DSP Matlab 設(shè)計(jì)流程

    上傳時(shí)間: 2013-12-24

    上傳用戶:nanfeicui

  • verilog源代碼

    verilog源代碼,qUARTusII工程。程序?qū)崿F(xiàn)VGA時(shí)序??刂芕GA顯示器輸出圖形。在qUARTusII中客直接運(yùn)行,

    標(biāo)簽: verilog 源代碼

    上傳時(shí)間: 2013-12-19

    上傳用戶:李夢(mèng)晗

主站蜘蛛池模板: 尚义县| 宜兰县| 依兰县| 游戏| 盐池县| 绿春县| 加查县| 临桂县| 紫金县| 贺州市| 安多县| 延庆县| 得荣县| 察雅县| 施甸县| 绥滨县| 同心县| 芦溪县| 德化县| 手机| 庆阳市| 东港市| 荆门市| 沿河| 辰溪县| 永清县| 聂拉木县| 承德县| 莱芜市| 南华县| 东明县| 自贡市| 固镇县| 军事| 永寿县| 长海县| 遵化市| 瓦房店市| 乌拉特前旗| 龙岩市| 清新县|