這是一個verilog HDL 語言的例子,在CPLD器件EPM240上實現了 RS232協議、按鍵處理、LED數碼管顯示和每秒加1數碼顯示。使用quartus ii 7.0 以上打開.
標簽: verilog HDL 語言
上傳時間: 2017-03-06
上傳用戶:lizhen9880
NCO 在信號處理方面有著廣泛的應用。而函數發生器是NCO 中的關鍵部分,本文基 于FPGA 用狀態機和流水線方法實現了CORDIC 算法,并取代了傳統的ROM 查找表法。 最后通過Quartus II 軟件給出仿真結果,驗證了理論的正確性。
標簽: NCO 信號處理 方面 函數發生器
上傳時間: 2017-04-04
上傳用戶:iswlkje
完整的Nios 2 演示工程,包括Quartus II 工程和NIOS IDE下的c代碼。采用NIOS 2處理器控制LED。已通過實驗測試。
標簽: Nios 工程
上傳時間: 2017-04-05
上傳用戶:siguazgb
附錄 光盤說明 本書附贈的光盤包括各章節實例的設計工程與源碼,所有工程在下列軟件環境下運行通過: ? Windows XP SP2 ? MATLAB ? Altera Quartus II ? synplify8.4 ? modelsim_ae6.1 光盤目錄與實例名稱的對應關系如下: cht02文件夾中存放的是書中第2章中的例子,讀者可以將一些簡單例子的代碼 拷貝到MATLAB命令窗口進行運行,也可以把一些復雜的例子做成一個單獨 的*.m文件然后運行、調試(要將每行前的“>>”刪除)。 cht04文件夾存放的是書中第4章的例子代碼。每個例子都建立了一個單獨的文件夾, 除了存放與例子相關的代碼外,還對各個例子建立了Quartus II工程,編制了仿真測試向量,并對例子進行了編譯、綜合、布局布線和時序仿真。 cht05文件夾中存放的是一個完整的正弦波頻率產生的例子,即書中5.4.1節中的代碼, 讀者可以應用這些代碼建立自己的項目,按照書中介紹的方法,獲得完整的項目設計經驗。 注意事項: 光盤中的源代碼為作者編寫,并調試通過,有興趣的讀者可以在此基礎上進行二次開發,但請不要用作商業用途。
標簽: 光盤 工程 源碼
上傳時間: 2013-12-05
上傳用戶:zhaiye
DE2上SD卡的讀寫代碼,應用環境quartus ii
標簽: DE2 SD卡 讀寫 代碼
上傳時間: 2017-05-03
上傳用戶:熊少鋒
Abstract七段顯示器在DE2可當成Verilog的console,做為16進位的輸出結果。Introduction使用環境:Quartus II 7.2 SP1 + DE2(Cyclone II EP2C35F627C6)簡單的使用switch當成2進位輸入,并用8位數的七段顯示器顯示16進位的結果。
標簽: Abstract Verilog console DE2
上傳時間: 2017-06-03
上傳用戶:zhangyigenius
現代DSP技術 是西安電子科技大學的課件!有fft,fir,dspbulder,iir,quartus II 等內容,非常的詳細,值得一看的好的ppt啊。我把好的資料貢獻給大家看看啊1
標簽: DSP fft 電子科技 大學
上傳時間: 2017-06-20
上傳用戶:sqq
RS編碼是一種糾錯碼,本程序實現RS(255,223)用FPGA 實現RS編碼,程序在Quartus II中調試通過。
標簽: RS編碼 糾錯碼
上傳時間: 2017-07-29
上傳用戶:dyctj
并入串出移位寄存器和8路并行輸出串行移位寄存器的VHDL代碼,經Quartus II 5.1驗證可用
標簽: VHDL 移位寄存器 8路 并行
上傳時間: 2013-12-26
上傳用戶:D&L37
基于FPGA的6層電梯控制器,使用VHDL編程,用quartus ii進行仿真模擬
標簽: FPGA 電梯控制器
上傳時間: 2017-09-03
上傳用戶:wff
蟲蟲下載站版權所有 京ICP備2021023401號-1