亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

quartus

quartusIIdesign是最高級和復(fù)雜的,用于system-on-a-programmable-chip(SOPC)的設(shè)計環(huán)境。quartusIIdesign提供完善的timingclosure和LogicLock?基于塊的設(shè)計流程。quartusIIdesign是唯一一個包括以timingclosure和基于塊的設(shè)計流為基本特征的programmablelogicdevice(PLD)的軟件。quartusII設(shè)計軟件改進了性能、提升了功能性、解決了潛在的設(shè)計延遲等,在工業(yè)領(lǐng)域率先提供FPGA與mask-programmeddevices開發(fā)的統(tǒng)一工作流程。
  • ChenMobius通信系統(tǒng)的FPGA硬件實現(xiàn)

    自上個世紀九十年代以來,我國著名學(xué)者、現(xiàn)中國科學(xué)院院士、清華大學(xué)陳難先教授等人使用無窮級數(shù)的Mobius反演公式解決了一系列重要的物理學(xué)中的逆問題,開創(chuàng)了應(yīng)用、推廣數(shù)論中的Mobius變換解決物理學(xué)中各種逆問題的巧妙方法,其工作在1990年當時就得到了世界著名的《NATURE》雜志的高度評價。 華僑大學(xué)蘇武潯教授等則把Mobius變換的方法應(yīng)用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數(shù)的逆變換運算,得到正、余弦函數(shù)及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數(shù)族相正交的函數(shù)族,以用于各展開系數(shù)的計算與信息的解調(diào);而后把它們應(yīng)用到通信系統(tǒng)中,提出了一種新的通信系統(tǒng),即新型Chen-Mobius通信系統(tǒng)。 本文主要完成了兩個方面的工作,Chen-Mobius多路通信系統(tǒng)的FPGA硬件設(shè)計實現(xiàn)和基于Chen-Mobius變換的語音加密雙工通信系統(tǒng)的實現(xiàn)。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對Chen-Mobius多路(四路和八路)通信系統(tǒng)進行仿真分析,對該系統(tǒng)在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統(tǒng)的主體模塊(函數(shù)及積分器的產(chǎn)生等)轉(zhuǎn)化成HDL硬件語言,后在quartusⅡ軟件平臺上,結(jié)合利用VHDL編程的硬件程序模塊(分頻、延時、控制模塊等)構(gòu)架完整的Chen-Mobius通信系統(tǒng),并對此系統(tǒng)設(shè)計綜合、引腳分配、仿真驗證、時序分析等;最后,在Altera公司的Stratix 芯片上,實現(xiàn)硬件的編程和下載,從而完成了Chen-Mobius多路通信系統(tǒng)的FPGA硬件實現(xiàn)。 另外,利用Chen-Mobius單路通信系統(tǒng)的調(diào)制、解調(diào)系統(tǒng)分別對語音信號進行加密與解密,在兩塊DE2的FPGA開發(fā)板上成功實現(xiàn)了基于Chen-Mobius變換的語音加密雙工通信。完成本設(shè)計意義重大,它為今后Chen-Mobius通信系統(tǒng)應(yīng)用于通信領(lǐng)域的各個方面,邁開堅實的一步。

    標簽: ChenMobius FPGA 通信系統(tǒng) 硬件實現(xiàn)

    上傳時間: 2013-07-24

    上傳用戶:xaijhqx

  • quartusII Subscription Edition 10.10

    quartus Ⅱ”菜單:可以完成新建文件、工程、編譯、仿真、下載等操作

    標簽: Subscription quartusII Edition 10.10

    上傳時間: 2013-04-24

    上傳用戶:13160677563

  • DSP Builder 10.10

    對于CPLD、FPGA和HardCopy? ASIC設(shè)計,quartus? II軟件10.1是業(yè)界性能和效能首屈一指的軟件,現(xiàn)在可以下載。這一最新版軟件引入了Qsys,它是功能強大的系統(tǒng)集成新工具。在quartus II訂購版軟件10.1中以beta版的形式提供Qsys,它提高了系統(tǒng)開發(fā)速度,支持設(shè)計重用,從而縮短了FPGA設(shè)計過程,減輕了工作量。

    標簽: Builder 10.10 DSP

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • Altera-jtag0

    首先安裝quartus II 10.0 SP1(默認是32/64-Bit一起安裝):此軟件在Windows XP和Windows 7的32/64位操作系統(tǒng)下都驗證過了,沒有問題!Windows Vista 32/64因為微軟都放棄了,所以沒有驗證,理論上應(yīng)該可以正常使用。

    標簽: Altera-jtag

    上傳時間: 2013-04-24

    上傳用戶:hhkpj

  • quartusII Web Edtition 10.1 0

    "quartus II設(shè)計軟件是Altera提供的完整的多平臺設(shè)計環(huán)境,能夠直接滿足特定設(shè)計需要, 為可編程芯片系統(tǒng)(SOPC)提供全面的設(shè)計環(huán)境。"

    標簽: quartusII Edtition 10.1 Web

    上傳時間: 2013-06-07

    上傳用戶:奈雁歸dxh

  • 圓陣聲納自適應(yīng)波束形成原理

    波束形成模塊是聲納信號處理系統(tǒng)中的核心部分,其作用為在空域上加強來自某一方向的信號,抑制干擾,同時探測目標的方位。因此,波束形成模塊的研究在水下探測器、水下武器引信等聲納系統(tǒng)中顯得尤為重要。本文基于陣列波束形成的原理對圓陣自適應(yīng)波束形成展開了比較深入的研究。 首先,本文概述了聲納波束形成的研究背景和研究現(xiàn)狀。基于本課題所研究的主動聲納模型,分析了主動聲納信號,提出應(yīng)用復(fù)基帶信號進行波束形成的方案;對接收波束形成的原理和方法進行了比較詳細的推導(dǎo)和論述。 其次,本文重點對均勻圓形陣列流形的波束形成作了詳細分析和波束圖函數(shù)推導(dǎo),并且應(yīng)用MATLAB軟件進行了仿真分析。然后對LMS自適應(yīng)算法進行了介紹,由對LMS算法的分析推導(dǎo)了DLMS算法,并對LMS算法和DLMS算法進行了分析,并將DLMS算法應(yīng)用于均勻圓陣波束形成。仿真結(jié)果表明,基于FIR濾波架構(gòu)的DLMS算法以犧牲部分收斂速度為代價,可獲得高速并行處理能力。DLMS自適應(yīng)波束形成方法能使目標方向信號加強,同時將干擾信號零陷。 最后,本文介紹了基于FPGA的并行度為2的8陣元DLMS自適應(yīng)波束形成設(shè)計思路以及實現(xiàn)方法。系統(tǒng)的整體結(jié)構(gòu)采用了并行處理架構(gòu),而在單個支路采用了流水線技術(shù)。并應(yīng)用硬件描述(VHDL)語言在quartusⅡ4.0環(huán)境下設(shè)計了各軟件模塊和功能仿真。

    標簽: 聲納 自適應(yīng)波束

    上傳時間: 2013-04-24

    上傳用戶:moonkoo7

  • 神經(jīng)網(wǎng)絡(luò)PID飛行控制算法的FPGA實現(xiàn)

    神經(jīng)網(wǎng)絡(luò)控制算法作為一種比較成熟的智能控制算法,在空空導(dǎo)彈的理論研究中也得到了很多應(yīng)用,但它的實際應(yīng)用通常是通過軟件實現(xiàn)的,而軟件實現(xiàn)是串行執(zhí)行指令,運行速度慢,可靠性低,很難滿足實際導(dǎo)彈制導(dǎo)系統(tǒng)實時性的要求。控制算法硬件實現(xiàn)的最大特點就是可提高控制算法的實時運算速度和可靠性。本課題針對導(dǎo)彈制導(dǎo)系統(tǒng),以FPGA為硬件平臺研究神經(jīng)網(wǎng)絡(luò)控制算法的硬件實現(xiàn)。本文首先對BP神經(jīng)網(wǎng)絡(luò)算法思想進行了深入分析,并對BP網(wǎng)絡(luò)的各個階段進行了理論推導(dǎo),最后對BP神經(jīng)網(wǎng)絡(luò)PID飛行控制算法進行了研究和總結(jié),為硬件實現(xiàn)提供了理論基礎(chǔ)。基于對上述理論的深入研究和分析,本文提出了一種適合FPGA實現(xiàn)該神經(jīng)網(wǎng)絡(luò)控制算法的硬件實現(xiàn)模型。在該模型中,神經(jīng)網(wǎng)絡(luò)各層之間采用串行執(zhí)行數(shù)據(jù)方式,層間則采用并行運行方式,可有效提高系統(tǒng)的運算速度。由于模塊化、層次化的自頂向下的模塊化設(shè)計方法可有效減少錯誤的產(chǎn)生,是設(shè)計復(fù)雜大規(guī)模系統(tǒng)的理想設(shè)計方法。本文采用了此設(shè)計方法,通過把系統(tǒng)模塊化,對各個子模塊分別用VHDL硬件描述語言進行描述,并基于quartus II軟件開發(fā)平臺進行綜合和仿真,直到達到研究設(shè)計要求。最后將仿真程序源代碼下載配置到具體的Cyclone II系列EP2C70 FPGA芯片中,應(yīng)用于某實際導(dǎo)彈控制系統(tǒng)的研究。理論分析和實驗結(jié)果表明該神經(jīng)網(wǎng)絡(luò)飛行控制算法的FPGA硬件實現(xiàn)是有效可行的,可滿足系統(tǒng)實時性的要求,為制導(dǎo)系統(tǒng)的實際工程實現(xiàn)提供了基礎(chǔ)。

    標簽: FPGA PID 神經(jīng)網(wǎng)絡(luò) 飛行控制

    上傳時間: 2013-04-24

    上傳用戶:冇尾飛鉈

  • 基于Matlab_DSP_Builder多波形信號發(fā)生器的設(shè)計

    · 摘要:  為多種波形信號發(fā)生器的設(shè)計提出了一種較為簡單的解決方案,根據(jù)各種波形產(chǎn)生的基本原理,利用Matlab/DSP Builder建立其數(shù)學(xué)模型.然后利用AITERA公司提供的Singacompler工具對其進行編譯,產(chǎn)生quartusⅡ能夠識別的VHDL源程序,并且給出了多波信號發(fā)生器的項層原理圖,經(jīng)過波形仿真后,下載到目標器件中,實現(xiàn)了多種波形信號的輸出.其設(shè)計簡單,

    標簽: Matlab_DSP_Builder 多波形 信號發(fā)生器

    上傳時間: 2013-05-29

    上傳用戶:s藍莓汁

  • quartus11.0安裝教程

    quartus安裝必備,安裝過程以及破譯過程,自己安裝

    標簽: quartus 11.0 安裝教程

    上傳時間: 2013-07-05

    上傳用戶:linlin

  • 基于VHDL波形信號發(fā)生器

    基于VHDL波形信號發(fā)生器,含有quartus工程文件。可以直接運行。

    標簽: VHDL 波形 信號發(fā)生器

    上傳時間: 2013-04-24

    上傳用戶:jeffery

主站蜘蛛池模板: 神池县| 和平区| 四平市| 温宿县| 昌邑市| 镇平县| 永胜县| 洛川县| 扎兰屯市| 安宁市| 游戏| 全州县| 蓬安县| 荆州市| 东方市| 乡宁县| 房产| 西城区| 江永县| 泾川县| 无锡市| 雷山县| 桃园县| 沧源| 潮州市| 安龙县| 体育| 云浮市| 唐河县| 客服| 九寨沟县| 澄江县| 麦盖提县| 彭州市| 洪泽县| 习水县| 仲巴县| 太保市| 乡城县| 西盟| 繁峙县|