亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

si

  • +12V、0.5A單片開關穩壓電源電路

    +12V、0.5A單片開關穩壓電源,其輸出功率為6W。當輸入交流電壓在110~260V范圍內變化時,電壓調整率Sv≤1%。當負載電流大幅度變化時,負載調整率si=5%~7%。

    標簽: 0.5 12 單片開關 穩壓電源電路

    上傳時間: 2014-12-24

    上傳用戶:han_zh

  • 基于51單片機的八音盒設計

    本設計是以STC89C52RC芯片為核心,利用Keil UV4編寫軟件和STC_ISP燒寫軟件,設計出一個八音盒。八音盒主要由五大模塊構成,包括單片機最小系統、4*4矩陣鍵盤、蜂鳴器發生電路和4位數碼管顯示電路。有8個按鍵對應8首曲目播放按鈕,另外8個按鍵對應do、re、mi、fa、so、la、si、do’八中音調。本設計主要使用單片機的內部定時器0和中斷產生不同頻率的方波和延時驅動蜂鳴器,并采取行列反轉掃描法識別鍵盤鍵值。由于使用的是實驗箱已經固化的電路,本設計主要從軟件設計上加以優化,以使蜂鳴器產生的音樂更純凈。最終實現的基礎功能是任意播放8首單片機內已存曲目,發揮部分是另外實現8個可演奏的琴鍵,使八音盒具有放音和簡單演奏的兩重功能,并輔以數碼管顯示當前播放曲目號,經過優化和調試,音色較好,琴鍵發音比較純正,初步達到設計要求。

    標簽: 51單片機 八音盒

    上傳時間: 2013-11-18

    上傳用戶:450976175

  • CAT25128-128Kb的SPI串行CMOS EEPRO

    The CAT25128 is a 128−Kb Serial CMOS EEPROM device internally organized as 16Kx8 bits. This features a 64−byte page write buffer and supports the Serial Peripheral Interface (SPI) protocol. The device is enabled through a Chip Select (CS) input. In addition, the required bus signals are clock input (SCK), data input (si) and data output (SO) lines. The HOLD input may be used to pause any serial communication with the CAT25128 device. The device featuressoftware and hardware write protection, including partial as well as full array protection.

    標簽: 25128 EEPRO CMOS CAT

    上傳時間: 2013-11-15

    上傳用戶:fklinran

  • 串行下載線的原理圖-電路圖

    串行下載線的原理圖 si Prog - Serial Interface for PonyProg

    標簽: 串行 下載線 原理圖 電路圖

    上傳時間: 2013-11-09

    上傳用戶:zhishenglu

  • 匯編語言程序設計基礎

     將正數n插入一個已整序的字數組的正確位置。算法:  將數組中數逐個與N比較,si為指針若N<Ki,則Ki下移一個單元若NKi,則插在Ki的下一個單元,并結束臨界條件:若NKn,則插入Kn的下一個單元若N<K1,則K1~Kn后移一個單元, N插在第一個單元循環控制:計數控制元素個數=((字末地址-字首地址) / 2) +1            字數                = (字節末地址-字節首地址) +1           字節數地址邊界控制結束地址為ARRAY_HEAD特征值控制:   表示結束條件的值

    標簽: 匯編語言 程序設計

    上傳時間: 2013-12-26

    上傳用戶:haiya2000

  • 高速DSP與SDRAM之間信號傳輸延時的分析

      當今電子技術的發展日新月異,尤其是深亞微米工藝在IC設計中的應用,使得芯片的集成規模愈來愈大,速度愈來愈高,從而使得如何處理高速信號問題成為設計的關鍵因素之一。隨著電子系統中邏輯和系統時鐘頻率的迅速提高和信號邊沿不斷變陡,印刷電路板(PCB)的線跡互連和板層特性對系統電氣性能的影響也越發重要。對于低頻設計線跡互連和板層的影響可以不考慮;當頻率超過50MHz時,互連關系和板層特性的影響不容忽視,必須對傳輸線效應加以考慮,在評定系統性能時也必須考慮印刷電路板板材的電參數。因此,高速系統的設計必須面對互連延遲引起的時序問題以及串擾、傳輸線效應等信號完整性(si)問題。本文主要對互連延遲所引起的時序問題進行探討。

    標簽: SDRAM DSP 信號傳輸 延時

    上傳時間: 2013-12-18

    上傳用戶:如果你也聽說

  • 科通Cadence_16.6_OrCAD_Capture_CIS_新 功能連載(一)

    16.6 版本出來將近半年了,一直想和大家分享一下OrCAD 在16.6 上面的表現。今天終于可以坐下來說一下了。今天要討論的是Capture 非常有用的一個更新,原理圖與si 分析的完美結合結合。

    標簽: OrCAD_Capture_CIS Cadence 16.6

    上傳時間: 2014-03-26

    上傳用戶:YYRR

  • ibis模型理解說明

    IBIS 模型在做類似板級si 仿真得到廣泛應用。在做仿真的初級階段,經常對于ibis 模型的描述有些疑問,只知道把模型拿來轉換為軟件所支持的格式或者直接使用,而對于IBIS 模型里面的數據描述什么都不算很明白,因此下面的一些描述是整理出來的一點對于ibis 的基本理解。在此引用很多presention來描述ibis 內容(有的照抄過來,阿彌陀佛,不要說抄襲,只不過習慣信手拈來說明一些問題),僅此向如muranyi 等ibis 先驅者致敬。本文難免有些錯誤或者考慮不周,隨時歡迎進行討論并對其進行修改!IBIS 模型的一些基本概念IBIS 這個詞是Input/Output buffer information specification 的縮寫。本文是基于IBIS ver3.2 所撰寫出來(www.eigroup.org/IBIS/可下載到各種版本spec),ver4.2增加很多新特性,由于在目前設計中沒用到不予以討論。。。在業界經常會把spice 模型描述為transistor model 是因為它描述很多電路細節問題。而把ibis 模型描述為behavioral model 是因為它并不象spice 模型那樣描述電路的構成,IBIS 模型描述的只不過是電路的一種外在表現,象個黑匣子一樣,輸入什么然后就得到輸出結果,而不需要了解里面驅動或者接收的電路構成。因此有所謂的garbage in, garbage out,ibis 模型的仿真精度依賴于模型的準確度以及考慮的worse case,因此無論你的模型如何精確而考慮的worse case 不周全或者你考慮的worse case 如何周全而模型不精確,都是得不到較好的仿真精度。

    標簽: ibis 模型

    上傳時間: 2013-10-16

    上傳用戶:zhouli

  • 科通Cadence_16.6_OrCAD_Capture_CIS_新 功能連載(一)

    16.6 版本出來將近半年了,一直想和大家分享一下OrCAD 在16.6 上面的表現。今天終于可以坐下來說一下了。今天要討論的是Capture 非常有用的一個更新,原理圖與si 分析的完美結合結合。

    標簽: OrCAD_Capture_CIS Cadence 16.6

    上傳時間: 2013-11-14

    上傳用戶:15070202241

  • PC板布局技術

    PCB methodologies originated in the United States.Units of measurement are therefore typically in Imperial units, not si/metric units.

    標簽: 布局技術

    上傳時間: 2013-11-21

    上傳用戶:Tracey

主站蜘蛛池模板: 育儿| 沂南县| 英超| 许昌县| 屯昌县| 民乐县| 新邵县| 邹平县| 利川市| 金门县| 安远县| 黄石市| 阜宁县| 寻甸| 阿瓦提县| 绥棱县| 永州市| 吉水县| 麦盖提县| 大厂| 武夷山市| 社会| 洞口县| 读书| 永川市| 罗定市| 杨浦区| 兰溪市| 田阳县| 和平县| 波密县| 峨山| 鄄城县| 山东| 汉川市| 磐石市| 通城县| 昌宁县| 扶沟县| 丽江市| 南涧|