亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

stratix

  • LTE標準下Turbo碼編譯碼器的集成設(shè)計

    針對固定碼長Turbo碼適應(yīng)性差的缺點,以LTE為應(yīng)用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現(xiàn)方案。該設(shè)計可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長,平衡譯碼性能和系統(tǒng)時延。方案采用“自頂向下”的設(shè)計思想和“自底而上”的實現(xiàn)方法,對 Turbo編譯碼系統(tǒng)模塊化設(shè)計后優(yōu)化統(tǒng)一,經(jīng)時序仿真驗證后下載配置到Altera公司stratix III系列的EP3SL150F1152C2N中。測試結(jié)果表明,系統(tǒng)運行穩(wěn)健可靠,并具有良好的移植性;集成化一體設(shè)計,為LTE標準下Turbo碼 ASIC的開發(fā)提供了參考。

    標簽: Turbo LTE 標準 編譯碼器

    上傳時間: 2013-10-28

    上傳用戶:d815185728

  • 基于FPGA的寬帶數(shù)字接收機變帶寬數(shù)字下變頻器設(shè)計

    基于FPGA芯片stratix II EP2S60F672C4設(shè)計了一個適用于寬帶數(shù)字接收機的帶寬可變的數(shù)字下變頻器(VB-DDC)。該VB-DDC結(jié)合傳統(tǒng)數(shù)字下變頻結(jié)構(gòu)與多相濾波結(jié)構(gòu)的優(yōu)點,實現(xiàn)了對輸入中頻信號的高效高速處理,同時可以在較大范圍內(nèi)對信號處理帶寬靈活配置。硬件調(diào)試結(jié)果驗證了本設(shè)計的有效性。

    標簽: FPGA 寬帶數(shù)字 接收機 帶寬

    上傳時間: 2013-11-03

    上傳用戶:23333

  • 可重配置PLL使用手冊

    本文檔主要是以Altera公司的stratix II系列的FPGA器件為例,介紹了其內(nèi)嵌的增強型可重配置PLL在不同的輸入時鐘頻率之間的動態(tài)適應(yīng),其目的是通過提供PLL的重配置功能,使得不需要對FPGA進行重新編程就可以通過軟件手段完成PLL的重新配置,以重新鎖定和正常工作。

    標簽: PLL 可重配置 使用手冊

    上傳時間: 2013-11-30

    上傳用戶:liuqy

  • 對Altera 28nm FPGA浮點DSP設(shè)計流程和性能的獨立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點數(shù)字信號處理(DSP)設(shè)計。獨立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在 Altera stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點DSP設(shè)計流程,同時驗證了要求較高的浮點DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。    Altera的浮點DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實現(xiàn)并驗證復(fù)數(shù)浮點算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。

    標簽: Altera FPGA DSP 28

    上傳時間: 2015-01-01

    上傳用戶:sunshie

  • 采用基于FPGA 的方法縮短高級醫(yī)療內(nèi)窺鏡系統(tǒng)的開發(fā)時間

      電子發(fā)燒友網(wǎng)核心提示:醫(yī)療內(nèi)窺鏡的市場發(fā)展帶來了各種挑戰(zhàn),例如,要求增強功能,更高的精度,更好的處理性能,以及更小的體積等。本文介紹Altera高級醫(yī)療內(nèi)窺鏡系統(tǒng)解決方案,它使用了1080p視頻設(shè)計工作臺、DSP 構(gòu)建模塊、參考設(shè)計,以及 stratix® V、Cyclone® V 和 Arria® V FPGA 等。通過下文介紹,資深專家向您支招,教你懂得如何通過采用基于FPGA的方法來縮短高級醫(yī)療內(nèi)窺鏡系統(tǒng)的開發(fā)時間。   引言   對內(nèi)窺鏡檢查的需求在不斷增長,同時還需要不斷改進檢查過程,增強醫(yī)療設(shè)備的功能。全球競爭不斷加劇,導致各種新功能的出現(xiàn),新市場的變化也非常快,開發(fā)周期越來越短,工程團隊必須集中精力提高核心競爭力,加強系統(tǒng)知識。工程師需要靈活的硬件平臺和支持各種平臺的工作臺工具,使他們能夠針對新標準或者標準的變化而對產(chǎn)品進行更新。此外,設(shè)計團隊必須更高效的進行開發(fā)工作。Altera® 1080p 視頻設(shè)計工作臺和28-nm FPGA提供了靈活的系統(tǒng)方法來滿足當前以及不斷發(fā)展的功能需求。   不斷增長的全球需求   很多因素導致對內(nèi)窺鏡檢查的需求越來越強。今后數(shù)十年內(nèi),世界60歲以上的人口數(shù)量將會大幅度增長,對醫(yī)療衛(wèi)生服務(wù)的需求也會隨之增長。而且,胃腸道患病人口在不斷增加,需要進行檢查和治療。越來越多的醫(yī)生采用內(nèi)窺鏡檢查方法。很多政府報銷政策鼓勵非置入式治療,這有利于患者更快的恢復(fù),從而降低了治療總成本,患者的體驗會更好。   很多國家增加了在醫(yī)療基礎(chǔ)設(shè)施上的投入,特別是加大了醫(yī)療設(shè)備的采購。反過來,這些新市場需求也擴大了對下一代內(nèi)窺鏡系統(tǒng)的需求。設(shè)計團隊體驗到需求的不斷增長,而全球競爭導致他們推遲其產(chǎn)品發(fā)布計劃。

    標簽: FPGA 內(nèi)窺鏡

    上傳時間: 2013-12-19

    上傳用戶:xc216

  • Altera 28nm FPGA芯片精彩剖析

    電子發(fā)燒友網(wǎng)訊: Altera公司 28nm FPGA系列芯片共包括三大系列:stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產(chǎn)出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優(yōu)勢,未來的前景勢必無法估量。通過本文對Altera公司 28nm FPGA系列芯片的基本性能、市場優(yōu)勢、型號差異以及典型應(yīng)用等介紹,電子發(fā)燒友網(wǎng)小編將帶領(lǐng)大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設(shè)計選擇相應(yīng)的Altera 28nm FPGA 芯片。  

    標簽: Altera FPGA 28 nm

    上傳時間: 2013-10-31

    上傳用戶:半熟1994

  • 基于FPGA的MIMO-OFDM基帶系統(tǒng)發(fā)射機的設(shè)計

    介紹了多入多出-正交頻分復(fù)用(MIMO-OFDM)系統(tǒng),并分析了其發(fā)射機的實現(xiàn)原理。充分利用Altera公司stratix系列現(xiàn)場可編程門陣列(FPGA)芯片和IP(知識產(chǎn)權(quán))核,提出了一種切實可行的MIMO-OFDM基帶系統(tǒng)發(fā)射機的FPGA實現(xiàn)方法。重點論述了適合于FPGA實現(xiàn)的對角空時分層編碼(D-BLAST)的方法和實現(xiàn)原理以及各個主要模塊的工作原理。并給出了其在ModelSim環(huán)境下的仿真結(jié)果。結(jié)果表明,本設(shè)計具有設(shè)計簡單、快速、高效和實時性好等特點。

    標簽: MIMO-OFDM FPGA 基帶系統(tǒng) 發(fā)射機

    上傳時間: 2013-11-01

    上傳用戶:wpt

  • ALTERA公司器件介紹匯總

      本資料是關(guān)于Altera公司基本器件的主要介紹(主要特性、優(yōu)勢、適用配置器件、型號、引腳、下載電纜、軟件等)   目 錄   1、 MAX7000系列器件   2、 MAX3000A系列器件   3、 MAX II 系列器件   4、 Cyclone系列器件   5、 Cyclone II系列器件   6、 stratix系列器件   7、 stratix GX系列器件   8、 stratix II系列器件   9、 HardCopy II結(jié)構(gòu)化ASIC   10、其它系列器件   11、配置器件   12、下載電纜   13、開發(fā)軟件   14、IP CORE   15、Nios II嵌入式處理器   16、ALTERA開發(fā)板   17、ALTERA電源選擇

    標簽: ALTERA 器件

    上傳時間: 2013-11-04

    上傳用戶:stst

  • 基于FPGA的數(shù)字穩(wěn)定校正單元的實現(xiàn)

      為了實現(xiàn)對非相干雷達的接收相參處理,基于數(shù)字穩(wěn)定校正(DSU)的原理,采用ALTERA公司的stratixⅡ系列芯片和VHDL編程語言,設(shè)計了一種基于FPGA的DSU硬件實現(xiàn)方法。實驗結(jié)果表明基于FPGA的DSU方法可以提高程序的執(zhí)行效率和系統(tǒng)的實時性,可實現(xiàn)非相參雷達的相參化功能。

    標簽: FPGA 數(shù)字穩(wěn)定校正

    上傳時間: 2013-11-23

    上傳用戶:shengyj12345

  • LTE標準下Turbo碼編譯碼器的集成設(shè)計

    針對固定碼長Turbo碼適應(yīng)性差的缺點,以LTE為應(yīng)用背景,提出了一種幀長可配置的Turbo編譯碼器的FPGA實現(xiàn)方案。該設(shè)計可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長,平衡譯碼性能和系統(tǒng)時延。方案采用“自頂向下”的設(shè)計思想和“自底而上”的實現(xiàn)方法,對 Turbo編譯碼系統(tǒng)模塊化設(shè)計后優(yōu)化統(tǒng)一,經(jīng)時序仿真驗證后下載配置到Altera公司stratix III系列的EP3SL150F1152C2N中。測試結(jié)果表明,系統(tǒng)運行穩(wěn)健可靠,并具有良好的移植性;集成化一體設(shè)計,為LTE標準下Turbo碼 ASIC的開發(fā)提供了參考。

    標簽: Turbo LTE 標準 編譯碼器

    上傳時間: 2013-10-08

    上傳用戶:回電話#

主站蜘蛛池模板: 两当县| 武宣县| 榕江县| 扶沟县| 定襄县| 基隆市| 古丈县| 赤水市| 安平县| 怀宁县| 双柏县| 长葛市| 勃利县| 银川市| 高邑县| 金乡县| 衢州市| 大关县| 嘉义县| 保康县| 会泽县| 屏南县| 循化| 含山县| 临泽县| 巴马| 荃湾区| 咸阳市| 海原县| 英吉沙县| 新蔡县| 馆陶县| 茶陵县| 松桃| 理塘县| 平邑县| 遂川县| 宜川县| 晴隆县| 湖北省| 新沂市|