fpga設(shè)計(jì)方法和思想,主要從硬件原則,系統(tǒng)原則,同步設(shè)計(jì)原則等等多方面進(jìn)行了介紹。
標(biāo)簽: fpga 設(shè)計(jì)方法
上傳時(shí)間: 2013-08-06
上傳用戶:熊少鋒
FFT處理器的FPGA設(shè)計(jì)方法,適合做信號(hào)處理的技術(shù)人員參考,用FPGA實(shí)現(xiàn)
標(biāo)簽: FPGA FFT 處理器 設(shè)計(jì)方法
上傳用戶:bensonlly
基于FPGA的智能控制器設(shè)計(jì)及測(cè)試方法研究
標(biāo)簽: FPGA 智能控制器 方法研究 測(cè)試
上傳時(shí)間: 2013-08-08
上傳用戶:aa7821634
文章介紹了系統(tǒng)的硬件電路原理與具體實(shí)現(xiàn)方法,其中主要包括載波恢\r\n復(fù)電路,PN 碼捕獲電路和跟蹤電路,并針對(duì)Xilinx 公司FPGA 的特點(diǎn),對(duì)各電\r\n路的實(shí)現(xiàn)進(jìn)行優(yōu)化設(shè)計(jì),在不影響系統(tǒng)穩(wěn)定性和精度的前提下,減少硬件資源\r\n消耗,提高硬件利用率。設(shè)計(jì)利用Verilog 硬件描述語言完成,通過后仿真驗(yàn)證\r\n電路正確性,并給出綜合結(jié)果。
標(biāo)簽: Xilinx FPGA 硬件 電路原理
上傳時(shí)間: 2013-08-09
上傳用戶:qiaoyue
USB與FPGA接口的程序設(shè)計(jì)。里面是所有的源文件都經(jīng)本人測(cè)試可以用,放心下載吧
標(biāo)簽: FPGA USB 接口 程序設(shè)計(jì)
上傳時(shí)間: 2013-08-10
上傳用戶:lixqiang
基于FPGA的VGA圖形控制器的實(shí)現(xiàn)方法
標(biāo)簽: FPGA VGA 圖形控制器 實(shí)現(xiàn)方法
上傳用戶:micheal158235
用fpga+usb顯現(xiàn)的4通道800K的數(shù)據(jù)采集方案。
標(biāo)簽: fpga 800K usb 4通道
上傳用戶:moshushi0009
FPGAcpld結(jié)構(gòu)分析 pga的EDA設(shè)計(jì)方法 fpga中的微程序設(shè)計(jì) 復(fù)雜可編程邏輯器件cpld專題講座(Ⅴ)──cpld的應(yīng)用和實(shí)現(xiàn)數(shù)字邏 一種使用fpga設(shè)計(jì)的DRAM控制器 用cpld器件實(shí)現(xiàn)24位同步計(jì)數(shù)器的設(shè)計(jì)
標(biāo)簽: FPGAcpld fpga EDA 結(jié)構(gòu)分析
上傳用戶:yph853211
FPGA與USB通信的測(cè)試代碼,包括FPGA中的程序(Verilog編寫)和PC機(jī)上的主控程序以及USB固件程序。
標(biāo)簽: FPGA USB 通信 測(cè)試代碼
上傳時(shí)間: 2013-08-11
上傳用戶:acwme
介紹了應(yīng)用VHDL技術(shù)設(shè)計(jì)嵌入式全數(shù)字鎖相環(huán)路的方法,詳細(xì)敘述了其工作原理和設(shè)計(jì)思想,并用可編程邏輯器件FPGA實(shí)現(xiàn)。
標(biāo)簽: VHDL 嵌入式 全數(shù)字 鎖相環(huán)路
上傳用戶:yare
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1