亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

verilog-A

  • IPC-A-610D-2005電子組裝件可接受條件

    IPC-A-610D是目前全球范圍內(nèi)應(yīng)用最為廣泛的電子組裝標(biāo)準(zhǔn)。 IPC-A-610D用全彩照片和插圖形象地羅列了電子組裝行業(yè)通行的工藝標(biāo)準(zhǔn),是所有質(zhì)保和組裝部門必備的法典。 該標(biāo)準(zhǔn)內(nèi)容涵蓋無鉛焊接、元器件極性和通孔的焊接標(biāo)準(zhǔn)、表面貼裝和分立導(dǎo)線組件、機(jī)械組裝、清潔、標(biāo)記、涂覆以及層壓板要求。 IPC-A-610對所有的質(zhì)檢員、操作員和培訓(xùn)人員來說都具有很大的借鑒意義。 D版本中新增了超過730幅關(guān)于可接受性標(biāo)準(zhǔn)的插圖,其清晰度和準(zhǔn)確度都經(jīng)過了嚴(yán)格的審核。

    標(biāo)簽: IPC-A 2005 610 電子組裝

    上傳時間: 2013-05-17

    上傳用戶:源弋弋

  • 基于FPGA的數(shù)字視頻光纖傳輸系統(tǒng)

    隨著計(jì)算機(jī)技術(shù)和通信技術(shù)的迅速發(fā)展,數(shù)字視頻在信息社會中發(fā)揮著越來越重要的作用,視頻傳輸系統(tǒng)已經(jīng)被廣泛應(yīng)用于交通管理、工業(yè)監(jiān)控、廣播電視、銀行、商場等多個領(lǐng)域。同時,F(xiàn)PGA單片規(guī)模的不斷擴(kuò)大,在FPGA芯片內(nèi)部實(shí)現(xiàn)復(fù)雜的數(shù)字信號處理系統(tǒng)也成為現(xiàn)實(shí),因此采用FPGA實(shí)現(xiàn)視頻壓縮和傳輸已成為一種最佳選擇。 本文將視頻壓縮技術(shù)和光纖傳輸技術(shù)相結(jié)合,設(shè)計(jì)了一種基于無損壓縮算法的多路數(shù)字視頻光纖傳輸系統(tǒng),系統(tǒng)利用時分復(fù)用和無損壓縮技術(shù),采用串行數(shù)字視頻傳輸?shù)姆绞剑稍谝桓饫w中同時傳輸8路以上視頻信號。系統(tǒng)在總體設(shè)計(jì)時,確定了基于FPGA的設(shè)計(jì)方案,采用ADI公司的AD9280和AD9708芯片實(shí)現(xiàn)A/D轉(zhuǎn)換和D/A轉(zhuǎn)換,在FPGA里實(shí)現(xiàn)系統(tǒng)的時分復(fù)用/解復(fù)用、視頻數(shù)據(jù)壓縮/解壓縮和線路碼編解碼,利用光收發(fā)一體模塊實(shí)現(xiàn)電光轉(zhuǎn)換和光電轉(zhuǎn)換。視頻壓縮采用LZW無損壓縮算法,用Verilog語言設(shè)計(jì)了壓縮模塊和解壓縮模塊,利用Xilinx公司的IP核生成工具Core Generator生成FIFO來緩存壓縮/解壓縮單元的輸入輸出數(shù)據(jù),光纖線路碼采用CIMT碼,設(shè)計(jì)了編解碼模塊,解碼過程中,利用數(shù)字鎖相環(huán)來實(shí)現(xiàn)發(fā)射與接收的幀同步,在ISE8.2和Modelsim仿真環(huán)境下對FPGA模塊進(jìn)行了功能仿真和時序仿真,并在Spartan-3E開發(fā)板和視頻擴(kuò)展板上完成了系統(tǒng)的硬件調(diào)試與驗(yàn)證工作,實(shí)驗(yàn)證明,系統(tǒng)工作穩(wěn)定,圖像清晰,實(shí)時傳輸效果好,可用于交通、安防、工業(yè)監(jiān)控等多個領(lǐng)域。 本文將視頻壓縮和線路碼編解碼在FPGA里實(shí)現(xiàn),利用FPGA的并行處理優(yōu)勢,大大提高了系統(tǒng)的處理速度,使系統(tǒng)具有集成度高、靈活性強(qiáng)、調(diào)試方便、抗干擾能力強(qiáng)、易于升級等特點(diǎn)。

    標(biāo)簽: FPGA 數(shù)字視頻 光纖傳輸系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:gzming

  • 基于FPGA的軟件無線電通信平臺

    軟件無線電技術(shù)作為一種新的通信技術(shù),其基本思想是構(gòu)造一個通用硬件平臺,使寬帶A/D,D/A盡量靠近天線,在數(shù)字域完成信號處理,通過選用不同軟件模塊即可實(shí)現(xiàn)不同的通信功能,這樣大大縮短了電臺的研發(fā)周期。該技術(shù)在通信(尤其是在移動通信)領(lǐng)域有著迫切的需求和廣闊的應(yīng)用前景。 本文闡述了軟件無線電的基礎(chǔ)理論,對信號采樣理論、多速率信號處理技術(shù)、高效數(shù)字濾波器、數(shù)字正交變換理論進(jìn)行了分析和研究。從目前器件發(fā)展水平和實(shí)驗(yàn)研究條件出發(fā),設(shè)計(jì)了一個基于FPGA的軟件無線電通信平臺。設(shè)計(jì)采用了中頻數(shù)字化處理的硬件平臺結(jié)構(gòu),選用Altera Cyclone系列FPGA作為信號處理和總體控制配置的核心,并結(jié)合專用通信芯片,數(shù)字上變頻器AD9856和數(shù)字下變頻器AD6654來實(shí)現(xiàn)該平臺。采用VHDL和Verilog HDL語言對時分復(fù)用模塊、信道編解碼模塊、調(diào)制解調(diào)模塊等進(jìn)行了模塊化設(shè)計(jì),并對電路板設(shè)計(jì)過程中系統(tǒng)的配置和控制、無源濾波器設(shè)計(jì)、阻抗匹配電路設(shè)計(jì)等問題進(jìn)行了詳細(xì)的討論,最后對印制電路板進(jìn)行測試和調(diào)試,獲得了預(yù)期的效果。 本文給出的設(shè)計(jì)方案,大大簡化了數(shù)字通信系統(tǒng)的硬件設(shè)備,具有較強(qiáng)的通用性和靈活性,通過修改系統(tǒng)參數(shù)和配置程序,即可適應(yīng)不同的通信模式和信道狀況,充分體現(xiàn)了軟件無線電的優(yōu)勢。該平臺不僅僅能應(yīng)用在通信設(shè)備上,在許多系統(tǒng)驗(yàn)證平臺、測試設(shè)備中均可應(yīng)用,頗具實(shí)用價值。

    標(biāo)簽: FPGA 軟件無線電 通信平臺

    上傳時間: 2013-07-21

    上傳用戶:淺言微笑

  • VERILOG入門

    Verilog入門教程,絕對超值 剛起步的人可以來看看

    標(biāo)簽: VERILOG

    上傳時間: 2013-05-29

    上傳用戶:siguazgb

  • 視頻采集與傳輸FPGA實(shí)現(xiàn)技術(shù)的研究

    FPGA 技術(shù)是圖像處理領(lǐng)域的一個重要的研究課題,近年來倍受人們的關(guān)注。本文研究了視頻信號的采集、顯示以及通過網(wǎng)絡(luò)進(jìn)行傳輸?shù)姆椒ā2⑻岢隽艘惶谆贔PGA 的實(shí)現(xiàn)方案。 系統(tǒng)可以分為采集控制模塊、顯示控制模塊和網(wǎng)絡(luò)傳輸控制模塊3 部分。視頻信號的采集用到了視頻處理芯片SAA7113,通過FPGA 對其初始化,可以得到經(jīng)過A/D 轉(zhuǎn)換的YUV 格式視頻信號,利用采集控制模塊可以將這些視頻信號保存到SRAM 中去。顯示控制模塊讀出SRAM 中的視頻信號,進(jìn)行YUV 格式到RGB 格式的轉(zhuǎn)換以及幀頻變換等操作,再利用VGA 顯示芯片THS8134 就可以將采集到的視頻信號在LCD 上顯示出來。基于IEEE802.3 協(xié)議的網(wǎng)絡(luò)傳輸控制模塊將YUV 格式的視頻信號進(jìn)行添加報(bào)頭、CRC 校驗(yàn)碼等操作后,將其變成一個MAC 幀,可以在以太網(wǎng)絡(luò)中傳輸。 設(shè)計(jì)選用硬件描述語言Verilog HDL,在開發(fā)工具QuartusII 中完成軟核的綜合、布局布線、匯編,并最終在QuartusII 和Active-HDL 中進(jìn)行時序仿真驗(yàn)證。 對設(shè)計(jì)的驗(yàn)證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進(jìn)行驗(yàn)證,再模擬外部器件對設(shè)計(jì)的接口進(jìn)行驗(yàn)證。驗(yàn)證流程是功能仿真、時序仿真、板級調(diào)試,最終通過了系統(tǒng)測試,驗(yàn)證了該設(shè)計(jì)的功能。

    標(biāo)簽: FPGA 視頻采集 傳輸 實(shí)現(xiàn)技術(shù)

    上傳時間: 2013-07-21

    上傳用戶:baobao9437

  • 基于Verilog HDL設(shè)計(jì)的多功能數(shù)字鐘

    本文利用Verilog HDL 語言自頂向下的設(shè)計(jì)方法設(shè)計(jì)多功能數(shù)字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優(yōu)點(diǎn),并通過Altera QuartusⅡ 4.1 和ModelSim

    標(biāo)簽: Verilog HDL 多功能 數(shù)字

    上傳時間: 2013-07-21

    上傳用戶:ve3344

  • 基于FPGA的中值濾波Verilog程序

    運(yùn)用Verilog語言來實(shí)現(xiàn)在FPGA的中值濾波

    標(biāo)簽: Verilog FPGA 中值濾波 程序

    上傳時間: 2013-08-04

    上傳用戶:yd19890720

  • verilog十大基本功

    熟練掌握Verilog HDL的十大基本功

    標(biāo)簽: verilog

    上傳時間: 2013-05-18

    上傳用戶:familiarsmile

  • 視頻圖像采集verilog HDl源程序

    :視頻圖像采集verilog HDl源程序,視頻解碼芯片部分的,可以供參考

    標(biāo)簽: verilog HDl 視頻圖像 源程序

    上傳時間: 2013-04-24

    上傳用戶:koulian

  • 周立功Verilog精華

    周立功Verilog精華教程,歡迎下載學(xué)習(xí)用

    標(biāo)簽: Verilog

    上傳時間: 2013-08-04

    上傳用戶:tedo811

主站蜘蛛池模板: 南召县| 恭城| 亚东县| 丹凤县| 新乐市| 寻乌县| 繁峙县| 永清县| 周至县| 易门县| 长乐市| 麻栗坡县| 定日县| 沐川县| 资源县| 昌江| 开封市| 柳州市| 镇巴县| 曲麻莱县| 石门县| 延吉市| 汪清县| 轮台县| 保亭| 永泰县| 余干县| 荣成市| 石首市| 西峡县| 汝城县| 溆浦县| 平陆县| 夹江县| 泾源县| 平阳县| 城市| 广元市| 静乐县| 晋城| 呼图壁县|