介紹用FPGA設計實現MIL-STD1553B部接口中的曼徹斯特碼編解碼器
資源簡介:介紹用FPGA設計實現MIL-STD1553B部接口中的曼徹斯特碼編解碼器
上傳時間: 2013-08-30
上傳用戶:Amygdala
資源簡介:這是一篇介紹用verilog語言實現viterbi譯碼和rake接收機的文章,實用性很強的,在這里也感謝這篇文章的作著
上傳時間: 2016-09-19
上傳用戶:yuchunhai1990
資源簡介:本文檔中介紹用Visual C++實現帶陰影彈出窗口的技術,附有相關的源碼。希望對大家有所幫助。
上傳時間: 2013-12-19
上傳用戶:qq21508895
資源簡介:基于FPGA的Turbo碼編譯碼器實現基于FPGA的Turbo碼編譯碼器實現
上傳時間: 2013-06-13
上傳用戶:ippler8
資源簡介:用C語言實現最短路徑算法中的Bellman-Ford算法,這個算法可以用來解決信號處理中的一些問題。bellman_ford.c為源程序;distance.txt文件存放各界點之間的距離,以99999表示無窮大;bellman_ford.txt文件是輸出文件,存放每輪循環得到的中間值,以及最后得到的...
上傳時間: 2013-12-31
上傳用戶:陽光少年2016
資源簡介:用C語言實現最短路徑算法中的Floyd-Warshall算法,這個算法可以用來解決信號處理中的一些問題。floyd_warshall.c是源程序;distance_2.txt文件存放圖中各點之間的距離,以99999表示無窮大;floyd.txt文件是輸出文件,其中存放各輪得到的輸出矩陣,以及最后得...
上傳時間: 2015-07-11
上傳用戶:lanjisu111
資源簡介:用c語言實現gprs遠端通信中的陶tcp/ip 協議,已經編譯過了
上傳時間: 2013-12-11
上傳用戶:wpt
資源簡介:基于PLD的RS碼編譯碼器設計,用VHDL語言編寫,編譯通過,測試結果正確。
上傳時間: 2016-01-17
上傳用戶:13188549192
資源簡介:EDA卷積碼編解碼器實現技術針對某擴頻通信系統數據糾錯編碼的需要, 構造并分析了(2 , 1 , 6) 卷積碼編解碼器的基本工作原理, 提出了基于MAX +
上傳時間: 2013-07-18
上傳用戶:ynwbosss
資源簡介:本文在闡述卷積碼編解碼器基本工作原理的基礎上,提出了在MAX+PlusⅡ開發平臺上基于VHDL語言設計(2,1,6)卷積碼編解碼器的方法。
上傳時間: 2013-06-16
上傳用戶:zfh920401
資源簡介:基于VHDL語言的HDB3碼編譯碼器的設計 HDB3 碼的全稱是三階高密度雙極性碼,它是數字基帶傳輸中的一種重要碼型,具有頻譜中無直流分量、能量集中、提取位同步信息方便等優點。HDB3 碼是在AMI碼(極性交替轉換碼)的基礎上發展起來的,解決了AMI碼在連0碼過多時...
上傳時間: 2015-12-21
上傳用戶:jeffery
資源簡介:本文以Turbo碼編譯碼器的FPGA實現為目標,對Turbo碼的編譯碼算法和用硬件語言將其實現進行了深入的研究。 首先,在理論上對Turbo碼的編譯碼原理進行了介紹,確定了Max-log-MAF算法的譯碼算法,結合CCSDS標準,在實現編碼器時,針對標準中給定的幀長、碼率與交...
上傳時間: 2013-04-24
上傳用戶:haohaoxuexi
資源簡介:研制發射微小衛星,是我國利用空間技術服務經濟建設、造福人類的重要途徑。現代微小衛星在短短20年里能取得長足的發展,主要取決于微小衛星自身的一系列特點:重量輕,體積小,成本低,性能高,安全可靠,發射方便、快捷靈活等。在衛星通信系統中,由于傳輸信...
上傳時間: 2013-08-01
上傳用戶:lili123
資源簡介:介紹了3DES加密算法的原理并詳盡描述了該算法的FPGA設計實現。采用了狀態機和流水線技術,使得在面積和速度上達到最佳優化;添加了輸入和輸出接口的設計以增強該算法應用的靈活性。各模塊均用硬件描述語言實現,最終下載到FPGA芯片Stratix EP1S25F780C5中。
上傳時間: 2013-08-20
上傳用戶:HGH77P99
資源簡介:實時電話計費系統是企業、事業單位信息管理的一個重要組成部分。介紹了一種用FPGA 器件實現電話計費系統 的方法, 并給出了設計框圖和詳細設計過程, 設計采用Verilog_HDL 硬件語言。
上傳時間: 2016-08-24
上傳用戶:lanhuaying
資源簡介:介紹了3DES加密算法的原理并詳盡描述了該算法的FPGA設計實現。采用了狀態機和流水線技術,使得在面積和速度上達到最佳優化;添加了輸入和輸出接口的設計以增強該算法應用的靈活性。各模塊均用硬件描述語言實現,最終下載到FPGA芯片Stratix EP1S25F780C5中。
上傳時間: 2016-07-01
上傳用戶:lz4v4
資源簡介:本文介紹了兩種分頻系數為整數或半整數的可控分頻器的設計方法。其中之一可以實現50%的奇數分頻。利用VHDL語言編程,并用QUARTERS||4.0進行仿真,用 FPGA 芯片實現。 關鍵詞:半整數,可控分頻器,VHDL, FPGA
上傳時間: 2015-11-27
上傳用戶:tyler
資源簡介:隨著移動終端、多媒體、Internet網絡、通信,圖像掃描技術的發展,以及人們對圖象分辨率,質量要求的不斷提高,用軟件壓縮難以達到實時性要求,而且會帶來因傳輸大量原始圖象數據帶來的帶寬要求,因此采用硬件實現圖象壓縮已成為一種必然趨勢。而熵編碼單元作...
上傳時間: 2013-05-19
上傳用戶:吳之波123
資源簡介:用FPGA設計DSP,2007年上海FPGA高級研修班清華博士賀光輝講義
上傳時間: 2013-08-13
上傳用戶:robter
資源簡介:用FPGA器件實現UART核心功能的一種方法.doc
上傳時間: 2013-08-14
上傳用戶:1583060504
資源簡介:用FPGA設計uart的案例,word格式
上傳時間: 2013-08-15
上傳用戶:zhangxin
資源簡介:介紹了FPGA設計全流程:Modelsim>>Synplify.Pro>>ISE
上傳時間: 2013-08-15
上傳用戶:稀世之寶039
資源簡介:介紹了FPGA設計全流程\r\n和一些簡單的例子
上傳時間: 2013-09-03
上傳用戶:xiaowei314
資源簡介:用FPGA設計多功能數字鐘
上傳時間: 2013-11-16
上傳用戶:1234567890qqq
資源簡介:并行AVS實時編解碼器設計與實現 介紹了一種并行AVS實時編碼器的設計,它包括音視頻數據輸入、音視頻編碼、傳輸流系統復用器、輸出和控制部分,其 中重點介紹了視頻編碼器和傳輸流系統復用器的設計和實現。實驗結果證明,實現標清AVS實時編碼器是可行的。
上傳時間: 2015-11-27
上傳用戶:qweqweqwe
資源簡介:作為性能優異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應用界的關注。TD—SCDMA是我國擁有自主知識產權的3G通信標準,該標準把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢...
上傳時間: 2013-05-31
上傳用戶:huyiming139
資源簡介:軟件無線電思想的出現帶來了接收機實現方式的革新。隨著近年來軟件無線電理論和應用趨于成熟與完善,軟件無線電技術已經被越來越廣泛地應用于無線通信系統和電子測量測試儀器中。數字下變頻技術作為軟件無線電的核心技術之一,在頻譜分析儀中也得到了越來越普...
上傳時間: 2013-04-24
上傳用戶:a155166
資源簡介:隨著信息時代的到來,用戶對數據保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經信道傳輸后,到達接收端不可避免地會受到干擾而出現信號失真。因此需要采用差錯控制技術來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控...
上傳時間: 2013-04-24
上傳用戶:思琦琦
資源簡介:該論文討論如何采用一種串行無逆的Berlekamp-Massey(BM)算法,設計應用于DVB系統中的RS(204,188)信道編碼/解碼電路,并通過FPGA的驗證.RS解碼器的設計采用無逆BM算法,并利用串行方式來實現,不僅避免了求逆運算,而且只需用3個有限域乘法器就可以實現,大大的降低...
上傳時間: 2013-08-05
上傳用戶:BOBOniu
資源簡介:數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一.目前,數字信號處理廣泛應用于通信、雷達、聲納、語音與圖像處理等領域.而數字信號處理算法的硬件實現一般來講有三種方式:用于通用目的的可編程DSP芯片;用于特定目的的固定功能DSP芯片組和ASIC;可以...
上傳時間: 2013-07-19
上傳用戶:woshiayin