Phase shift keying , M=2 modem
資源簡(jiǎn)介:Phase shift keying , M=2 modem
上傳時(shí)間: 2013-12-21
上傳用戶:silenthink
資源簡(jiǎn)介:Quadrature Phase shift keying Demo
上傳時(shí)間: 2013-12-15
上傳用戶:妄想演繹師
資源簡(jiǎn)介:psk to DPSK conversion (absolute Phase shift keying to the relative Phase shift keying conversion)
上傳時(shí)間: 2017-01-28
上傳用戶:kbnswdifs
資源簡(jiǎn)介:quadrature Phase shift keying demodulation technique
上傳時(shí)間: 2013-12-09
上傳用戶:gaome
資源簡(jiǎn)介:This m file analyzes a coherent binary Phase shift keyed(BPSK) and a amplitude shift keyed(ASK) communication system. The receiver uses a correlator(mixer-integrator[LPF]) configuration with BER measurements comparing measured and theoretic...
上傳時(shí)間: 2015-09-26
上傳用戶:liuchee
資源簡(jiǎn)介:This m file simulates a differential Phase shift keyed (DPSK) ultra wide bandwidth(UWB) system using a fifth derivative waveform equation of a Gaussian pulse.
上傳時(shí)間: 2014-01-03
上傳用戶:784533221
資源簡(jiǎn)介:script for generting transmit waveforms in a minimum shift keying, a form of continuous Phase frequency shift keying
上傳時(shí)間: 2016-11-30
上傳用戶:ANRAN
資源簡(jiǎn)介:用于m=2 的機(jī)器調(diào)度問(wèn)題,可求出最優(yōu)解與花費(fèi)的時(shí)間
上傳時(shí)間: 2015-04-01
上傳用戶:bibirnovis
資源簡(jiǎn)介:遺傳算法優(yōu)化小波神經(jīng)網(wǎng)絡(luò)的源程序: 1.構(gòu)造的非線性函數(shù): 位于nninit_test.m 2.直接用WNN逼近非線性:Wnn_test.m, (內(nèi)部調(diào)用小波函數(shù)) 3.遺傳算法優(yōu)化后逼近 :GA_Wnn_test.m (內(nèi)部調(diào)用遺傳算法的,初始化,適應(yīng)度,解碼函數(shù))
上傳時(shí)間: 2013-12-23
上傳用戶:tianjinfan
資源簡(jiǎn)介:通過(guò)保存已經(jīng)計(jì)算出來(lái)的結(jié)果,此方法的時(shí)間復(fù)雜度僅為O(m^2).如果采用遞歸編程(大多數(shù)人都會(huì)首先想到遞歸方法),則時(shí)間復(fù)雜度將高達(dá)O(k^m). 1.18
上傳時(shí)間: 2015-08-12
上傳用戶:cjf0304
資源簡(jiǎn)介:GA/SVM 程序包含三個(gè)文件: 1。MainGA12.m 2。selectGA12.m 3。svmc12.m MainGA12.m是主文件,其余兩個(gè)是被調(diào)用文件。 MainGA12.m里主要設(shè)置有關(guān)參數(shù)。 ===================== MainGA12.m文件有關(guān)設(shè)置的說(shuō)明: 12行: host= \g...
上傳時(shí)間: 2015-08-26
上傳用戶:洛木卓
資源簡(jiǎn)介:We address the problem of blind carrier frequency-offset (CFO) estimation in quadrature amplitude modulation, Phase-shift keying, and pulse amplitude modulation communications systems.We study the performance of a standard CFO estimate, ...
上傳時(shí)間: 2014-01-22
上傳用戶:牛布牛
資源簡(jiǎn)介:小波神經(jīng)網(wǎng)絡(luò)的源程序: 1.構(gòu)造的非線性函數(shù): 位于nninit_test.m 2.直接用WNN逼近非線性:Wnn_test.m, (內(nèi)部調(diào)用小波函數(shù)) 3.遺傳算法優(yōu)化后逼近 :GA_Wnn_test.m (內(nèi)部調(diào)用遺傳算法的,初始化,適應(yīng)度,解碼函數(shù))-genetic algorithm optimization WNN source : 1. ...
上傳時(shí)間: 2016-09-17
上傳用戶:LIKE
資源簡(jiǎn)介:用模擬退火算法求解TSP問(wèn)題 [1]主函數(shù)tsp.m [2]計(jì)算路徑長(zhǎng)度的子函數(shù) route_long.m [3]隨機(jī)交換兩個(gè)節(jié)點(diǎn)的順序函數(shù)exchange.m
上傳時(shí)間: 2016-09-25
上傳用戶:xsnjzljj
資源簡(jiǎn)介:通信信號(hào)相干調(diào)制解調(diào)源碼 Fc=10 %載頻 Fs=40 %系統(tǒng)采樣頻率 Fd=1 %碼速率 N=Fs/Fd df=10 numSymb=25 %進(jìn)行仿真的信息代碼個(gè)數(shù) M=2 %進(jìn)制數(shù)
上傳時(shí)間: 2016-12-08
上傳用戶:nairui21
資源簡(jiǎn)介:function [U,center,result,w,obj_fcn]= fenlei(data) [data_n,in_n] = size(data) m= 2 % Exponent for U max_iter = 100 % Max. iteration min_impro =1e-5 % Min. improvement c=3 [center, U, obj_fcn] = fcm(data, c) for i=1:max_iter...
上傳時(shí)間: 2013-12-18
上傳用戶:ynzfm
資源簡(jiǎn)介:calculates Linear Feedback shift Register(LFSR) mask and seed values for a specific Phase shift.
上傳時(shí)間: 2017-09-06
上傳用戶:fnhhs
資源簡(jiǎn)介:PCI Express M.2 Specification Revision 1.1,PCIE規(guī)范標(biāo)準(zhǔn),詳細(xì)說(shuō)明PCIE各信號(hào)所要遵守的協(xié)議標(biāo)準(zhǔn)。
上傳時(shí)間: 2021-11-27
上傳用戶:
資源簡(jiǎn)介:M.2的接口引腳定義,設(shè)計(jì)電路板的時(shí)候應(yīng)該用的著
上傳時(shí)間: 2022-01-31
上傳用戶:jason_vip1
資源簡(jiǎn)介:關(guān)于M.2 接口規(guī)范,M.2接口由PCI SIG開(kāi)發(fā),用于替換Mini PCIE 接口。資料很不錯(cuò),值得收讀。
上傳時(shí)間: 2022-05-15
上傳用戶:bluedrops
資源簡(jiǎn)介:偏移正交相移鍵控(OQPSK:Offset Quadrature Phase shift keying)調(diào)制技術(shù)是一種恒包絡(luò)調(diào)制技術(shù),具有頻譜利用率高、頻譜特性好等特點(diǎn),廣泛應(yīng)用于衛(wèi)星通信和移動(dòng)通信領(lǐng)域。 論文以某型偵收設(shè)備中OQPSK解調(diào)器的全數(shù)字化為研究背景,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的全...
上傳時(shí)間: 2013-06-30
上傳用戶:Miyuki
資源簡(jiǎn)介:偏移正交相移鍵控(OQPSK:Offset Quadrature Phase shift keying)調(diào)制技術(shù)是一種恒包絡(luò)調(diào)制技術(shù),具有頻譜利用率高、頻譜特性好等特點(diǎn),廣泛應(yīng)用于衛(wèi)星通信和移動(dòng)通信領(lǐng)域。 論文以某型偵收設(shè)備中OQPSK解調(diào)器的全數(shù)字化為研究背景,設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的全...
上傳時(shí)間: 2013-05-19
上傳用戶:zl123!@#
資源簡(jiǎn)介:This paper examines the asymptotic (large sample) performance of a family of non-data aided feedforward (NDA FF) nonlinear least-squares (NLS) type carrier frequency estimators for burst-mode Phase shift keying (PSK) modulations transmit...
上傳時(shí)間: 2015-12-30
上傳用戶:225588
資源簡(jiǎn)介:MCU(單片機(jī))對(duì)可控硅的控制:交流市電控制――MCU對(duì)可控硅的控制 郭江辛 07-23-03在用可控硅對(duì)交流市電控制中,主要注意以下幾個(gè)方面:一, 同步信號(hào) (弄不好都會(huì)產(chǎn)生不均勻的斬波,控制白熾燈表現(xiàn)為燈閃)1) 清楚同步信號(hào)在交流周期中的位置,最好在交流零...
上傳時(shí)間: 2014-05-05
上傳用戶:comer1123
資源簡(jiǎn)介:現(xiàn)代通信系統(tǒng)對(duì)帶寬和數(shù)據(jù)速率的要求越來(lái)越高,超寬帶(ultra-wideband,UWB)通信以其傳輸速率高、空間容量大、成本低、功耗低的優(yōu)點(diǎn),成為解決企業(yè)、家庭、公共場(chǎng)所等高速因特網(wǎng)接入的需求與越來(lái)越擁擠的頻率資源分配之間的矛盾的技術(shù)手段。 論文主要圍繞兩方...
上傳時(shí)間: 2013-07-29
上傳用戶:TI初學(xué)者
資源簡(jiǎn)介:隨著各種通信系統(tǒng)數(shù)量的日益增多,為了充分地利用有限的頻譜資源,高頻譜利用率的調(diào)制技術(shù)不斷被應(yīng)用。偏移正交相移鍵控(OQPSK: Offset QuadraturePhase shift keying)是一種恒包絡(luò)調(diào)制技術(shù),具有較高的頻譜利用率和功率利用率,廣泛應(yīng)用于衛(wèi)星通信系統(tǒng)和地面...
上傳時(shí)間: 2013-07-14
上傳用戶:aappkkee
資源簡(jiǎn)介:基于幅移鍵控技術(shù)ASK(Amplitude-shift keying),以C8051F340單片機(jī)作為監(jiān)測(cè)終端控制器,C8051F330D單片機(jī)作為探測(cè)節(jié)點(diǎn)控制器,采用半雙工的通信方式,通過(guò)監(jiān)控終端和探測(cè)節(jié)點(diǎn)的無(wú)線收發(fā)電路,實(shí)現(xiàn)數(shù)據(jù)的雙向無(wú)線傳輸。收發(fā)電路采用直徑為0.8 mm的漆包線自行...
上傳時(shí)間: 2013-10-19
上傳用戶:xz85592677
資源簡(jiǎn)介:This application note describes how to build a system that can be used for determining theoptimal Phase shift for a Double Data Rate (DDR) memory feedback clock. In this system, theDDR memory is controlled by a controller that attaches to e...
上傳時(shí)間: 2013-10-15
上傳用戶:euroford
資源簡(jiǎn)介:針對(duì)傳統(tǒng)集成電路(ASIC)功能固定、升級(jí)困難等缺點(diǎn),利用FPGA實(shí)現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實(shí)現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實(shí)現(xiàn)方法,推導(dǎo)出一種簡(jiǎn)便的引...
上傳時(shí)間: 2013-11-06
上傳用戶:liu123
資源簡(jiǎn)介:This application note describes how to build a system that can be used for determining theoptimal Phase shift for a Double Data Rate (DDR) memory feedback clock. In this system, theDDR memory is controlled by a controller that attaches to e...
上傳時(shí)間: 2014-11-26
上傳用戶:erkuizhang