本文件包是在MAX+plus II 軟件環(huán)境下實(shí)現(xiàn)半加器的邏輯功能
資源簡(jiǎn)介:本文件包是在MAX+plus II 軟件環(huán)境下實(shí)現(xiàn)半加器的邏輯功能
上傳時(shí)間: 2014-01-15
上傳用戶(hù):磊子226
資源簡(jiǎn)介:本文件包是在MAX+plus II 軟件環(huán)境下實(shí)現(xiàn)全加器的邏輯功能
上傳時(shí)間: 2016-01-09
上傳用戶(hù):jing911003
資源簡(jiǎn)介:本文件包是在MAX+plus II 軟件環(huán)境下實(shí)現(xiàn)計(jì)數(shù)器的邏輯功能
上傳時(shí)間: 2014-01-11
上傳用戶(hù):xinyuzhiqiwuwu
資源簡(jiǎn)介:本文件包是在MAX+plus II 軟件環(huán)境下驗(yàn)證門(mén)電路的邏輯功能
上傳時(shí)間: 2016-01-09
上傳用戶(hù):gxf2016
資源簡(jiǎn)介:采用Altera公司的FPGA芯片,在MAX+plus II軟件平臺(tái)上實(shí)現(xiàn)多路HDLC電路
上傳時(shí)間: 2013-08-16
上傳用戶(hù):ommshaggar
資源簡(jiǎn)介:在 MAX+plus II開(kāi)發(fā)環(huán)境下采用 VHDL語(yǔ)言 設(shè)計(jì)并實(shí)現(xiàn)了電表抄表器 討論了系統(tǒng)的四個(gè) 組成模塊的設(shè)計(jì)和 VHDL 的實(shí)現(xiàn) 每個(gè)模塊采用 RTL 級(jí)描述 整體的生成采用圖形輸入法 通過(guò)波形仿真 下載芯片測(cè)試 完成了抄表器的功能
上傳時(shí)間: 2013-12-26
上傳用戶(hù):myworkpost
資源簡(jiǎn)介:在EDA的MAX+plus II開(kāi)發(fā)環(huán)境下用VHDL編寫(xiě)的全加器
上傳時(shí)間: 2016-06-14
上傳用戶(hù):tzl1975
資源簡(jiǎn)介:TMS320bbs(源程序)的c67xfiles文件。用于在CCS2.0集成編譯環(huán)境下實(shí)現(xiàn)TI的c67x系列DSP開(kāi)發(fā)。是用DSP匯編語(yǔ)言,包括中斷等等源程序。
上傳時(shí)間: 2013-12-22
上傳用戶(hù):yzy6007
資源簡(jiǎn)介:用VHDL 語(yǔ)言設(shè)計(jì)交通燈控制系統(tǒng), 并在MAX+plus II 系統(tǒng)對(duì)FPGA/ CPLD 芯片進(jìn)行下載, 由于生成的是集成化的數(shù)字電 路, 沒(méi)有傳統(tǒng)設(shè)計(jì)中的接線(xiàn)問(wèn)題, 所以故障率低、可靠性高, 而且體積小。體現(xiàn)了EDA 技術(shù)在數(shù)字電路設(shè)計(jì)中的優(yōu)越性。
上傳時(shí)間: 2013-12-28
上傳用戶(hù):zhengzg
資源簡(jiǎn)介:VHDL實(shí)例,在MAX+plus+II下開(kāi)發(fā)
上傳時(shí)間: 2014-01-17
上傳用戶(hù):wanghui2438
資源簡(jiǎn)介:在MAX+plus II環(huán)境下用VHDL編寫(xiě)的加法器
上傳時(shí)間: 2016-06-14
上傳用戶(hù):zhangzhenyu
資源簡(jiǎn)介:這是一個(gè)在vc++開(kāi)發(fā)環(huán)境下簡(jiǎn)單設(shè)計(jì)網(wǎng)絡(luò)聊天的程序
上傳時(shí)間: 2014-10-30
上傳用戶(hù):libinxny
資源簡(jiǎn)介:本程序在visual c++環(huán)境下實(shí)現(xiàn)二叉樹(shù)的層次遍歷.
上傳時(shí)間: 2014-01-24
上傳用戶(hù):wmwai1314
資源簡(jiǎn)介:開(kāi)發(fā)win2000驅(qū)動(dòng)程序框架,他是在VC++開(kāi)發(fā)環(huán)境下開(kāi)發(fā)的源代碼
上傳時(shí)間: 2014-11-10
上傳用戶(hù):362279997
資源簡(jiǎn)介:這是一個(gè)在VC環(huán)境下實(shí)現(xiàn)動(dòng)態(tài)圖形變化的例子,里面包含各種類(lèi)型的曲線(xiàn)圖,相信對(duì)學(xué)習(xí)用VC畫(huà)圖功能的讀者會(huì)有很大的幫助
上傳時(shí)間: 2016-05-26
上傳用戶(hù):colinal
資源簡(jiǎn)介:這是在LPC2210芯片基于UCOS2環(huán)境下,GPIO口的應(yīng)用源代碼
上傳時(shí)間: 2017-04-04
上傳用戶(hù):皇族傳媒
資源簡(jiǎn)介:在QT的環(huán)境下實(shí)現(xiàn)了gps定位的功能,改系統(tǒng)是在pxa70開(kāi)發(fā)板上完成的。
上傳時(shí)間: 2016-08-29
上傳用戶(hù):金宜
資源簡(jiǎn)介:在仿真環(huán)境下實(shí)現(xiàn)TMS320C6000系列DSP的程序自引導(dǎo)
上傳時(shí)間: 2013-08-03
上傳用戶(hù):tdyoung
資源簡(jiǎn)介:DES算法及其在VC++6.0下的實(shí)現(xiàn) 給出了在VC++6.0語(yǔ)言環(huán)境下實(shí)現(xiàn)的源代碼。
上傳時(shí)間: 2014-11-27
上傳用戶(hù):zhyiroy
資源簡(jiǎn)介:在matlab環(huán)境下實(shí)現(xiàn)灰度圖像的直方圖的均衡處理與顯示功能,很好用
上傳時(shí)間: 2015-08-17
上傳用戶(hù):kernaling
資源簡(jiǎn)介:在TC環(huán)境下實(shí)現(xiàn)三維圖形的生成
上傳時(shí)間: 2016-02-16
上傳用戶(hù):tianjinfan
資源簡(jiǎn)介:譯碼器的邏輯功能是將已賦予特定含義的一組二進(jìn)制輸入代碼的原意"翻譯"出來(lái),變成對(duì)應(yīng)的輸出高低電平信號(hào).該程序?yàn)?-8譯碼器.基于VHDL,其開(kāi)發(fā)環(huán)境是MAXplus2.
上傳時(shí)間: 2013-12-23
上傳用戶(hù):lepoke
資源簡(jiǎn)介:程序在visual c++環(huán)境下實(shí)現(xiàn)了圖像按照輸入?yún)?shù)進(jìn)行平移旋轉(zhuǎn)和在水平垂直方向上的鏡像功能。
上傳時(shí)間: 2014-02-11
上傳用戶(hù):dave520l
資源簡(jiǎn)介:在MATCOM環(huán)境下實(shí)現(xiàn)VC++對(duì)MATLAB的調(diào)用
上傳時(shí)間: 2014-01-04
上傳用戶(hù):maizezhen
資源簡(jiǎn)介:單片機(jī)小系統(tǒng)測(cè)試程序,在C++語(yǔ)言環(huán)境下實(shí)現(xiàn)測(cè)試單片機(jī)系統(tǒng)的程序。
上傳時(shí)間: 2014-01-26
上傳用戶(hù):hj_18
資源簡(jiǎn)介:在ARM-linux環(huán)境下實(shí)現(xiàn)A/D芯片的驅(qū)動(dòng),利用外部模擬信號(hào)編程實(shí)現(xiàn)ARM循環(huán)采集全部前4路通道,并在終端上顯示。
上傳時(shí)間: 2013-12-22
上傳用戶(hù):zhengzg
資源簡(jiǎn)介:在vc下實(shí)現(xiàn)遠(yuǎn)程視頻監(jiān)控的基本功能的代碼。
上傳時(shí)間: 2016-12-22
上傳用戶(hù):leehom61
資源簡(jiǎn)介:在ARM(S3C2410)下實(shí)現(xiàn)AD轉(zhuǎn)換器的運(yùn)算和顯示。
上傳時(shí)間: 2014-01-05
上傳用戶(hù):yxgi5
資源簡(jiǎn)介:在ARM微處理器的環(huán)境下實(shí)現(xiàn)對(duì)網(wǎng)卡的設(shè)置和實(shí)現(xiàn)網(wǎng)卡IP地址的改變
上傳時(shí)間: 2017-01-04
上傳用戶(hù):xiaohuanhuan
資源簡(jiǎn)介:在visual c++6.0環(huán)境下完成兩幅圖像的拼接,主要包含圖像的讀取顯示、拼接
上傳時(shí)間: 2013-12-19
上傳用戶(hù):leixinzhuo