數字下變頻的Verilog程序,測試可以直接使用,將A/D信號下變頻為基帶I,Q兩路信號
資源簡介:數字下變頻的Verilog程序,測試可以直接使用,將A/D信號下變頻為基帶I,Q兩路信號
上傳時間: 2014-01-19
上傳用戶:saharawalker
資源簡介:簡要介紹了數字下變頻的設計,通過采用xilinx的ise軟件,ipcore的調用實現
上傳時間: 2013-08-05
上傳用戶:zukfu
資源簡介:軟件無線電數字下變頻的研究及系統仿真,主要是介紹數字下變頻的方案。
上傳時間: 2016-01-12
上傳用戶:ljmwh2000
資源簡介:介紹了一種基于新型FPGA的高速數字下變頻的實現方法 它充分利用數字下變頻的優化算法以及FPGA領域的新技術去除由于數據速率過高而造成的各種瓶頸,極大地減少了計算量 和FPGA片內資源的消耗.
上傳時間: 2016-01-27
上傳用戶:z754970244
資源簡介:在接收信號的數字化、軟化的實現中,數字下變頻起著重要的作用。本文首先介紹了數字下 變頻的組成結構,然后詳細分析了數字下變頻的工作原理,描述了在實現數字下變頻時,設計方案所 采用的高效濾波器———CIC 濾波器和多相抽取濾波器的結構和原理。最后,用通...
上傳時間: 2013-11-29
上傳用戶:kernaling
資源簡介:vhdl語言寫的數字下變頻的實現,整個工程文件,xlinx ise用的
上傳時間: 2017-01-01
上傳用戶:cursor
資源簡介:dsp實現軟件無線電數字下變頻得主體程序部分
上傳時間: 2013-12-31
上傳用戶:hullow
資源簡介:是基于FPGA的數字下變頻的設計與實現,挺不錯的一片文章
上傳時間: 2013-12-03
上傳用戶:yuzsu
資源簡介:簡要介紹了數字下變頻的設計,通過采用xilinx的ise軟件,ipcore的調用實現
上傳時間: 2017-09-18
上傳用戶:朗朗乾坤
資源簡介:軟件無線電(SDR,Software Defined Radio)由于具備傳統無線電技術無可比擬的優越性,已成為業界公認的現代無線電通信技術的發展方向。理想的軟件無線電系統強調體系結構的開放性和可編程性,減少靈活性著的硬件電路,把數字化處理(ADC和DAC)盡可能靠近天線,...
上傳時間: 2013-06-30
上傳用戶:huannan88
資源簡介:軟件無線電(SDR,Software Defined Radio)由于具備傳統無線電技術無可比擬的優越性,已成為業界公認的現代無線電通信技術的發展方向。理想的軟件無線電系統強調體系結構的開放性和可編程性,減少靈活性著的硬件電路,把數字化處理(ADC和DAC)盡可能靠近天線,...
上傳時間: 2013-06-09
上傳用戶:szchen2006
資源簡介:本論文首先描述了數字下變頻基本理論和結構,對完成各級數字信號處理所涉及到的CORDIC、CIC、HB、DA、重采樣等關鍵算法做了適當介紹;然后根據這些算法提出了基于FPGA實現的結構并進一步給出了性能分析;并且從數字下變頻的系統層次上考慮了各模塊彼此間的性能制...
上傳時間: 2013-05-25
上傳用戶:01010101
資源簡介:數字上變頻DUC是與數字下變頻ddc相對應的工作.目前實現方式主要有:專用芯片,通用DSP和FPGA實現三種.本程序即給出了XILINX公司的Digital Up Converter核心程序(IP CORE)以及響應的使用說明,對于從事雷達,無線通信的工程人員和研究者有很大用處.
上傳時間: 2016-07-24
上傳用戶:jing911003
資源簡介:Verilog語言實現的數字下變頻設計。 在ALTERA的QUARTUS ii下實現。實用,好用。
上傳時間: 2017-05-07
上傳用戶:三人用菜
資源簡介:數字下變頻器的matlab實現,一定的設計指標,可以用來知道vhdl程序設計
上傳時間: 2017-01-03
上傳用戶:TF2015
資源簡介:本文設計和實現了基于FPGA的數字下變頻器DDC,用于寬帶數字中頻軟件無線電接收機中。采用自上向下的模塊化設計方法,將DDC的功能劃分為基本單元,實現這些功能模塊并組成模塊庫。在具體應用時,優化配置各個模塊來滿足具體無線通信系統性能的要求。這樣做比傳...
上傳時間: 2013-08-05
上傳用戶:lishuoshi1996
資源簡介:本文主要對數字下變頻器的FPGA實現方法進行了研究分析,重點完成了其主要模塊的設計驗證,最后進行了初步的系統級驗證。目標任務是利用FPGA實現一個單通道專用數字下變頻芯片,以目前得到廣泛應用的、代表單通道DDC器件領先水平的產品——美國Intersil公司的H...
上傳時間: 2013-04-24
上傳用戶:sunjet
資源簡介:數字下變頻(DDC:Digital Down Convert)是將中頻信號數字下變頻至零中頻且使信號速率下降至適合通用DSP器件處理速率的技術。實現這種功能的數字下變頻器是軟件無線電的核心部分。采用專用DDC芯片完成數字下變頻,雖然具...
上傳時間: 2013-07-11
上傳用戶:6546544
資源簡介:Xilinx公司推出的DSP設計開發工具System Generator是在Matlab環境中進行建模,是DSP高層系統設計與Xilinx FPGA之間實現的“橋梁”。在分析了FPGA傳統級設計方法的基礎上,提出了基于System Generator的系統級設計新方法,并應用新方法設計驗證了一套數字下變...
上傳時間: 2013-11-18
上傳用戶:小草123
資源簡介:基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數字接收機的帶寬可變的數字下變頻器(VB-DDC)。該VB-DDC結合傳統數字下變頻結構與多相濾波結構的優點,實現了對輸入中頻信號的高效高速處理,同時可以在較大范圍內對信號處理帶寬靈活配置。硬件調...
上傳時間: 2013-11-03
上傳用戶:23333
資源簡介:基于FPGA芯片Stratix II EP2S60F672C4設計了一個適用于寬帶數字接收機的帶寬可變的數字下變頻器(VB-DDC)。該VB-DDC結合傳統數字下變頻結構與多相濾波結構的優點,實現了對輸入中頻信號的高效高速處理,同時可以在較大范圍內對信號處理帶寬靈活配置。硬件調...
上傳時間: 2013-10-13
上傳用戶:haiya2000
資源簡介:這是PCM電話傳輸系統模型的Verilog程序,是一個modlesim開發環境下的工程文件,并有波形仿真結果.
上傳時間: 2014-07-07
上傳用戶:lps11188
資源簡介:這是一個數字時鐘的Verilog程序 仿真通過 能實現秒 分 時 計時
上傳時間: 2013-12-19
上傳用戶:TF2015
資源簡介:這個是我在linux下用qt寫的數字存儲示波器的界面程序,希望對大家有幫助!
上傳時間: 2016-01-15
上傳用戶:stella2015
資源簡介::數字下變頻技術是軟件無線電的關鍵技術之一. 數字下變頻技術是將寬帶高速數據流信號變成窄帶低速 數據流信號,這個過程就是信號的抽取. 實現抽取的關鍵問題是如何實現抽取前的數字濾波,特別是多級抽取時濾 波器的設計與實現. 對于一個具體信號進行多級抽取...
上傳時間: 2013-12-18
上傳用戶:nairui21
資源簡介:本文介紹了在數字下變頻(DDC) 中的抽取濾波器系統設計方法和具體實現方案。采用CIC 濾波器、HB 濾波器、FIR 濾波器三級級聯的方式來降低采樣率。通過實際驗證,證明了設計的可行性
上傳時間: 2013-12-25
上傳用戶:小寶愛考拉
資源簡介:用于數字下變頻器的 FPGA 實現
上傳時間: 2017-01-13
上傳用戶:songnanhua
資源簡介:用CIC 和 FIR Filters設計的數字下變頻器,DSP Builder6.1版工程文件
上傳時間: 2014-01-11
上傳用戶:zhangzhenyu
資源簡介:3955步進電機的驅動的cpld的Verilog程序,經過測試,可以在ISPLEVER下調試,包括總線的譯碼等.非常完整
上傳時間: 2014-11-24
上傳用戶:康郎
資源簡介:嵌入式linux下的18B20數字溫度傳感器的驅動程序。
上傳時間: 2017-05-12
上傳用戶:klin3139