fifo zhege dongxi henhaode worenweiyinggaixiaxialai
資源簡(jiǎn)介:fifo zhege dongxi henhaode worenweiyinggaixiaxialai
上傳時(shí)間: 2014-01-20
上傳用戶(hù):一諾88
資源簡(jiǎn)介:zhege dongxi shi hao dongxi xiwang dajia keyi na qu kankan
上傳時(shí)間: 2013-12-28
上傳用戶(hù):firstbyte
資源簡(jiǎn)介:異步FIFO是一種先進(jìn)先出的電路,使用在需要產(chǎn)時(shí)數(shù)據(jù)接口的部分,用來(lái)存儲(chǔ)、緩沖在兩個(gè)異步時(shí)鐘之間的數(shù)據(jù)傳輸。在異步電路中,由于時(shí)鐘之間周期和相位完全獨(dú)立,因而數(shù)據(jù)的丟失概率不為零。如何設(shè)計(jì)一個(gè)高可靠性、高速的異步FIFO電路便成為一個(gè)難點(diǎn)。本設(shè)計(jì)介...
上傳時(shí)間: 2013-07-30
上傳用戶(hù):muyehuli
資源簡(jiǎn)介:LM3S系列UART例程:發(fā)送FIFO觸發(fā)中斷原理
上傳時(shí)間: 2013-05-24
上傳用戶(hù):han0097
資源簡(jiǎn)介:LM3S系列UART例程:發(fā)送FIFO工作原理
上傳時(shí)間: 2013-04-24
上傳用戶(hù):pei5
資源簡(jiǎn)介:LM3S系列UART例程:以FIFO中斷方式發(fā)送
上傳時(shí)間: 2013-04-24
上傳用戶(hù):也一樣請(qǐng)求
資源簡(jiǎn)介:LM3S系列UART例程:以FIFO中斷方式接收
上傳時(shí)間: 2013-05-20
上傳用戶(hù):zklh8989
資源簡(jiǎn)介:LM3S系列UART例程:以FIFO中斷方式接收
上傳時(shí)間: 2013-06-12
上傳用戶(hù):米卡
資源簡(jiǎn)介:異步FIFO是用來(lái)適配不同時(shí)鐘域之間的相位差和頻率飄移的重要模塊。本文設(shè)計(jì)的異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時(shí)鐘域之間的數(shù)據(jù)無(wú)損傳輸。該結(jié)構(gòu)利用了GRAY變換的特點(diǎn),使得整個(gè)系統(tǒng)可靠性高和抗干擾能力強(qiáng),系統(tǒng)可以工作在讀寫(xiě)時(shí)鐘...
上傳時(shí)間: 2013-08-08
上傳用戶(hù):13817753084
資源簡(jiǎn)介:使用Verilog編寫(xiě)的同步FIFO,可通過(guò)設(shè)置程序中的DEPTH設(shè)置FIFO的深度,F(xiàn)IFO_WRITE_CLOCK上升沿向FIFO中寫(xiě)入數(shù)據(jù),\r\nFIFO_READ_CLOCK上升沿讀取數(shù)據(jù)。本程序?qū)IFO上層操作簡(jiǎn)單實(shí)用。
上傳時(shí)間: 2013-08-12
上傳用戶(hù):ljt101007
資源簡(jiǎn)介:一篇關(guān)于FIFO設(shè)計(jì)以及FPGA設(shè)計(jì)的文章
上傳時(shí)間: 2013-08-19
上傳用戶(hù):ainimao
資源簡(jiǎn)介:關(guān)鍵詞 CAN報(bào)文對(duì)象的FIFO模式應(yīng)用摘 要 CAN通信實(shí)驗(yàn)
上傳時(shí)間: 2013-11-03
上傳用戶(hù):kernor
資源簡(jiǎn)介:FIFO的verilog代碼
上傳時(shí)間: 2013-11-22
上傳用戶(hù):不懂夜的黑
資源簡(jiǎn)介:FIFO
上傳時(shí)間: 2013-11-08
上傳用戶(hù):wgh_kf
資源簡(jiǎn)介:FIFO設(shè)計(jì),有代碼,可以自己照著操作下哈
上傳時(shí)間: 2013-11-12
上傳用戶(hù):sammi
資源簡(jiǎn)介: 設(shè)計(jì)工程師通常在FPGA上實(shí)現(xiàn)FIFO(先進(jìn)先出寄存器)的時(shí)候,都會(huì)使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對(duì)性變差,某些情況下會(huì)變得不方便或者將增加硬件成本。此時(shí),需要進(jìn)行自行FIFO設(shè)計(jì)。本文提供了一種基于信元的FIFO設(shè)計(jì)方法以供設(shè)...
上傳時(shí)間: 2014-01-13
上傳用戶(hù):mengmeng444425
資源簡(jiǎn)介:異步FIFO結(jié)構(gòu)設(shè)計(jì)簡(jiǎn)介
上傳時(shí)間: 2013-11-02
上傳用戶(hù):786334970
資源簡(jiǎn)介:FIFO
上傳時(shí)間: 2013-11-08
上傳用戶(hù):nunnzhy
資源簡(jiǎn)介:FIFO的verilog代碼
上傳時(shí)間: 2013-12-22
上傳用戶(hù):ccxzzhm
資源簡(jiǎn)介:FIFO設(shè)計(jì),有代碼,可以自己照著操作下哈
上傳時(shí)間: 2013-10-31
上傳用戶(hù):qq21508895
資源簡(jiǎn)介: 設(shè)計(jì)工程師通常在FPGA上實(shí)現(xiàn)FIFO(先進(jìn)先出寄存器)的時(shí)候,都會(huì)使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其針對(duì)性變差,某些情況下會(huì)變得不方便或者將增加硬件成本。此時(shí),需要進(jìn)行自行FIFO設(shè)計(jì)。本文提供了一種基于信元的FIFO設(shè)計(jì)方法以供設(shè)...
上傳時(shí)間: 2013-11-05
上傳用戶(hù):ch3ch2oh
資源簡(jiǎn)介:關(guān)于操作系統(tǒng):先進(jìn)先出調(diào)度算法(FIFO)處理缺頁(yè)中斷
上傳時(shí)間: 2014-01-03
上傳用戶(hù):CHENKAI
資源簡(jiǎn)介:硬件描述語(yǔ)言的高速fifo
上傳時(shí)間: 2014-01-08
上傳用戶(hù):jackgao
資源簡(jiǎn)介:頁(yè)面置換之LRU與FIFO
上傳時(shí)間: 2014-12-21
上傳用戶(hù):xymbian
資源簡(jiǎn)介:vhdl編寫(xiě)的fifo程序
上傳時(shí)間: 2014-01-05
上傳用戶(hù):拔絲土豆
資源簡(jiǎn)介:一個(gè)完成的FIFO算法
上傳時(shí)間: 2014-12-21
上傳用戶(hù):zhangliming420
資源簡(jiǎn)介:信號(hào)與系統(tǒng)答案,henhaode
上傳時(shí)間: 2014-11-28
上傳用戶(hù):二驅(qū)蚊器
資源簡(jiǎn)介:verilog fifo
上傳時(shí)間: 2015-02-16
上傳用戶(hù):xaijhqx
資源簡(jiǎn)介:fifo及l(fā)ru頁(yè)面置換算法
上傳時(shí)間: 2014-01-14
上傳用戶(hù):xcy122677
資源簡(jiǎn)介:Unix環(huán)境下的管道(fifo)操作庫(kù)。
上傳時(shí)間: 2015-02-27
上傳用戶(hù):wfeel