由VHDL 語言實現的數控分頻 利用的是QUARTUES環境已經得到驗證
資源簡介:由VHDL 語言實現的數控分頻 利用的是QUARTUES環境已經得到驗證
上傳時間: 2014-01-12
上傳用戶:teddysha
資源簡介:由VHDL 語言實現的D觸發器利用的是QUARTUES環境已經得到驗證
上傳時間: 2014-01-02
上傳用戶:水中浮云
資源簡介:由VHDL 語言實現的DA0832器利用的是QUARTUES環境已經得到驗證
上傳時間: 2014-01-18
上傳用戶:225588
資源簡介:由VHDL 語言實現的AD0809用的是KEIL環境已經得到驗證
上傳時間: 2015-12-05
上傳用戶:ljmwh2000
資源簡介:基于Quartus II的數控分頻器的項目設計,實現對時鐘信號的任意進制分頻,包含了項目文件和VHDL源代碼
上傳時間: 2017-07-18
上傳用戶:yangbo69
資源簡介:由C 語言實現的液晶 利用的是KEIL環境已經得到驗證
上傳時間: 2014-10-26
上傳用戶:kristycreasy
資源簡介:由C 語言實現的tl549 利用的是KEIL環境已經得到驗證
上傳時間: 2013-11-30
上傳用戶:愛死愛死
資源簡介:數控分頻器的輸出信號頻率為輸入數據的函數。用傳統的方法設計,其設計過程和電路都比較復雜,且設計成 果的可修改性和可移植性都較差。基于VHDL 的數控分頻器設計,整個過程簡單、快捷,極易修改,可移植性強。他可利用 并行預置數的加法計數器和減法計數器實現...
上傳時間: 2014-11-29
上傳用戶:1051290259
資源簡介:基于VHDL的數控分頻器設計的源代碼及仿真
上傳時間: 2016-02-11
上傳用戶:410805624
資源簡介:該工程的主要功能是由VHDL語言實現多功能數字電子時鐘
上傳時間: 2017-01-09
上傳用戶:invtnewer
資源簡介:本程序功能是由VHDL語言實現對頻率的測量,然后用數碼管進行顯示
上傳時間: 2014-02-22
上傳用戶:ouyangtongze
資源簡介:該文件可用VHDL語言實現時鐘8倍頻,運行環境可在maxplus2和ise的仿真軟件上
上傳時間: 2015-04-28
上傳用戶:gaome
資源簡介:用VerilogHDL實現基于FPGA的通用分頻器的設計
上傳時間: 2013-10-28
上傳用戶:xiaoxiang
資源簡介:用VerilogHDL實現基于FPGA的通用分頻器的設計
上傳時間: 2015-01-02
上傳用戶:oooool
資源簡介:利用VHDL語言實現8位到32位的雙向數據轉換
上傳時間: 2014-01-26
上傳用戶:www240697738
資源簡介:VHDL源代碼實現任意個分頻,值得推薦學習
上傳時間: 2013-12-26
上傳用戶:qq521
資源簡介:用VHDL語言實現DDS直接數字頻率合成器的設計,采用正弦RAM表,可實現頻率可控的正弦數字信號,編譯、仿真通過。
上傳時間: 2014-01-04
上傳用戶:蟲蟲蟲蟲蟲蟲
資源簡介:VHDL語言實現了IS-95標準中的48階成型濾波器。工作速率80Mbps。接收發送端均可使用。
上傳時間: 2015-11-19
上傳用戶:大三三
資源簡介:通過VHDL語言實現四位無符號數的加法,四位撥位置數,用數碼管輸出結果
上傳時間: 2013-12-21
上傳用戶:wfeel
資源簡介:數控分頻器的設計數控分頻器的功能就是當在輸入端給定不同輸入數據時,將對輸入的時鐘信號有不同的分頻比,數控分頻器就是用計數值可并行預置的加法計數器設計完成的,方法是將計數溢出位與預置數加載輸入信號相接即可。
上傳時間: 2016-10-13
上傳用戶:wangzhen1990
資源簡介:數控分頻器的設計 數控分頻器的功能就是當在輸入端給定不同輸入數據時,將對輸入的時鐘信號有不同的分頻比,例3的數控分頻器就是用計數值可并行預置的加法計數器設計完成的,方法是將計數溢出位與預置數加載輸入信號相接即可。
上傳時間: 2013-12-11
上傳用戶:黑漆漆
資源簡介:如何用VHDL語言對時鐘進行分頻以達到計數目的
上傳時間: 2013-12-23
上傳用戶:mpquest
資源簡介:用VHDL語言實現A8255并口擴展芯片的功能
上傳時間: 2014-06-08
上傳用戶:ANRAN
資源簡介:基于VDHL的38譯碼器的實現與58分頻器的實現 FPGA主芯片:CycloneII EP2C35F672C6
上傳時間: 2014-01-17
上傳用戶:banyou
資源簡介:自己編的一個分頻器的程序模版 雖然原理很簡單,經過多次實踐很實用 被多次用在其它的程序中
上傳時間: 2015-03-20
上傳用戶:cjf0304
資源簡介:此RS232通信協議用VHDL語言實現,基于Altium Designer公司的Protel DXP開發平臺。本人是基于Nanaboard開發板編寫的程序,其他用戶只需要對配置文件進行修改即可用于其他電路板。
上傳時間: 2016-09-20
上傳用戶:王楚楚
資源簡介:VHDL語言實現PWM信號,非常方便的使用
上傳時間: 2016-10-03
上傳用戶:ommshaggar
資源簡介:本文介紹了兩種分頻系數為整數或半整數的可控分頻器的設計方法。其中之一可以實現50%的奇數分頻。利用VHDL語言編程,并用QUARTERS||4.0進行仿真,用 FPGA 芯片實現。 關鍵詞:半整數,可控分頻器,VHDL, FPGA
上傳時間: 2015-11-27
上傳用戶:tyler
資源簡介:基于fpga和sopc的用VHDL語言編寫的EDA數控分頻器
上傳時間: 2014-01-03
上傳用戶:yan2267246
資源簡介:用VHDL硬件描述語言實現的良好運行的三分頻電路
上傳時間: 2014-06-29
上傳用戶:龍飛艇