在altera公司的ED2板子上實現(xiàn)視頻功能,這是完整的視頻工程!
資源簡介:在altera公司的ED2板子上實現(xiàn)視頻功能,這是完整的視頻工程!
上傳時間: 2014-01-12
上傳用戶:BOBOniu
資源簡介:使用vhdl語言在altera公司的up3板上產(chǎn)生vga信號,里面有詳細(xì)的解析和說明,是一個很好的教程。
上傳時間: 2013-12-08
上傳用戶:yuanyuan123
資源簡介:使用vhdl語言在altera公司的up3板上產(chǎn)生vga信號,里面有詳細(xì)的解析和說明,是一個很好的教程。和上一個文件razzle差不多,但是產(chǎn)生的效果不一樣。
上傳時間: 2014-01-17
上傳用戶:csgcd001
資源簡介:在FPGA上實現(xiàn)序列機(jī) 用的是altera公司的DE1板子
上傳時間: 2016-05-19
上傳用戶:趙云興
資源簡介:在altera公司的EPM570上實現(xiàn)的電機(jī)脈沖算法,編碼器反饋技術(shù)算法,已實際應(yīng)用。
上傳時間: 2013-08-22
上傳用戶:zengduo
資源簡介:在altera公司的EPM570上實現(xiàn)的電機(jī)脈沖算法,編碼器反饋技術(shù)算法,已實際應(yīng)用。
上傳時間: 2016-06-15
上傳用戶:zhaoq123
資源簡介:altera公司的NIOS2SOPC平臺上的看門狗試驗程序。 Quartus2軟件版本5.0 NIOS2IDE軟件版本5.0 硬件平臺根據(jù)軟件需求在Quartus2軟件中構(gòu)建
上傳時間: 2013-12-29
上傳用戶:woshiayin
資源簡介:在altera公司的Cyclone系列FPGA開發(fā)板上試驗的按鍵中斷程序,希望對那些學(xué)習(xí)中斷開發(fā)的初學(xué)者有幫助。 pio_key.v是verilog編寫的按鍵中斷程序,對應(yīng)四個按鍵,按其中任何一個鍵都可以發(fā)送一個中斷; keyint.c是Nios中編寫的C程序,用于檢測按鍵的中斷,如果...
上傳時間: 2014-06-11
上傳用戶:banyou
資源簡介:uboot是一款優(yōu)秀的嵌入式系統(tǒng)的bootloader程序。本軟件包是uboot在ADI公司的blackfin533處理器上的移植。
上傳時間: 2015-03-07
上傳用戶:cuibaigao
資源簡介:uCos操作系統(tǒng)在ST公司的STR710芯片上的移植,使用ADS 1.2編譯,包含了核心功能
上傳時間: 2014-12-03
上傳用戶:shanml
資源簡介:altera 公司的DE2板子的原理圖 PDF格式
上傳時間: 2016-03-09
上傳用戶:奇奇奔奔
資源簡介:verilog語言在maxII的cpld芯片上實現(xiàn)ps2功能源代碼
上傳時間: 2016-07-27
上傳用戶:極客
資源簡介:在altera DE2 的開發(fā)板上采集圖像,到lcd顯示的原程序 。
上傳時間: 2014-07-11
上傳用戶:c12228
資源簡介:在dsp-5402的試驗箱上實現(xiàn)數(shù)碼管的顯示,屬于基礎(chǔ)試驗源碼
上傳時間: 2013-12-24
上傳用戶:yuzsu
資源簡介:S3C2410的DM9000驅(qū)動。在優(yōu)龍的開發(fā)板子上調(diào)試成功
上傳時間: 2017-03-03
上傳用戶:gaojiao1999
資源簡介:采用 Verilog HDL 語言在altera 公司的FPGA 芯片上實現(xiàn)了RISC_CPU 的關(guān)鍵部件狀態(tài)控制器的設(shè)計,以及在與其它各種數(shù)字邏輯設(shè)計方法的比較下,顯示出使用Verilog
上傳時間: 2013-07-06
上傳用戶:也一樣請求
資源簡介:用FGGA 原理圖的形式輸入,包括仿真,最終下載的文件等,已經(jīng)在altera 公司的FPGA板子上運行沒有問題
上傳時間: 2013-12-20
上傳用戶:wqxstar
資源簡介:采用altera公司的FPGA芯片,在MAX+plus II軟件平臺上實現(xiàn)多路HDLC電路
上傳時間: 2013-08-16
上傳用戶:ommshaggar
資源簡介:本程序是在TI公司的DM642上實現(xiàn)ADPCM編碼和解碼的程序,編譯環(huán)境為TI的CCS6000。
上傳時間: 2014-01-14
上傳用戶:dongbaobao
資源簡介:在philips公司的ARM7芯片2136上實現(xiàn)ADPCM編碼的原代碼,編譯環(huán)境為ADS1.2。
上傳時間: 2014-01-22
上傳用戶:tedo811
資源簡介:在ADI公司的TigerSharcDSP上實現(xiàn)RLS算法,
上傳時間: 2013-12-19
上傳用戶:tianjinfan
資源簡介:在廣嵌的板子上實現(xiàn)S3C2410上的UC/OS移植并成功實現(xiàn)兩個任務(wù)
上傳時間: 2014-11-22
上傳用戶:dsgkjgkjg
資源簡介:在altera de1的板子上安裝fat12fat16fat32文件系統(tǒng),已經(jīng)測試成功,直接能用
上傳時間: 2016-10-02
上傳用戶:fredguo
資源簡介:提出了一個采用(2,1,7)卷積碼+QPSK的中頻調(diào)制解調(diào)方案,并在Xilinx公司的100萬 門FPGA芯片上實現(xiàn)了該系統(tǒng)。該系統(tǒng)在信噪比SNR為6dB左右時可實現(xiàn)速率超過1Mbit/s、誤碼率 小于10-5的數(shù)據(jù)傳輸。
上傳時間: 2014-01-05
上傳用戶:exxxds
資源簡介:在三星44B0的板子上實現(xiàn)基于GPRS的SMTP郵件發(fā)送,可以發(fā)送附件,適合各種工業(yè)控制,遠(yuǎn)程通訊,數(shù)據(jù)采集等。GPRS模塊采用的是SIM300
上傳時間: 2014-01-11
上傳用戶:電子世界
資源簡介:這是一個在TI公司的2407DSP上實現(xiàn)快速傅里葉變換的例程
上傳時間: 2014-01-10
上傳用戶:xc216
資源簡介:在TI公司TMS320F28XX系列DSP上應(yīng)用BIOS的編程例子,實現(xiàn)多任務(wù)的處理,以及任務(wù)之間消息的傳送
上傳時間: 2015-01-23
上傳用戶:陽光少年2016
資源簡介:2006altera大賽-基于軟核Nios的寬譜正弦信號發(fā)生器設(shè)計:摘要:本設(shè)計運用了基于 Nios II 嵌入式處理器的 SOPC 技術(shù)。系統(tǒng)以 altera公司的 Cyclone 系列 FPGA 為數(shù)字平臺,將微處理器、總線、數(shù)字頻率合成器、存儲器和 I/O 接口等硬件設(shè)備集中在一片 FPGA 上...
上傳時間: 2015-09-02
上傳用戶:coeus
資源簡介:此源碼是利用altera公司的nios II IDE開發(fā)的源碼,功能是在開發(fā)板上實現(xiàn)鍵盤控制的AD/DA發(fā)送接受正弦波、4×4小鍵盤按鍵通過串口顯示、定時器控制led燈循環(huán)點亮的功能。
上傳時間: 2013-12-26
上傳用戶:yuzsu
資源簡介:采用altera公司的FPGA芯片,在MAX+plus II軟件平臺上實現(xiàn)多路HDLC電路
上傳時間: 2016-11-13
上傳用戶:zhyiroy