編碼器信號處理 經過倍頻器進行四倍頻 后 同時完成鑒相 計數
資源簡介:編碼器信號處理 經過倍頻器進行四倍頻 后 同時完成鑒相 計數
上傳時間: 2014-01-22
上傳用戶:懶龍1988
資源簡介:現代信號處理技術:高階譜、時頻分析與小波變,極好的參考資料
上傳時間: 2021-08-13
上傳用戶:newsearch
資源簡介:用matlab進行數字信號處理dsp-matlab 用matlab進行數字信號處理dsp-matlab 用matlab進行數字信號處理dsp-matlab
上傳時間: 2013-11-27
上傳用戶:cc1
資源簡介:MATLABSIMULINKSystemGenerator.matlab進行數字信號處理dsp-matlab用matlab進行數字信號處理dsp-matlab
上傳時間: 2015-08-29
上傳用戶:dave520l
資源簡介:信號處理工具箱,用MATLAB來進行信號處理
上傳時間: 2014-12-05
上傳用戶:aeiouetla
資源簡介:通信信號處理中的七陣元四信號元DOA估計,方法有CAPON、MUSIC、ESPRIT法
上傳時間: 2016-10-13
上傳用戶:wangchong
資源簡介:陣列信號處理中的KT法進行DOA估計,很好的學習空間譜估計的例子哦
上傳時間: 2016-10-31
上傳用戶:許小華
資源簡介:設計了一種集編碼器信號接收、光電隔離、鑒相、頻率電壓轉化和電壓調整輸出功能于一體的綜合性電路,并對電路各組成部分作了較為詳細的分析和闡述。實踐證明,該電路通用性強、操作簡單、性能可靠、實用性強。
上傳時間: 2013-11-25
上傳用戶:joheace
資源簡介:當今的船用導航雷達具有數字化、多功能、高性能、多接口、網絡化。同時要求具有高可靠性、高集成度、低成本,信號處理單元的小型化,產品更新周期短。要同時滿足上述需求,高集成度的器件應用是必須的。同時開發周期要短,需求軟件的可移植性要強,并且是模塊...
上傳時間: 2013-04-24
上傳用戶:稀世之寶039
資源簡介:脈沖多普勒(PD)雷達是一種廣泛被采用的全相參體制的雷達,它利用目標與雷達之間相對運動而產生的多普勒效應進行目標信息提取和處理,具有較高的速度分辨率,可以有效地抑制強地雜波的干擾問題。為了滿足實驗室開發雷達對抗半實物仿真系統的需求,本論文展開...
上傳時間: 2022-06-21
上傳用戶:kingwide
資源簡介:這是一個用于語音信號處理的工具箱,可以進行語音信號的分析和處理。
上傳時間: 2015-05-01
上傳用戶:AbuGe
資源簡介:數字信號處理實驗環節(開發環境用CCS2.2)Add-on Laboratory for DSP課程說明:數字信號處理實驗環節是由清華大學研究生公共課程《數字信號處理》的因材施教實驗環節。該環節的主要目的是幫助學生熟悉和掌握利用數字信號處理器件(DSP)進行數字信號處理算法...
上傳時間: 2014-12-22
上傳用戶:rocwangdp
資源簡介:一、課程目的與要求 本課程的主要目的是在了解數字信號處理的基本概念和基本方法的基礎上,掌握利用數字信號處理器件進行數字信號處理的工程實現的基本方法和過程。數字信號處理理論不是本課程的重點,課程實驗設置的目的也不是要求學生掌握一個或幾個復...
上傳時間: 2013-12-12
上傳用戶:weiwolkt
資源簡介:對電機的編碼器輸入的正交編碼信號進行4倍頻處理 ,生成一個新的計數脈沖 ,同時判斷電機的轉動方向,輸出一個方向標志電平信號,從而可以讓DSP知道電機的轉速和方向。
上傳時間: 2013-12-08
上傳用戶:aappkkee
資源簡介:基于地址總線接口的四倍頻編碼器信號接口的 FPGA實現 Verilog HDL的
上傳時間: 2014-08-12
上傳用戶:ayfeixiao
資源簡介:編碼器倍頻、鑒相電路在FPGA中的實現
上傳時間: 2013-11-08
上傳用戶:38553903210
資源簡介:本文介紹了一種由低次級聯形式構成的W波段寬帶六倍頻器。輸入信號先經過MMIC得到二倍頻,再由反向并聯二極管對平衡結構實現寬帶三倍頻,從而將Ku波段信號六倍頻到W波段。該倍頻器的輸入端口為玻璃絕緣子同軸轉換接頭,輸出為 WR-10 標準矩形波導結構。仿真結...
上傳時間: 2013-11-16
上傳用戶:qingzhuhu
資源簡介:編碼器倍頻、鑒相電路在FPGA中的實現
上傳時間: 2013-10-27
上傳用戶:royzhangsz
資源簡介:增量式光電編碼器輸出四分頻脈沖計數,分別為A,B兩路信號
上傳時間: 2014-01-13
上傳用戶:tzl1975
資源簡介:多抽樣率信號處理是現代信號處理理論的一個重要分支,在最近十幾年取得了巨大的發展,并在很多方面得到了成功的應用。本文分別從時域和頻域的角度深入分析了抽樣率變換的規律,并進一步研究了多抽樣率系統的高效實現理論和方案。多抽樣率系統需要通過濾波器來...
上傳時間: 2013-06-12
上傳用戶:fxf126@126.com
資源簡介:第7章數字系統設計實例 7.1 半整數分頻器的設計 7.2 音樂發生器 7.3 2FSK/2PSK信號產生器 7.4 實用多功能電子表 7.5 交通燈控制器 7.6 數字頻率計
上傳時間: 2015-06-23
上傳用戶:tianyi223
資源簡介:這是用VHDL 語言編寫的參數可以直接設置的2n倍時鐘分頻器,在運用時,不需要閱讀VHDL源代碼,只需要把clk_div2n.vhd加入當前工程便可以直接調用clk_div2n.bsf。
上傳時間: 2015-08-23
上傳用戶:xinyuzhiqiwuwu
資源簡介:數字信號處理 (DSP) 已成為數字革命的基礎。在手機的核心部分、音頻和視頻播放器、數碼攝像機、電話基礎設施、電機控制系統、甚至生物辨識安全設備中,您都能找到數字信號處理器 (DSP)。DSP應用程序開發實例
上傳時間: 2013-12-28
上傳用戶:qweqweqwe
資源簡介:DPLL由 鑒相器 模K加減計數器 脈沖加減電路 同步建立偵察電路 模N分頻器 構成. 整個系統的中心頻率(即signal_in和signal_out的碼速率的2倍) 為clk/8/N. 模K加減計數器的K值決定DPLL的精度和同步建立時間,K越大,則同步建立時間長,同步精度高.反之則短,低.
上傳時間: 2013-12-26
上傳用戶:希醬大魔王
資源簡介:新器件應用,2007年第5期,包括基于MF RC500的非接觸式IC卡讀寫器設計,基于ARM920T的嵌入式靜力測量系統設計,基于單片機PIC18F66J10的主動放線機設計,TS201在數字信號處理設計中的應用
上傳時間: 2013-12-13
上傳用戶:zwei41
資源簡介:分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先...
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
資源簡介:一個可實現多倍(次)分頻器VHDL源代碼設計
上傳時間: 2014-01-27
上傳用戶:2467478207
資源簡介:在軟件接收機的基礎上,利用鑒頻器輔助鑒相器的輸出,引入一個模糊邏輯控制器,使得環路能夠智能跟蹤信號的動態變化.實驗結果證明所提出的設計方法與傳統環路相比可大幅度縮短跟蹤時間,減小環路濾波器帶寬,并能消除周跳.
上傳時間: 2016-09-01
上傳用戶:lindor
資源簡介:電子通信系統的建模與仿真 第4章 電子線路仿真試驗 4.1 信號合并 4.2 微積分 4.3 觸發器 4.4 分頻器 4.5 使能開關 4.6 編程開關 4.7 移位寄存器 4.8 整流電路 4.9 駐波演示 4.10 超外差式接收機
上傳時間: 2016-09-06
上傳用戶:zwei41
資源簡介:分頻器,用于時鐘信號的分頻及倍頻,供專業人事學習研究使用
上傳時間: 2016-09-18
上傳用戶:caiiicc