偽隨機(jī)序列應(yīng)用verilog設(shè)計.rar
資源簡介:偽隨機(jī)序列應(yīng)用verilog設(shè)計.rar
上傳時間: 2013-12-14
上傳用戶:tb_6877751
資源簡介:精通verilog HDL語言編程源碼之7——偽隨機(jī)序列應(yīng)用設(shè)計
上傳時間: 2016-11-22
上傳用戶:sz_hjbf
資源簡介:偽隨機(jī)序列 (Pseudo-Random Sequence,PRS)廣泛應(yīng)用于密碼學(xué)、擴(kuò)頻通信、雷達(dá)、導(dǎo)航等領(lǐng)域,其設(shè)計和分析一直是國際上的研究熱點(diǎn)。混沌序列作為一種性能優(yōu)良的偽隨機(jī)序列,近年來受到越來越多的關(guān)注。尋找一種性能更為良好的混沌偽隨機(jī)序列(ChaosPseudo Rando...
上傳時間: 2013-06-20
上傳用戶:heart520beat
資源簡介:隨著混沌理論應(yīng)用于產(chǎn)生偽隨機(jī)序列的發(fā)展,用現(xiàn)場可編程邏輯門陣列實(shí)現(xiàn)了基于TD—ERCS混沌的偽隨機(jī)序列發(fā)生器.為了便于硬件實(shí)現(xiàn)并減少硬件占用資源.對原算法(即基于TD—ERCS構(gòu)造偽隨機(jī)序列發(fā)生器的算法)進(jìn)行了適當(dāng)改進(jìn),密鑰空間縮減到2?.設(shè)計采用雙精度...
上傳時間: 2013-10-28
上傳用戶:crazyer
資源簡介:隨著混沌理論應(yīng)用于產(chǎn)生偽隨機(jī)序列的發(fā)展,用現(xiàn)場可編程邏輯門陣列實(shí)現(xiàn)了基于TD—ERCS混沌的偽隨機(jī)序列發(fā)生器.為了便于硬件實(shí)現(xiàn)并減少硬件占用資源.對原算法(即基于TD—ERCS構(gòu)造偽隨機(jī)序列發(fā)生器的算法)進(jìn)行了適當(dāng)改進(jìn),密鑰空間縮減到2?.設(shè)計采用雙精度...
上傳時間: 2013-11-21
上傳用戶:許小華
資源簡介:最近搞設(shè)計弄來的一些資料 大家一起參考 基于matlab偽隨機(jī)序列產(chǎn)生
上傳時間: 2014-01-25
上傳用戶:極客
資源簡介:偽隨機(jī)序列發(fā)生器的vhdl算法 設(shè)計一個偽隨機(jī)序列發(fā)生器,采用的生成多項式為1+X^3+X^7。要求具有一個RESET端和兩個控制端來調(diào)整寄存器初值(程序中設(shè)定好四種非零初值可選)。
上傳時間: 2016-05-09
上傳用戶:wxhwjf
資源簡介:基于FPGA實(shí)現(xiàn)的偽隨機(jī)序列快速同步.rar
上傳時間: 2013-12-24
上傳用戶:zsjzc
資源簡介:本文介紹了m偽隨機(jī)序列的產(chǎn)生和設(shè)計原理,比較適合圖像的加密。
上傳時間: 2016-06-22
上傳用戶:libinxny
資源簡介:偽隨機(jī)序列在擴(kuò)頻通信、流密碼、信道編碼等領(lǐng)域有著十分廣泛的應(yīng)用。文通過對偽隨機(jī)m序列的編碼和譯碼算法進(jìn)行的MatLab語言仿真,驗證了偽隨機(jī)序列碼的編碼和譯碼算法,豐富了偽隨機(jī)序列的實(shí)現(xiàn)方法,并提供了源代碼。
上傳時間: 2014-01-23
上傳用戶:ma1301115706
資源簡介:RS(204,188)譯碼器的設(shè)計 異步FIFO設(shè)計 偽隨即序列應(yīng)用設(shè)計 CORDIC數(shù)字計算機(jī)的設(shè)計 CIC的設(shè)計 除法器的設(shè)計 加羅華域的乘法器設(shè)計
上傳時間: 2017-01-24
上傳用戶:縹緲
資源簡介:偽隨機(jī)序列發(fā)生器的vhdl算法 設(shè)計一個偽隨機(jī)序列發(fā)生器,采用的生成多項式為1+X^3+X^7。要求具有一個RESET端和兩個控制端來調(diào)整寄存器初值(程序中設(shè)定好四種非零初值可選)
上傳時間: 2014-12-03
上傳用戶:小寶愛考拉
資源簡介:本文設(shè)計了一種簡捷而又高效的偽隨機(jī)序列產(chǎn)生方法,最后通過統(tǒng)計對比,說名這種方法產(chǎn)生的隨機(jī)序列不僅周期長 還具有兩好的隨機(jī)特性
上傳時間: 2017-05-01
上傳用戶:天涯
資源簡介:用verilog編寫的一個簡單的產(chǎn)生偽隨機(jī)序列的代碼(m序列),比較實(shí)用。
上傳時間: 2017-06-27
上傳用戶:dave520l
資源簡介:vhdl的偽隨機(jī)序列發(fā)射器程序,已經(jīng)過仿真,仿真正確且能夠成功應(yīng)用
上傳時間: 2016-06-12
上傳用戶:牛布牛
資源簡介:偽隨機(jī)序列產(chǎn)生器-線性反饋移位寄存器,verilog HDL 原代碼。
上傳時間: 2016-12-04
上傳用戶:zl5712176
資源簡介:偽隨機(jī)序列產(chǎn)生器-代進(jìn)位反饋移位寄存器,verilog hdl 原代碼。
上傳時間: 2014-09-05
上傳用戶:xymbian
資源簡介:偽隨機(jī)序列產(chǎn)生器-filtered 代進(jìn)位反饋移位寄存器,verilog hdl 原代碼。
上傳時間: 2016-12-04
上傳用戶:愛死愛死
資源簡介:偽隨機(jī)序列(N=4的M序列)的C語言編程實(shí)現(xiàn),可以應(yīng)用于相關(guān)分析法和最小二乘辨識的輸入信號。
上傳時間: 2017-06-08
上傳用戶:as275944189
資源簡介:偽隨機(jī)序列編碼源程序
上傳時間: 2015-02-07
上傳用戶:l254587896
資源簡介:QPSK的Matlab實(shí)現(xiàn) 使用偽隨機(jī)序列,低通濾波,可看圖
上傳時間: 2015-05-10
上傳用戶:225588
資源簡介:一個產(chǎn)生PN15偽隨機(jī)序列并模擬噪聲干擾和統(tǒng)計誤碼率的通訊系統(tǒng)仿真程序,主要實(shí)現(xiàn)了PN序列的同步算法和實(shí)時誤碼統(tǒng)計
上傳時間: 2015-05-15
上傳用戶:
資源簡介:向音頻信號加入偽隨機(jī)序列的的音頻水印源碼
上傳時間: 2013-12-15
上傳用戶:manking0408
資源簡介:偽隨機(jī)序列的產(chǎn)生程序和分析程序,Matlab下的,解壓后可以直接運(yùn)行,很好用的。
上傳時間: 2014-01-02
上傳用戶:磊子226
資源簡介:偽隨機(jī)序列產(chǎn)生器,VHDL程序,不記得在哪個論壇上下的。
上傳時間: 2013-12-10
上傳用戶:lz4v4
資源簡介:偽隨機(jī)序列碼發(fā)生器及基帶傳輸CMI碼編、譯碼的VHDL語言實(shí)現(xiàn)
上傳時間: 2014-01-18
上傳用戶:maizezhen
資源簡介:介紹有關(guān)于擴(kuò)頻通信中跳頻正交偽隨機(jī)序列,含有價值很高的最新論文成果。
上傳時間: 2014-01-09
上傳用戶:sammi
資源簡介:實(shí)現(xiàn)產(chǎn)生偽隨機(jī)序列的部件 —— 線性反饋移位寄存器單元。 SFlog2為擴(kuò)頻因子的底數(shù)為2的對數(shù)值,cycle為PN序列的周期,其值為2^SFlog2。initial_state為移位寄存器的初始狀態(tài),generator_polynomial_coefficient為生成PN序列所需的本原多項式,對應(yīng)于移位寄存...
上傳時間: 2016-08-12
上傳用戶:zukfu
資源簡介:CDMA網(wǎng)絡(luò)規(guī)劃基礎(chǔ) PN碼規(guī)劃和鄰區(qū)的規(guī)劃 解釋了PN碼(偽隨機(jī)序列)以及CDMA網(wǎng)絡(luò)中的鄰區(qū)的概念以及基本的規(guī)劃方法
上傳時間: 2014-12-22
上傳用戶:ljmwh2000
資源簡介:基于51單片機(jī)實(shí)現(xiàn)的M序列發(fā)生器(偽隨機(jī)序列),在Keil編程環(huán)境下的源碼
上傳時間: 2016-10-21
上傳用戶:banyou