加法器是實現兩個二進制數相加運算的 基本單元電路。8 位加法器就是實現兩個8 位 二進制相加,同時加上低位進位的運算電路。
資源簡介:加法器是實現兩個二進制數相加運算的 基本單元電路。8 位加法器就是實現兩個8 位 二進制相加,同時加上低位進位的運算電路。
上傳時間: 2016-12-29
上傳用戶:lx9076
資源簡介:分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先...
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
資源簡介:JAVA的面向對象編程--------課堂筆記 面向對象主要針對面向過程。 面向過程的基本單元是函數。
上傳時間: 2013-12-13
上傳用戶:com1com2
資源簡介:1、程序目的:介紹AT91SAM7S256-EK TWI的基本用法: 2、 功能說明:通過TWI實現I2C,讀寫兩線EEPROM---24LC64
上傳時間: 2016-02-16
上傳用戶:youke111
資源簡介:最后一步了 終于實現了所有的基本功能了 可以畫線 保存 打開 重繪 還有打印 最好能看著書 上面有很詳細的講解 祝大家成功vc6.0實現畫線第一步(深入淺出mfc)
上傳時間: 2013-12-19
上傳用戶:6546544
資源簡介:8位超前進位加法器 就是使各位的進位直接由加數和被加數來決定,而不需要依賴低位進位
上傳時間: 2016-04-25
上傳用戶:王小奇
資源簡介:【課題】Global.asa文件 【教學目標】掌握Global.asa文件的基本使用 【重點】利用Global.asa事件實現在線人數統計 【難點】Global.asa事件觸發 【教學方法】講授法、演示法 【課時安排】一課時
上傳時間: 2017-09-26
上傳用戶:D&L37
資源簡介:排序算法可能用到的基本單元——SortItem對象
上傳時間: 2015-07-11
上傳用戶:金宜
資源簡介:該程序把從鍵盤輸入的多位十進制數轉換為二進制數,存放在bin單元開始的內存單元中; 然后將它還原為二進制數,在屏幕上顯示出來。 程序中有詳細注釋。
上傳時間: 2013-12-25
上傳用戶:a673761058
資源簡介:二進制的基本遺傳算法,在VC++環境下編程實現。
上傳時間: 2015-07-08
上傳用戶:onewq
資源簡介:用J2ME開發的一個實用軟件——計算器。實現了windows系統自帶計算器的基本計算功能,界面很舒服,并實現了鍵盤映射功能。這是我給自己的手機定做的,現在共享給大家。
上傳時間: 2017-03-05
上傳用戶:libenshu01
資源簡介:本文研究了在目前流行的嵌入式微控制器ARM9(Samsung 的 S3C2410)上硬件測試的方法。分析了在嵌入式Linux基礎上開發測試程序的基本方法,解決了在S3C2410開發板測試GPIO、中斷、串口和RTC時鐘過程中的重點和難點問題。
上傳時間: 2015-12-08
上傳用戶:semi1981
資源簡介:本文研究了在目前流行的嵌入式微控制器ARM9(Samsung 的 S3C2410)上硬件測試的方法。分析了在嵌入式Linux基礎上開發測試程序的基本方法,解決了在S3C2410開發板測試GPIO、中斷、串口和RTC時鐘過程中的重點和難點問題。經測試,其多項指標均達到設計要求
上傳時間: 2013-12-09
上傳用戶:
資源簡介:VC編寫的基本遺傳算法,建立遺傳算子類,實現基本遺傳算法
上傳時間: 2014-01-03
上傳用戶:zjf3110
資源簡介:本書介紹了WINCE環境下應用程序設計的基本知識,包括窗體界面、數據庫、網絡通信、串口等方面,并附有較為詳細的源碼示例,具有較好的參考價值。
上傳時間: 2017-03-12
上傳用戶:康郎
資源簡介:闡述了小波變換去除信號噪聲的基本原理和方法,研究利用小波變換技術對信號噪聲進行抑制和去除非平穩信號的噪聲。然后利用MATLAB軟件編制程序實現了基于小波變換的正弦信號的去噪仿真分析,仿真結果表明小波變換去除噪聲具有很強的實用性。
上傳時間: 2017-09-10
上傳用戶:franktu
資源簡介:本程序是利用兩個4位二進制并行加法器通過級聯方式構成一個8位加法器。
上傳時間: 2014-11-29
上傳用戶:270189020
資源簡介:這是我匯編語言課程設計的一點收獲。實現了輸入兩個8位以內的二進制數,即可以二進制形式輸出它們的乘積。
上傳時間: 2014-01-21
上傳用戶:hullow
資源簡介:這是我自己寫的兩個8位二進制數的乘法程序,在xilinx Spartan3E 上已經調試成功,拿出來與大家分享!
上傳時間: 2015-11-09
上傳用戶:alan-ee
資源簡介:8位加法樹乘法器,實現兩個8位二進制數相乘,采用verilog hdl
上傳時間: 2016-12-19
上傳用戶:lhc9102
資源簡介:用xilinx寫的vhdl乘法器。是二進制的兩位乘法器。里面含有代碼和電路圖。
上傳時間: 2014-01-10
上傳用戶:xiaoyunyun
資源簡介:一種可以完成16位有符號/無符號二進制數乘法的乘法器。該乘法器采用了改進的Booth算法,簡化了部分積的符號擴展,采用Wallace樹和超前進位加法器來進一步提高電路的運算速度。本乘法器可以作為嵌入式CPU內核的乘法單元,整個設計用VHDL語言實現。
上傳時間: 2013-12-23
上傳用戶:skfreeman
資源簡介:數組、指針和引用的操作練習 航空售票系統:為一個容量為10個座位飛機的航班之每次飛行分配座位。程序顯示兩個選項的菜單: please type 1 for ″smoking″ please type 2 for ″nonsmoking″ 如果購票人鍵入了1,那么程序就在吸煙區給他分配一個座位(...
上傳時間: 2016-03-14
上傳用戶:熊少鋒
資源簡介:這兩個分別是8位乘法器的VHDL語言的實現,并經過個人用QUARTUS的驗證,另外一個是奔騰處理器的設計思想
上傳時間: 2016-12-26
上傳用戶:kr770906
資源簡介:(2) 主要算法的基本思想: 從題目上來分析我認為這是一個圖的最短路徑問題。因此決定用Dijkstra算法按路徑長度遞增的順序逐步產生最短路徑的方法:設置兩個頂點的集合T和S,集合S中存放已找到的最短路徑的頂點,集合T中存放當前還未找到的最短路徑的頂點。...
上傳時間: 2015-05-01
上傳用戶:wpwpwlxwlx
資源簡介:用VHDL語言編寫的兩個四位二進制數相減,其結果會出現進位
上傳時間: 2015-08-25
上傳用戶:daoxiang126
資源簡介:以單片機為核心電路。讓其在按鍵的作用下產生0到99的二進制數。用DAC0832作D/A轉換器件。轉換后的電壓作為運放OP0的輸入。經過運放擴展得到要求的電壓。再經過具有很大電流輸出能力的三端穩壓lm317擴展電流。使電流也能達到要求的指標。同時單片機還起到驅動...
上傳時間: 2015-10-14
上傳用戶:徐孺
資源簡介:程序能夠實現將十二位的二進制數5V對應fffH變換成一路0~5V的電壓。 精度方面:在使用時上下波動范圍大約是0~2fH能保證高位寄存器準確; 調試過程中遇到了一系列問題:(1)p0口的使用需接上拉電阻,內部沒有帶電阻;(2)調試的過程最好使用單步運行,以便...
上傳時間: 2015-11-10
上傳用戶:一諾88
資源簡介:用的基本都是最基礎的東西。只在截取字符串和 md5加密上用到了兩個javaBeans,由于用的是以前的模版,一個星期就搞定了,總結了上次的經驗,在頁面調用,代碼規范上做了很大的調整,希望對那些初學jsp的人帶來一絲啟發
上傳時間: 2014-08-12
上傳用戶:ippler8
資源簡介:設計一個可進行復數運算的演示程序。要求實現下列六種基本運算:1)由輸入的實部和虛部生成一個復數;2)兩個復數求和;3)兩個復數求差;4)兩個復數求積,5)從已知復數中分離出實部;6)從已知復數中分離出虛部。運算結果以相應的復數或實數的表示形式顯示。
上傳時間: 2013-12-24
上傳用戶:zhangyi99104144