隨著電子技術(shù)和集成電路技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理已經(jīng)廣泛地應(yīng)用于通信、信號(hào)處理、生物醫(yī)學(xué)以及自動(dòng)控制等領(lǐng)域中。離散傅立葉變換(DFT)及其快速算法FFT作為數(shù)字信號(hào)處理中的基本變換,有著廣泛的應(yīng)用。 FFT算法從出現(xiàn)到現(xiàn)在已有四十多年的歷史,算法理論已經(jīng)趨于成熟,但是其具體實(shí)現(xiàn)方法卻值得研究。面向高速、大容量數(shù)據(jù)流的FFT實(shí)時(shí)處理,可以通過(guò)數(shù)據(jù)并行處理或者采用多級(jí)流水線結(jié)構(gòu)來(lái)實(shí)現(xiàn)。特別是流水線結(jié)構(gòu)使得FFT處理器可以通過(guò)對(duì)模塊級(jí)數(shù)的控制,很容易的實(shí)現(xiàn)不同點(diǎn)數(shù)的FFT計(jì)算。 本文在分析了兩種FFT算法后,采用了按頻率抽取的混合基算法作為FFT處理器的實(shí)現(xiàn)算法,并提出了一種高速、處理點(diǎn)數(shù)可變的流水線結(jié)構(gòu)FFT處理器的實(shí)現(xiàn)方法。本設(shè)計(jì)以FPGA芯片StratixIIEP2S60F672C3為硬件平臺(tái),進(jìn)行了仿真、綜合等工作。仿真結(jié)果表明其計(jì)算結(jié)果達(dá)到了一定的精度,運(yùn)算速度可以滿足一般實(shí)時(shí)信號(hào)處理的要求。
資源簡(jiǎn)介:同步數(shù)字復(fù)接的設(shè)計(jì)及其FPGA實(shí)現(xiàn) 在簡(jiǎn)要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語(yǔ)言對(duì)同步數(shù)字復(fù)接各組成模塊進(jìn)行了設(shè)計(jì),并在ISE集成環(huán)境下進(jìn)行了設(shè)計(jì)描述、綜合、布局布線及時(shí)序仿真,取得了正確的設(shè)計(jì)結(jié)果,同時(shí)利用中小容量的FPGA實(shí)現(xiàn)了同步數(shù)字復(fù)...
上傳時(shí)間: 2013-12-20
上傳用戶:ommshaggar
資源簡(jiǎn)介:隨著計(jì)算機(jī)及其外圍設(shè)備的發(fā)展,傳統(tǒng)的并行接口和串行接口在靈活性和接口擴(kuò)展等方面存在的缺陷愈來(lái)愈不可回避,并逐漸成為計(jì)算機(jī)通信的瓶頸。在這種情況下,通用串行總線(Universal Serial Bus,USB)誕生了。USB由于具有傳輸速率高、價(jià)格便宜、使用方便、靈活...
上傳時(shí)間: 2013-06-30
上傳用戶:nanfeicui
資源簡(jiǎn)介:隨著人們對(duì)數(shù)字電視和數(shù)字視頻信息的需求越來(lái)越大,數(shù)字電視廣播在中國(guó)迅速的發(fā)展起來(lái)。近幾年,數(shù)字電視傳輸系統(tǒng)技術(shù)逐漸成熟,數(shù)字電視地面廣播(DTTB)傳輸標(biāo)準(zhǔn)也于2006年8月30號(hào)正式出臺(tái)。此標(biāo)準(zhǔn)技術(shù)是由我國(guó)多家單位聯(lián)合研究的,具有自主知識(shí)產(chǎn)權(quán)的數(shù)字...
上傳時(shí)間: 2013-04-24
上傳用戶:mdrd3080
資源簡(jiǎn)介:數(shù)字高清電視是當(dāng)前世界上最先進(jìn)的圖像壓縮編碼技術(shù)和數(shù)字傳輸技術(shù)的結(jié)合,是高技術(shù)競(jìng)爭(zhēng)的焦點(diǎn)之一。其中,信道處理系統(tǒng)及其相關(guān)芯片更是集中了數(shù)字信號(hào)處理、前向糾錯(cuò)編解碼等數(shù)字電視傳輸?shù)暮诵募夹g(shù),成為設(shè)計(jì)和開(kāi)發(fā)整個(gè)數(shù)字電視系統(tǒng)的關(guān)鍵技術(shù)之一。本文以...
上傳時(shí)間: 2013-07-10
上傳用戶:gmh1314
資源簡(jiǎn)介:介紹了被動(dòng)雷達(dá)探測(cè)系統(tǒng)測(cè)向方法,提出了被動(dòng)測(cè)向系統(tǒng)信號(hào)處理器的設(shè)計(jì)方法. 采用DSP(數(shù)字 信號(hào)處理器) + FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列) 結(jié)構(gòu),使得系統(tǒng)的處理速度大大提高,而且集成度高、可靠性好、使 用靈活,具有很強(qiáng)的應(yīng)用價(jià)值和參考價(jià)值.
上傳時(shí)間: 2013-12-23
上傳用戶:as275944189
資源簡(jiǎn)介:基于FPGA的高速FFT處理器的設(shè)計(jì)與實(shí)現(xiàn)
上傳時(shí)間: 2013-08-07
上傳用戶:asdkin
資源簡(jiǎn)介:USB(UniversalSerialBus,通用串行總線)是當(dāng)今消費(fèi)電子產(chǎn)品和儀器設(shè)備中應(yīng)用最廣的接口協(xié)議之一,然而目前國(guó)內(nèi)的USB芯片只有極少數(shù)幾款,產(chǎn)品研究善處于起步階段,絕大部分產(chǎn)品主要由國(guó)外的IC設(shè)計(jì)芯片廠商如Cypress、NEC等一些國(guó)際著名公司提供。因而,如果能...
上傳時(shí)間: 2013-07-18
上傳用戶:JasonC
資源簡(jiǎn)介:基于PowerPC處理器硬核的片上可編程系統(tǒng)應(yīng)用的設(shè)計(jì)及驗(yàn)證
上傳時(shí)間: 2014-01-09
上傳用戶:kiklkook
資源簡(jiǎn)介:自定制浮點(diǎn)FFTIFFT處理器的FPGA實(shí)現(xiàn)研究
上傳時(shí)間: 2016-05-30
上傳用戶:妄想演繹師
資源簡(jiǎn)介:基于FPGA的高速FFT處理器的設(shè)計(jì)與實(shí)現(xiàn)
上傳時(shí)間: 2013-12-26
上傳用戶:1583060504
資源簡(jiǎn)介:該文檔為一種基于FPGA的可重構(gòu)密碼芯片的設(shè)計(jì)與實(shí)現(xiàn)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
上傳時(shí)間: 2021-11-21
上傳用戶:
資源簡(jiǎn)介:電子書(shū)-嵌入式系統(tǒng)及其應(yīng)用 基于STM32F103處理器的設(shè)計(jì)與開(kāi)發(fā)
上傳時(shí)間: 2022-03-25
上傳用戶:zhanglei193
資源簡(jiǎn)介:該文檔為嵌入式可配置實(shí)時(shí)操作系統(tǒng)eCos分析及其在ARM7上的移植詳解文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
上傳時(shí)間: 2022-07-27
上傳用戶:
資源簡(jiǎn)介:SATA接口是新一代的硬盤(pán)串行接口標(biāo)準(zhǔn),和以往的并行硬盤(pán)接口比較它具有支持熱插拔、傳輸速率快、執(zhí)行效率高的明顯優(yōu)勢(shì)。SATA2.0是SATA的第二代標(biāo)準(zhǔn),它規(guī)定在數(shù)據(jù)線上使用LVDS NRZ串行數(shù)據(jù)流傳輸數(shù)據(jù),速率可達(dá)3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令...
上傳時(shí)間: 2013-04-24
上傳用戶:JIUSHICHEN
資源簡(jiǎn)介:DDR2 SDRAM是目前內(nèi)存市場(chǎng)上的主流內(nèi)存。除了通用計(jì)算機(jī)系統(tǒng)外,大量的嵌入式系統(tǒng)也紛紛采用DDR2內(nèi)存,越來(lái)越多的SoC系統(tǒng)芯片中會(huì)集成有DDR2接口模塊。因此,設(shè)計(jì)一款匹配DDR2的內(nèi)存控制器將會(huì)具有良好的應(yīng)用前景。 論文在研究了DDR2的JEDEC標(biāo)準(zhǔn)的基礎(chǔ)上,設(shè)...
上傳時(shí)間: 2013-06-10
上傳用戶:ynzfm
資源簡(jiǎn)介:信息安全在當(dāng)今的社會(huì)生產(chǎn)生活中已經(jīng)被廣為關(guān)注,對(duì)敏感信息進(jìn)行加密是提高信息安全性的一種常見(jiàn)的和有效的手段。 常見(jiàn)的加密方法有軟件加密和硬件加密。軟件加密的方法因?yàn)榧用芩俣鹊汀踩圆钜约鞍惭b不便,在一些高端或主流的加密處理中都采用硬件加密手...
上傳時(shí)間: 2013-05-24
上傳用戶:黃華強(qiáng)
資源簡(jiǎn)介:本課題深入分析了GPS軟件接收機(jī)基于FFT并行捕獲算法并詳細(xì)闡述了其FPGA的實(shí)現(xiàn)。相比于其它的捕獲方案,該方案更好地滿足了信號(hào)處理實(shí)時(shí)性的要求。 論文的主體部分首先簡(jiǎn)單分析了擴(kuò)頻通信系統(tǒng)的基本原理,介紹了GPS系統(tǒng)的組成,詳細(xì)闡述了GPS信號(hào)的特點(diǎn),并根...
上傳時(shí)間: 2013-08-06
上傳用戶:青春123
資源簡(jiǎn)介:雷達(dá)信號(hào)處理是雷達(dá)系統(tǒng)的重要組成部分。在數(shù)字信號(hào)處理技術(shù)飛速發(fā)展的今天,雷達(dá)信號(hào)處理中也普遍使用數(shù)字信號(hào)處理技術(shù)。而現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在數(shù)字信號(hào)處理中的廣泛應(yīng)用,使得FPGA在雷達(dá)信號(hào)處理中也占據(jù)了重要地位。 針對(duì)雷達(dá)信號(hào)處理的設(shè)計(jì)與實(shí)現(xiàn),...
上傳時(shí)間: 2013-06-08
上傳用戶:qweqweqwe
資源簡(jiǎn)介:隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來(lái)越大,集成度越來(lái)越高,工作頻率越來(lái)越快,但是芯片的設(shè)計(jì)能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計(jì)所面臨問(wèn)題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對(duì)PHY器件的控制管理接口...
上傳時(shí)間: 2013-06-20
上傳用戶:lishuoshi1996
資源簡(jiǎn)介:該文就多媒體信息的主體之一-圖像信號(hào)的壓縮和解壓進(jìn)行了分析,并結(jié)合實(shí)際課題所設(shè)計(jì)的數(shù)字圖像監(jiān)控系統(tǒng)對(duì)其中的圖像解碼過(guò)程進(jìn)行了軟硬件的實(shí)現(xiàn).首先我們?cè)贏NALOG DEVICE公司的ADSP-2189上進(jìn)行了解碼系統(tǒng)的驗(yàn)證,就解碼輸出的質(zhì)量進(jìn)行了主觀評(píng)價(jià).通過(guò)軟件仿真,...
上傳時(shí)間: 2013-06-26
上傳用戶:再見(jiàn)大盤(pán)雞
資源簡(jiǎn)介:色度空間轉(zhuǎn)換的設(shè)計(jì)及FPGA實(shí)現(xiàn),色度空間轉(zhuǎn)換的設(shè)計(jì)及FPGA實(shí)現(xiàn)
上傳時(shí)間: 2013-08-14
上傳用戶:zfyiaaa
資源簡(jiǎn)介:本人根據(jù)opencores.org上的cordic算法改寫(xiě)的可配置位寬的cordic算法,并且在原始的級(jí)聯(lián)型的基礎(chǔ)上編寫(xiě)的循環(huán)(iterative)型的cordic,可通過(guò)generic配置。帶一個(gè)不可綜合和可綜合的testbench(for altera)。稍微改動(dòng)可應(yīng)用于xilinx FPGA
上傳時(shí)間: 2017-04-10
上傳用戶:ljt101007
資源簡(jiǎn)介:系統(tǒng)控制協(xié)處理器是MIPS體系結(jié)構(gòu)CPU中必需的一個(gè)單元模塊。它最主要的功能就是利用一系列特權(quán)寄存器記錄當(dāng)前CPU所處的狀態(tài),負(fù)責(zé)異常/中斷處理,提供指令正常執(zhí)行所需的環(huán)境。本文論述了一個(gè)實(shí)現(xiàn)MIPS 4Kc指令集CPU中系統(tǒng)控制協(xié)處理器的設(shè)計(jì),包括對(duì)特權(quán)寄存器...
上傳時(shí)間: 2014-11-22
上傳用戶:daijun20803
資源簡(jiǎn)介:基于ASP 的網(wǎng)上商品銷售系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn):分析了ASP 技術(shù)及ASP 與ADO 結(jié)合起來(lái)連接、訪問(wèn)數(shù)據(jù)庫(kù)的方法,討論了基于ASP 的網(wǎng)上商品,銷售系統(tǒng)的設(shè)計(jì)及其實(shí)現(xiàn)問(wèn)題.
上傳時(shí)間: 2015-02-17
上傳用戶:gaojiao1999
資源簡(jiǎn)介:基于FPGA的數(shù)字功率放大器的設(shè)計(jì) 基于FPGA的數(shù)字功率放大器的設(shè)計(jì)
上傳時(shí)間: 2013-12-26
上傳用戶:xuan‘nian
資源簡(jiǎn)介:數(shù)字通信系統(tǒng)的設(shè)計(jì)及其性能和所傳輸?shù)臄?shù)字信號(hào)的統(tǒng)計(jì)特性有關(guān)。所謂 加擾技術(shù),就是不增加多余度而擾亂信號(hào),改變數(shù)字信號(hào)的統(tǒng)計(jì)特性,使其近 似于白噪聲統(tǒng)計(jì)特性的一種技術(shù)。這種技術(shù)的基礎(chǔ)是建立在反饋移位寄存器序 列(偽隨機(jī)序列)理論之上的。解擾是加...
上傳時(shí)間: 2014-01-23
上傳用戶:star_in_rain
資源簡(jiǎn)介:一個(gè)網(wǎng)絡(luò)單片32bit處理器的設(shè)計(jì)參考圖,集成度很高,給有興趣的朋友參考。
上傳時(shí)間: 2014-01-08
上傳用戶:lijinchuan
資源簡(jiǎn)介:介紹了基于嵌入式實(shí)時(shí)操作系統(tǒng)uCOS - ii 的有線數(shù)字電視機(jī)頂盒的設(shè)計(jì)及其組成,并闡述其 具體實(shí)現(xiàn),該機(jī)頂盒以實(shí)時(shí)多任務(wù)操作系統(tǒng)uCOS - ii 為核心,以信道解碼模塊、信號(hào)解碼模塊和網(wǎng)絡(luò)鏈 接接口模塊、遙控交互模塊為基礎(chǔ),以有線電視機(jī)頂盒專用芯片MB87M2140 ...
上傳時(shí)間: 2016-01-08
上傳用戶:zgu489
資源簡(jiǎn)介:基于DSPBuilder的數(shù)字信號(hào)處理器的設(shè)計(jì),
上傳時(shí)間: 2013-12-21
上傳用戶:集美慧
資源簡(jiǎn)介:VHDL實(shí)現(xiàn)的奇偶校驗(yàn)功能模塊和一個(gè)外設(shè)配置寄存器的設(shè)計(jì)實(shí)例。
上傳時(shí)間: 2016-02-16
上傳用戶:wfl_yy