近年來,CPLD/FPGA技術(shù)迅速發(fā)展,己經(jīng)成為實現(xiàn)數(shù)字信號處理的重要技術(shù)之一。本文討論的就是應用FPGA實現(xiàn)兩個數(shù)字信號處理模塊,它們分別是數(shù)字脈沖壓縮系統(tǒng)與選大恒虛警檢測器。在第一部分中,首先說明了數(shù)字脈壓技術(shù)是現(xiàn)代雷達中重要的信號處理技術(shù)之一,而FFT變換模塊則是硬件實現(xiàn)脈壓技術(shù)的核心部分;然后介紹了FFT的基本知識以及基于FPGA IP cole實現(xiàn)的數(shù)字脈壓的詳細設(shè)計方案,并給出了設(shè)計的仿真結(jié)果、仿真波形以及與軟件仿真結(jié)果的對比,最后給出了設(shè)計的優(yōu)化建議。第二部分,首先也是說明了CFAR(Constant FalseAlarm Rate)檢測器是雷達信號檢測領(lǐng)域的一個重要組成部分,并從理論上闡述了多種恒虛警檢測器的實現(xiàn)方法,然后給出了一種利用FPGA來實現(xiàn)GO-CFAR檢測器的方案,并介紹了CFAR檢測器各個模塊的設(shè)計和實現(xiàn)。
資源簡介:基于刪除平均(CM)和單元平均(CA)提出了一種新型的恒虛警率檢測器,它采用CM和CA產(chǎn)生局部估計,再將這兩個局部估計與檢測單元進行比較,取逼近于檢測單元的局部估計作為總的雜波功率估計。在SwerlingⅡ型目標假設(shè)和高斯雜波下,推導出它的檢測概率Pd和虛警概率...
上傳時間: 2014-08-19
上傳用戶:hn891122
資源簡介:恒虛警在著陸雷達系統(tǒng)中有著重要的作用和地位。恒虛警處理可以避免雜波變化影響檢測閾值, 提高雷達在各種干擾情況下的檢測能力。文章首先介紹了恒虛警檢測的原理,然后對幾種典型方法進行了比較,選定單元平均選大恒虛警檢測方法進行設(shè)計,并且實現(xiàn)了基于ADS...
上傳時間: 2013-10-27
上傳用戶:lixinxiang
資源簡介:這是一個雷達恒虛警matlab仿真程序,效果比較好
上傳時間: 2016-01-20
上傳用戶:龍飛艇
資源簡介:用C++ builder 實現(xiàn)的二維恒虛警檢測算法
上傳時間: 2014-07-30
上傳用戶:330402686
資源簡介:恒虛警監(jiān)測的代碼,可以在雷達的仿真中起到去噪作用,原理和結(jié)果都很清楚
上傳時間: 2016-07-07
上傳用戶:1159797854
資源簡介:在7.5-30km瑞利雜波情況下 LFM目標15km 雷達恒虛警仿真
上傳時間: 2013-12-19
上傳用戶:363186
資源簡介:此文章給出了雷達信號檢測中恒虛警處理的算法研究。
上傳時間: 2017-03-20
上傳用戶:tyler
資源簡介:經(jīng)典恒虛警閾值計算 matlab下的代碼 大家指正
上傳時間: 2017-06-20
上傳用戶:wcl168881111111
資源簡介:再假定條件下雷達的快門限恒虛警處理及慢門限恒虛警處理
上傳時間: 2014-12-01
上傳用戶:kbnswdifs
資源簡介:基于FPGA的恒虛警(CFAR)算法? ? ? ? ? ? ? ? ? ?
上傳時間: 2022-07-08
上傳用戶:
資源簡介:該代碼包括線性調(diào)頻信號產(chǎn)生,正交解調(diào),動目標檢測,恒虛警處理
上傳時間: 2017-03-22
上傳用戶:tian0805
資源簡介:雷達信號處理是雷達系統(tǒng)的重要組成部分。在數(shù)字信號處理技術(shù)飛速發(fā)展的今天,雷達信號處理中也普遍使用數(shù)字信號處理技術(shù)。而現(xiàn)場可編程門陣列(FPGA)在數(shù)字信號處理中的廣泛應用,使得FPGA在雷達信號處理中也占據(jù)了重要地位。 針對雷達信號處理的設(shè)計與實現(xiàn),...
上傳時間: 2013-06-08
上傳用戶:qweqweqwe
資源簡介:雷達信號處理是雷達系統(tǒng)的重要組成部分。在數(shù)字信號處理技術(shù)飛速發(fā)展的今天,雷達信號處理中也普遍使用數(shù)字信號處理技術(shù)。而現(xiàn)場可編程門陣列(FPGA)在數(shù)字信號處理中的廣泛應用,使得FPGA在雷達信號處理中也占據(jù)了重要地位。 針對脈壓雷達信號處理的FPGA實...
上傳時間: 2013-06-24
上傳用戶:lingzhichao
資源簡介:雷達信號處理是雷達系統(tǒng)的重要組成部分。在數(shù)字信號處理技術(shù)飛速發(fā)展的今天,雷達信號處理中也普遍使用數(shù)字信號處理技術(shù)。而現(xiàn)場可編程門陣列(FPGA)在數(shù)字信號處理中的廣泛應用,使得FPGA在雷達信號處理中也占據(jù)了重要地位。 針對雷達信號處理的設(shè)計與實現(xiàn),...
上傳時間: 2013-04-24
上傳用戶:ylwleon
資源簡介:在船舶交管系統(tǒng)中,雷達信息處理是最重要的組成部分。視頻回波處理中的雜波處理要求實時性很高,大約要在一個距離單元的時間(0.05-0.1us)內(nèi)完成。雜波處理如恒虛警處理本身比較復雜,這類處理過程又要求快速,圖像顯示系統(tǒng)要求及時的把接收到的雷達方位數(shù)據(jù)從...
上傳時間: 2013-07-16
上傳用戶:steele
資源簡介:數(shù)字調(diào)制與編碼 英
上傳時間: 2013-05-17
上傳用戶:eeworm
資源簡介:數(shù)字電路與邏輯設(shè)計 電子教案 doc
上傳時間: 2013-06-08
上傳用戶:eeworm
資源簡介:專輯類-超聲-紅外-激光-無線-通訊相關(guān)專輯-183冊-1.48G 數(shù)字調(diào)制與編碼-690頁-12.4M-英.pdf
上傳時間: 2013-06-03
上傳用戶:gtzj
資源簡介:專輯類-電子基礎(chǔ)類專輯-153冊-2.20G 數(shù)字電路與邏輯設(shè)計-電子教案-15.0M-doc.zip
上傳時間: 2013-04-24
上傳用戶:啊颯颯大師的
資源簡介:隨著現(xiàn)場可編程門陣列(FPGA)在工業(yè)中的廣泛應用,使得基于FPGA數(shù)字信號處理的實現(xiàn)在雷達信號處理中有著重要地位。模型化設(shè)計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設(shè)計門檻,而且縮短了開發(fā)周期,提高了設(shè)計效率。這使得FPGA模型化設(shè)計...
上傳時間: 2013-07-25
上傳用戶:zhangsan123
資源簡介:·應用MATlAB語言處理數(shù)字信號與數(shù)字圖像
上傳時間: 2013-05-25
上傳用戶:jyycc
資源簡介:·《復雜數(shù)字電路與系統(tǒng)的VerilogHDL設(shè)計技術(shù)》
上傳時間: 2013-06-06
上傳用戶:myworkpost
資源簡介:VerilogHDL_數(shù)字設(shè)計與綜合第二版
上傳時間: 2013-12-17
上傳用戶:wangdean1101
資源簡介:fbvdxn,LED電源恒壓與恒流的選擇。
上傳時間: 2013-10-17
上傳用戶:taiyang250072
資源簡介:關(guān)于數(shù)字地與模擬地的隔離問題
上傳時間: 2013-11-16
上傳用戶:tangsiyun
資源簡介:數(shù)字電路與邏輯設(shè)計
上傳時間: 2013-11-14
上傳用戶:honyeal
資源簡介:應用MATLAB處理數(shù)字信號與數(shù)字圖象的基礎(chǔ)教程
上傳時間: 2013-10-19
上傳用戶:exxxds
資源簡介:數(shù)字信號與處理實驗的程序
上傳時間: 2015-02-27
上傳用戶:yyyyyyyyyy
資源簡介:應用MATLAB語言處理數(shù)字信號與數(shù)字圖像
上傳時間: 2015-04-18
上傳用戶:it男一枚
資源簡介:visual c++數(shù)字圖像與圖形處理中的光盤內(nèi)容
上傳時間: 2015-04-21
上傳用戶:李彥東