亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

三端穩(wěn)壓管

  • fpga管腳電流電壓設(shè)置

    fpga管腳電流電壓設(shè)置

    標簽: fpga 管腳 電流 電壓設(shè)置

    上傳時間: 2013-11-03

    上傳用戶:u789u789u789

  • FPGA設(shè)計管腳分配注意點

    FPGA設(shè)計管腳分配注意點

    標簽: FPGA 管腳分配

    上傳時間: 2014-12-28

    上傳用戶:franktu

  • 基于Quartus II免費IP核的雙端口RAM設(shè)計實例

      QuartusII中利用免費IP核的設(shè)計   作者:雷達室   以設(shè)計雙端口RAM為例說明。   Step1:打開QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對話框,點擊Next;

    標簽: Quartus RAM IP核 雙端口

    上傳時間: 2014-12-28

    上傳用戶:fghygef

  • EDA技術(shù)實用教程課后答案———潘松版(第三版)

    EDA技術(shù)實用教程課后答案———潘松版(第三版)

    標簽: EDA 實用教程

    上傳時間: 2013-10-23

    上傳用戶:zhaoq123

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現(xiàn)方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點DSP算法實現(xiàn)方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    標簽: Xilinx FPGA 409 DSP

    上傳時間: 2013-11-07

    上傳用戶:defghi010

  • 基于Actel FPGA的雙端口RAM設(shè)計

    基于Actel FPGA 的雙端口RAM 設(shè)計雙端口RAM 芯片主要應(yīng)用于高速率、高可靠性、對實時性要求高的場合,如實現(xiàn)DSP與PCI 總線芯片之間的數(shù)據(jù)交換接口電路等。但普通雙端口RAM 最大的缺點是在兩個CPU發(fā)生競爭時,有一方CPU 必須等待,因而降低了訪問效率。IDT 公司推出的專用雙端口RAM 芯片解決了普通雙端口RAM 內(nèi)部競爭問題,并融合了中斷、旗語、主從功能。它具有存取速度快、功耗低、可完全異步操作、接口電路簡單等優(yōu)點,但缺點也非常明顯,那就是價格太昂貴。為解決IDT 專用雙端口RAM 芯片的價格過高問題,廣州致遠電子有限公司推出了一種全新的基于Actel FPGA 的雙端口RAM 的解決方案。該方案采用Actel FPGA 實現(xiàn),不僅具有IDT 專用雙端口RAM 芯片的所有性能特點,更是在價格上得到了很大改善,以A3P060雙端口RAM 為例,在相同容量(2K 字節(jié))下,其價格僅為IDT 專用芯片的六分之一。

    標簽: Actel FPGA RAM 雙端口

    上傳時間: 2013-10-22

    上傳用戶:blacklee

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設(shè)計目標:當客戶使用內(nèi)存條時,8片分立器件不焊接;當使用直接貼片分立內(nèi)存顆粒時,SODIMM內(nèi)存條不安裝。請問專家:1、在設(shè)計中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調(diào)換? 2、對DDR2數(shù)據(jù)、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進行匹配 和 通過一只49.9歐的電阻連接到0.9V進行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時,DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時,那些參數(shù)必須要達到那些指標DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內(nèi)存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內(nèi)存顆粒,則物理上兩部分是連在一起的,若實際使用時,只安裝內(nèi)存條或只安裝8片內(nèi)存顆粒,是否會造成信號完成性的影響?若有影響,如何控制? 6、SODIMM內(nèi)存條(max:4GB)能否和8片分立器件(max:4GB)組合同時使用,構(gòu)成一個(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應(yīng)該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實際工作電流有多大?工作時候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時,也可能造成阻抗的不同。請教DDR2-667的SODIMM在8層板上的推進疊層?

    標簽: FPGA DDR2 連接 問題討論

    上傳時間: 2013-10-12

    上傳用戶:han_zh

  • 3G安全機制與移動端使用安全研究

    隨著3G應(yīng)用的快速發(fā)展,移動通信系統(tǒng)的安全性至關(guān)重要, 特別是針對安全敏感的應(yīng)用。本文研究了第三代移動通信系統(tǒng)的信息安全機制, 包括第三代移動通信系統(tǒng)面臨的信息安全威脅等。在此基礎(chǔ)上對以3G智能手機為代表的移動終端的安全使用提出了一些方法。

    標簽: 安全機制 移動

    上傳時間: 2013-11-20

    上傳用戶:nairui21

  • 基于PICMG 2.16的24端口千兆以太網(wǎng)交換模塊

    基于PICMG 2.16的24端口千兆以太網(wǎng)交換模塊

    標簽: PICMG 2.16 端口 千兆以太網(wǎng)

    上傳時間: 2013-10-13

    上傳用戶:葉立炫95

  • BB端通訊連接手冊(中文 NB5和7適用)V108-CN5-01

    BB端通訊連接手冊(中文 NB5和7適用)V108-CN5-01

    標簽: NB5 108 01 CN

    上傳時間: 2013-10-18

    上傳用戶:kbnswdifs

主站蜘蛛池模板: 河间市| 民县| 朝阳县| 蓬莱市| 揭西县| 富锦市| 钟祥市| 黄大仙区| 营山县| 永川市| 镇宁| 江口县| 普格县| 长寿区| 墨江| 家居| 长宁县| 宁南县| 军事| 平武县| 泰兴市| 农安县| 吉安县| 师宗县| 潼关县| 金乡县| 循化| 中宁县| 米脂县| 庄河市| 濉溪县| 鲁山县| 武山县| 馆陶县| 无为县| 栾城县| 乾安县| 应城市| 和田县| 丹寨县| 达拉特旗|