亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串聯(lián)機(jī)器人

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-11-06

    上傳用戶:smallfish

  • 基于FPGA的多路高速串并轉換器設計

    高速串并轉換器的設計是FPGA 設計的一個重要方面,傳統設計方法由于采用FPGA 的內部邏輯資源來實現,從而限制了串并轉換的速度。該研究以網絡交換調度系統的FGPA 驗證平臺中多路高速串并轉換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉換器的設計方法和16 路1 :8 串并轉換器的實現。結果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉換器可以實現800 Mbit/ s 輸入信號的串并轉換,并且減少了設計復雜度,縮短了開發周期,能滿足設計要求。關鍵詞:串并轉換;現場可編程邏輯陣列;Xilinx ; ISERDES

    標簽: FPGA 多路 串并轉換

    上傳時間: 2013-11-03

    上傳用戶:王小奇

  • J-Link v8仿真器全制作DIY

    教你如何制作一個J-Link V8仿真器! 已經成功!

    標簽: J-Link DIY 仿真器

    上傳時間: 2013-10-15

    上傳用戶:truth12

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • 基于FPGA的多路高速串并轉換器設計

    高速串并轉換器的設計是FPGA 設計的一個重要方面,傳統設計方法由于采用FPGA 的內部邏輯資源來實現,從而限制了串并轉換的速度。該研究以網絡交換調度系統的FGPA 驗證平臺中多路高速串并轉換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉換器的設計方法和16 路1 :8 串并轉換器的實現。結果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉換器可以實現800 Mbit/ s 輸入信號的串并轉換,并且減少了設計復雜度,縮短了開發周期,能滿足設計要求。關鍵詞:串并轉換;現場可編程邏輯陣列;Xilinx ; ISERDES

    標簽: FPGA 多路 串并轉換

    上傳時間: 2013-11-17

    上傳用戶:hxy200501

  • 串行存儲器拷貝器

    串行存儲器拷貝器

    標簽: 串行存儲器 拷貝器

    上傳時間: 2015-01-21

    上傳用戶:Miyuki

  • sct-1.06 Linux下的串口調試器

    sct-1.06 Linux下的串口調試器

    標簽: Linux 1.06 sct 串口

    上傳時間: 2014-11-30

    上傳用戶:lili123

  • Gserial 串口調試器 gserial

    Gserial 串口調試器 gserial

    標簽: Gserial gserial 串口 調試器

    上傳時間: 2015-02-12

    上傳用戶:er1219

  • 386ex初始化程序。使用中斷、定時器、串口。

    386ex初始化程序。使用中斷、定時器、串口。

    標簽: 386 ex 初始化程序 中斷

    上傳時間: 2015-02-17

    上傳用戶:hphh

  • 各類源程序集錦 硬件介紹:7290 ZLG7290例程* 7290a ZLG7290匯編例程* ell 蜂鳴器音樂例程* uzz 蜂鳴器響例程* eeprom 讀EEPROM并顯示例程* ex26

    各類源程序集錦 硬件介紹:\7290\ ZLG7290例程* \7290a\ ZLG7290匯編例程* \bell\ 蜂鳴器音樂例程* \buzz\ 蜂鳴器響例程* \eeprom\ 讀EEPROM并顯示例程* \ex26a_lcd\ 16×2LCD模塊例程* \ex36a_lcm\ 128×64點陣LCD模塊例程* \KEY_IO\ 直連KEY和LED例程 \led_light\ 直連LED例程* \lin_park\ lin模塊的原碼及例程。 \lin\ LIN總線例程 \rs232\ RS232例程(包括PC端和書上了串口例程) \USB1.1\ USB1.1例程(包括PC端) \RS485\ RS485例程 \USB2.0\ USB2.0例程(有3個,包括PC端) \TCPIP\ 基于ETHERNET的TCPIP例程 \RTC\ 時鐘顯示例程 \CAN_SELF\ CAN自發自收例程 外中斷1 \CAN\ CAN例程 \USBPACK 2.0\ USB2.0PC例程

    標簽: 7290 ZLG EEPROM eeprom

    上傳時間: 2014-12-03

    上傳用戶:Divine

主站蜘蛛池模板: 增城市| 奎屯市| 庆云县| 阳高县| 东乌珠穆沁旗| 虞城县| 赤峰市| 雅安市| 正蓝旗| 弋阳县| 永济市| 岐山县| 新巴尔虎右旗| 开鲁县| 瓮安县| 苗栗市| 蒙山县| 内黄县| 上林县| 高清| 宁津县| 延长县| 甘德县| 灯塔市| 太仓市| 溧阳市| 蓬安县| 佛冈县| 宿州市| 巨野县| 日喀则市| 高平市| 瑞昌市| 景宁| 定南县| 新和县| 东辽县| 杨浦区| 杭锦后旗| 开化县| 嵊泗县|