亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

仿真芯片

  • 基于FPGA的短波數(shù)字信號(hào)調(diào)制解調(diào)

    在衛(wèi)星通信、移動(dòng)通信技術(shù)快速發(fā)展的今天,短波這一最古老和傳統(tǒng)的通信方式不僅沒有被淘汰,還在快速發(fā)展。其通信距離遠(yuǎn)、設(shè)備簡單以及移動(dòng)方便等優(yōu)點(diǎn)被廣泛應(yīng)用于無線通信領(lǐng)域。 數(shù)字調(diào)制技術(shù)作為通信領(lǐng)域中極為重要的一個(gè)方面,也得到了迅速發(fā)展。全數(shù)字調(diào)制解調(diào)技術(shù)的使用使各類現(xiàn)代調(diào)制解調(diào)技術(shù)融合一體,目前國內(nèi)多速率/多制式調(diào)制解調(diào)大多基于通用.DSP實(shí)現(xiàn),支持的速率比較低。由于運(yùn)算量大和硬件參數(shù)的限制,采用通用DSP無法勝任高速率調(diào)制解調(diào)的任務(wù)。現(xiàn)代FPGA可以提供支持以低系統(tǒng)丌銷、低成本實(shí)現(xiàn)高速乘.累加超前進(jìn)位鏈的DSP算法。本文采用理論與實(shí)踐相結(jié)合的方式研究基于FPGA技術(shù)來實(shí)現(xiàn)短波數(shù)字信號(hào)的調(diào)制解調(diào)。通過對(duì)具體的FPGA系統(tǒng)設(shè)計(jì)與調(diào)試,將理論應(yīng)用到實(shí)際中。 本文通過具體的EPlC60240C8芯片作為處理器的FPGA實(shí)驗(yàn)板,研究了短波數(shù)字信號(hào)調(diào)制解調(diào)的設(shè)計(jì)與丌發(fā)過程。分析了現(xiàn)代通信的各種調(diào)制方式.誤碼率。得出了不同的調(diào)制方式的優(yōu)劣性。最后重點(diǎn)提出了QPSK的調(diào)制解調(diào)方法。給出了Qf'SK的調(diào)制解調(diào)框圖、QPSK的SystemView系統(tǒng)仿真、VHDL程序進(jìn)行調(diào)制解調(diào),在OUARTUS上進(jìn)行仿真。然后設(shè)計(jì)AD/DA輸入輸出電路,對(duì)短波數(shù)字信號(hào)進(jìn)行調(diào)制解調(diào)。通過設(shè)計(jì)的AD/DA電路輸入短波數(shù)字信號(hào)進(jìn)行調(diào)制解調(diào),然后輸出原始的模擬信號(hào)。文中還對(duì)比了其他的調(diào)制解調(diào)方式,通過對(duì)比,發(fā)現(xiàn)不同的調(diào)制解調(diào)方式對(duì)短波信號(hào)的影響。最后,通過比較FPGA與DSP在處理高速率、大容量的數(shù)字信號(hào),得出不同的結(jié)論。展示了FPGA在這方面的優(yōu)越性。

    標(biāo)簽: FPGA 短波 數(shù)字信號(hào) 調(diào)制解調(diào)

    上傳時(shí)間: 2013-06-05

    上傳用戶:362279997

  • 基于FPGA的高分辨率圖像采集卡

    隨著計(jì)算機(jī)科學(xué)和視頻技術(shù)的廣泛發(fā)展,數(shù)字圖像采集在電子通信與信息處理領(lǐng)域得到了廣泛的應(yīng)用,例如廣播電視的數(shù)字化、網(wǎng)絡(luò)視頻、監(jiān)視監(jiān)控系統(tǒng)等. 視頻圖像采集卡作為計(jì)算機(jī)視頻應(yīng)用的前端設(shè)備,承擔(dān)著模擬視頻信號(hào)向數(shù)字視頻信號(hào)轉(zhuǎn)換的任務(wù),在多媒體時(shí)代占據(jù)著重要的位置.設(shè)計(jì)一種功能靈活,使用方便,便于嵌入到系統(tǒng)中的視頻信號(hào)采集電路具有重要的實(shí)用意義. 本文首先介紹數(shù)字圖像采集系統(tǒng)的發(fā)展現(xiàn)狀和前景,提出了本次設(shè)計(jì)的目標(biāo): 完成基于PCI總線的高分辨率圖像采集卡設(shè)計(jì).然后簡單介紹了本次設(shè)計(jì)用到的基本理論:數(shù)據(jù)采集理論,特別說明了采樣和量化的定義與區(qū)別,以及量化的幾種方式和量化與AD技術(shù)之間的關(guān)系. 圖像采集系統(tǒng)的基本構(gòu)成,是以數(shù)字信號(hào)處理器為核心,控制外圍的A/D、D/A轉(zhuǎn)換器和外圍存儲(chǔ)器.本文對(duì)比了當(dāng)下流行的DSP芯片和IFPGA芯片作為數(shù)字處理核心的優(yōu)缺點(diǎn),并根據(jù)系統(tǒng)實(shí)際需要,選用FPGA作為數(shù)字信號(hào)處理器.然后列舉了幾款常用A/D視頻芯片,還介紹了SDRAM控制的基本流程,最后提出了系統(tǒng)的整體設(shè)計(jì)方案. 圖像采集卡的硬件設(shè)計(jì)分為A/D前端模擬通道設(shè)計(jì)和FPGA數(shù)字信號(hào)傳輸及外圍電路設(shè)計(jì).本文重點(diǎn)介紹了A/D芯片外圍電路連接和使用方法,對(duì)PCI總線和它的控制電路也做了詳細(xì)闡述.對(duì)圖像采集卡的PCB布局布線也有詳細(xì)說明. 圖像采集卡FPGA內(nèi)部程序構(gòu)成也是本文的一個(gè)重點(diǎn).本次的程序設(shè)計(jì)主要分為數(shù)據(jù)采集模塊,即與A/D接口模塊,數(shù)據(jù)暫存模塊,即SDRAM讀寫控制模塊,數(shù)據(jù)處理模塊和數(shù)據(jù)傳輸模塊,即PCI控制模塊.重點(diǎn)在于對(duì)的SDRAM的連續(xù)讀寫控制和各個(gè)模塊間的協(xié)調(diào)工作.說明了.A/D采集數(shù)據(jù)從接收到存儲(chǔ)詳細(xì)過程,以及對(duì)SDRAM讀寫狀態(tài)機(jī)和PCI總線的操控. 最后介紹了硬件調(diào)試和FPGA程序驗(yàn)證結(jié)果.詳細(xì)說明了以Modelsim為平臺(tái)的前端功能仿真和后端時(shí)序仿真,以及以SignalTapⅡ?yàn)槠脚_(tái),程序下載到FPGA中進(jìn)行的實(shí)時(shí)驗(yàn)證.結(jié)果表明整個(gè)圖像采集系統(tǒng)基本達(dá)到了系統(tǒng)設(shè)計(jì)中所給出的性能指標(biāo),證明了整個(gè)系統(tǒng)設(shè)計(jì)的正確性和合理性.

    標(biāo)簽: FPGA 高分辨率 圖像采集卡

    上傳時(shí)間: 2013-04-24

    上傳用戶:amandacool

  • 高速圖像采集系統(tǒng)的研究與設(shè)計(jì)

    圖像采集是數(shù)字化圖像處理的第一步,開發(fā)圖像采集平臺(tái)是視覺系統(tǒng)開發(fā)的基礎(chǔ)。視覺檢測(cè)的速度是視覺檢測(cè)要解決的關(guān)鍵技術(shù)之一,也是專用圖像處理系統(tǒng)設(shè)計(jì)所要完成的首要目標(biāo)

    標(biāo)簽: 高速圖像采集

    上傳時(shí)間: 2013-04-24

    上傳用戶:waitingfy

  • 雷達(dá)信號(hào)預(yù)處理算法的研究

    在VTS(Vessel Tramc Services船舶交管系統(tǒng))系統(tǒng)中,雷達(dá)信號(hào)的處理器的能力己成為制約雷達(dá)目標(biāo)錄取、跟蹤處理能力和可靠性以及整個(gè)VTS系統(tǒng)工作的主要因素。隨著區(qū)域性VTS的建立,要求將雷達(dá)信號(hào)以最高的質(zhì)量和最低的代價(jià)遠(yuǎn)距離傳輸,而達(dá)到這一要求的關(guān)鍵技術(shù)環(huán)節(jié)一雷達(dá)信息的壓縮處理也將受到雷達(dá)信號(hào)預(yù)處理系統(tǒng)的影響。 因此,研究更有效的VTS雷達(dá)信號(hào)預(yù)處理系統(tǒng)是一項(xiàng)很有價(jià)值和實(shí)際意義的工作。本文是在前人研究成果的基礎(chǔ)上,面向?qū)嶋H應(yīng)用的需求,主要研究VTS雷達(dá)信號(hào)預(yù)處理算法的設(shè)計(jì)方法和實(shí)現(xiàn)手段,設(shè)計(jì)完成了一個(gè)數(shù)字化的雷達(dá)原始信號(hào)實(shí)時(shí)采集與處理系統(tǒng)。 本設(shè)計(jì)主要包括雷達(dá)信號(hào)的采集、雜波抑制處理以及與DSP芯片的信號(hào)傳輸。在硬件結(jié)構(gòu)上,本設(shè)計(jì)采用FPGA完成信號(hào)的采集、CFAR處理和雷達(dá)信號(hào)檢測(cè)器的設(shè)計(jì),將大量的以前需要由DSP芯片來完成的算法移植到FPGA中實(shí)現(xiàn),大大減輕了DSP芯片的工作壓力,也減小了系統(tǒng)的體積。 在算法研究中,設(shè)計(jì)中重點(diǎn)討論了雜波的抑制方法和目標(biāo)的檢測(cè)方法。本文在研究了大量現(xiàn)有的雷達(dá)信號(hào)雜波抑制及信號(hào)檢測(cè)的算法的基礎(chǔ)上,比較了各種算法的優(yōu)劣,最終選擇了一種適合本次設(shè)計(jì)要求的CFAR算法和雙極點(diǎn)濾波雷達(dá)信號(hào)檢測(cè)器在FPGA中實(shí)現(xiàn)。 論文中對(duì)設(shè)計(jì)中所采用的方法給出了理論分析、試驗(yàn)仿真結(jié)果和試驗(yàn)實(shí)際調(diào)試結(jié)果。通過本文所述的設(shè)計(jì)和實(shí)驗(yàn),本文設(shè)計(jì)的雷達(dá)信號(hào)預(yù)處理系統(tǒng)對(duì)雷達(dá)視頻信號(hào)的采集與傳輸都有很好的效果,所選用的雜波處理算法對(duì)雷達(dá)雜波、雨雪雜波和陸地回波都具有較好的抑制作用,能有效地處理雷達(dá)雜波中的尖峰成分,使信噪比得到較大改善。

    標(biāo)簽: 雷達(dá)信號(hào) 法的研究 預(yù)處理

    上傳時(shí)間: 2013-04-24

    上傳用戶:pei5

  • 基于FPGA的頻率域MPEG2碼率轉(zhuǎn)換

    近年來,隨著網(wǎng)絡(luò)技術(shù)的發(fā)展和視頻編碼標(biāo)準(zhǔn)受到廣泛接受,視頻點(diǎn)播、視頻流和遠(yuǎn)程教育等基于網(wǎng)絡(luò)的多媒體業(yè)務(wù)逐漸普及。為了對(duì)擁有不同終端資源,不同接入網(wǎng)絡(luò)以及不同興趣的用戶提供靈活的多媒體數(shù)據(jù)訪問服務(wù),多媒體數(shù)據(jù)的內(nèi)容需要根據(jù)應(yīng)用環(huán)境動(dòng)態(tài)調(diào)整,轉(zhuǎn)碼正是實(shí)現(xiàn)這一挑戰(zhàn)性任務(wù)的關(guān)鍵技術(shù)之一。 視頻轉(zhuǎn)碼對(duì)時(shí)間的要求非常苛刻,以至于用高速的通用微處理器芯片也無法在規(guī)定的時(shí)間內(nèi)完成必要的運(yùn)算。因此,必須為這樣的運(yùn)算設(shè)計(jì)一個(gè)專用的高速硬線邏輯電路,在高速FPGA器件上實(shí)現(xiàn)或制成高速專用集成電路。用高密度的FPGA來構(gòu)成完成轉(zhuǎn)碼算法所需的電路系統(tǒng),實(shí)現(xiàn)專用集成電路的功能,因其成本低、設(shè)計(jì)周期短、功耗小、可靠性高、使用靈活等優(yōu)點(diǎn)而成為適合本課題的最佳選擇。 本文根據(jù)MPEG-2中可變長編碼(VLC)理論,采用了兩級(jí)查找表減少了VLC存儲(chǔ)空間的使用,完成VLC編碼的實(shí)現(xiàn)。根據(jù)MPEG-2中關(guān)于System Packet的定義,針對(duì)FPGA可實(shí)現(xiàn)性,以空間換取復(fù)雜度的減少,實(shí)現(xiàn)了PES包的打包模塊。根據(jù)MPEG-2相應(yīng)的轉(zhuǎn)碼理論,完成了對(duì)系統(tǒng)解碼模塊相應(yīng)的連接和調(diào)試,對(duì)解碼模塊以真實(shí)的bit流進(jìn)行了貼近板級(jí)的情況的仿真。根據(jù)MPEG-2中TM5的算法的局限性,分析得出只需要對(duì)P幀進(jìn)行相應(yīng)處理即可改進(jìn)場(chǎng)景變換對(duì)視頻質(zhì)量的影響,完成對(duì)TM5的算法的改進(jìn)。通過性能估算和電路仿真,各模塊的吞吐率能夠滿足轉(zhuǎn)碼系統(tǒng)的要求。

    標(biāo)簽: MPEG2 FPGA 頻率 碼率

    上傳時(shí)間: 2013-07-22

    上傳用戶:shinesyh

  • 基于FPGA的三相逆變器并聯(lián)技術(shù)研究

    交流電源供電方式正在由集中式向分布式、全功能式發(fā)展,而實(shí)現(xiàn)分布式電源的核心就是模塊的并聯(lián)技術(shù)。多臺(tái)逆變器并聯(lián)可以實(shí)現(xiàn)大容量供電和冗余供電,可大大提高系統(tǒng)的靈活性,使電源系統(tǒng)的體積重量大為降低,同時(shí)其主開關(guān)器件的電流應(yīng)力也可大大減少,從根本上提高了可靠性、降低成本和提高功率密度。本文主要研究逆變器并聯(lián)技術(shù)。 本文首先對(duì)電壓、電流雙閉環(huán)逆變器控制系統(tǒng)進(jìn)行了研究。通過對(duì)傳遞函數(shù)的分析,得到了基于等效輸出阻抗的雙閉環(huán)控制的逆變器并聯(lián)系統(tǒng)模型。在分析逆變器模型的基礎(chǔ)上設(shè)計(jì)了各控制器參數(shù),并通過MATLAB仿真進(jìn)行了驗(yàn)證。根據(jù)上述模型,分析了逆變器并聯(lián)的環(huán)流特性,以及基于有功和無功功率的并聯(lián)控制方案。 隨著電子技術(shù)的不斷發(fā)展,F(xiàn)PGA技術(shù)正在越來越多地用于工程實(shí)踐中。本文在研究SPWM控制技術(shù)的基礎(chǔ)上,應(yīng)用FPGA芯片EP1C12Q240C8實(shí)現(xiàn)了SPWM數(shù)字控制器,用于多模塊逆變器并聯(lián)控制系統(tǒng)。文中給出了仿真結(jié)果和芯片的測(cè)試結(jié)果。 基于FPGA的三相逆變器并聯(lián)數(shù)字控制器的研究具有現(xiàn)實(shí)意義,設(shè)計(jì)具有創(chuàng)新性。仿真和芯片的初步測(cè)試結(jié)果表明:本文設(shè)計(jì)的基于FPGA的逆變器并聯(lián)數(shù)字控制器能夠滿足逆變器并聯(lián)系統(tǒng)的要求。

    標(biāo)簽: FPGA 三相逆變器 并聯(lián) 技術(shù)研究

    上傳時(shí)間: 2013-08-05

    上傳用戶:ccclll

  • 基于FPGA的視頻編碼器的設(shè)計(jì)

    未來的時(shí)代是信息時(shí)代,信息需要通過媒體來進(jìn)行記錄、傳播和獲取。視頻數(shù)據(jù)的壓縮技術(shù)和解壓縮技術(shù)成了多媒體技術(shù)中的關(guān)鍵技術(shù)之一,本論文設(shè)計(jì)的芯片正是基于FPGA實(shí)現(xiàn)視頻編碼器的設(shè)計(jì),主要面向于對(duì)音頻和視頻信號(hào)進(jìn)行壓縮和解壓縮的廣泛場(chǎng)合。 本論文首先對(duì)FPGA技術(shù)做了介紹,主要從FPGA的結(jié)構(gòu)和特點(diǎn),闡述了FPGA設(shè)計(jì)的輸入、綜合、仿真、實(shí)現(xiàn)等,其次介紹了當(dāng)今主流的視頻編碼標(biāo)準(zhǔn),如H.263、H.264。本論文基于FPGA來實(shí)現(xiàn)視頻編碼,提出了視頻編解碼器系統(tǒng)設(shè)計(jì)方案,包括系統(tǒng)設(shè)計(jì)和模塊設(shè)計(jì),最后,文章又提出了圖像預(yù)處理部分和運(yùn)動(dòng)估計(jì)部分的設(shè)計(jì)思想和實(shí)現(xiàn)步驟,其中的運(yùn)動(dòng)估計(jì)設(shè)計(jì)部分是整個(gè)論文的關(guān)鍵,以及通過仿真得到理想的結(jié)果。

    標(biāo)簽: FPGA 視頻編碼器

    上傳時(shí)間: 2013-06-28

    上傳用戶:aa17807091

  • 基于FPGA的視頻圖像檢測(cè)技術(shù)

    在圖像處理及檢測(cè)系統(tǒng)中,實(shí)時(shí)性要求往往影響著系統(tǒng)處理速度的性能。本文在分析研究視頻檢測(cè)技術(shù)及方法的基礎(chǔ)上,應(yīng)用嵌入式系統(tǒng)設(shè)計(jì)和圖像處理技術(shù),以交通信息視頻檢測(cè)系統(tǒng)為研究背景,展開了基于FPGA視頻圖像檢測(cè)技術(shù)的研究與應(yīng)用,通過系統(tǒng)仿真驗(yàn)證了基于FPGA架構(gòu)的圖像并行處理和檢測(cè)系統(tǒng)具有較高的實(shí)時(shí)處理能力,能夠準(zhǔn)確并穩(wěn)定地檢測(cè)出運(yùn)動(dòng)目標(biāo)的信息。可見FPGA對(duì)提高視頻檢測(cè)及處理的實(shí)時(shí)性是一個(gè)較好的選擇。 本文主要研究的內(nèi)容有: 1.分析研究了視頻圖像檢測(cè)技術(shù),針對(duì)傳統(tǒng)基于PC構(gòu)架和DSP處理器的視頻檢測(cè)系統(tǒng)的弊端,并從可靠性、穩(wěn)定性、實(shí)時(shí)性和開發(fā)成本等因素考慮,提出了以FPGA芯片作為中央處理器的嵌入式并行數(shù)據(jù)處理系統(tǒng)的設(shè)計(jì)方案。 2.應(yīng)用模塊化的硬件設(shè)計(jì)方法,構(gòu)建了新一代嵌入式視頻檢測(cè)系統(tǒng)的硬件平臺(tái)。該系統(tǒng)由異步FIFO模塊、圖像空間轉(zhuǎn)換模塊、SRAM幀存控制模塊、圖像預(yù)處理模塊和圖像檢測(cè)模塊等組成,較好地解決了圖像采樣存儲(chǔ)、處理和傳輸?shù)膯栴},并為以后系統(tǒng)功能的擴(kuò)展奠定了良好的基礎(chǔ)。 3.在深入研究了線性與非線性濾波幾種圖像處理算法,分析比較了各自的優(yōu)缺點(diǎn)的基礎(chǔ)上,本文提出一種適合于FPGA的快速圖像中值濾波算法,并給出該算法的硬件實(shí)現(xiàn)結(jié)構(gòu)圖,應(yīng)用VHDL硬件描述語言編程、實(shí)現(xiàn),仿真結(jié)果表明,快速中值濾波算法的處理速度較傳統(tǒng)算法提高了50%,更有效地降低了系統(tǒng)資源占用率和提高了系統(tǒng)運(yùn)算速度,增強(qiáng)了檢測(cè)系統(tǒng)的實(shí)時(shí)性能。 4.研究了基于視頻的交通車流量檢測(cè)算法,重點(diǎn)討論背景差分法,圖像二值化以及利用直方圖分析方法確定二值化的閾值,并對(duì)圖像進(jìn)行了直方圖均衡處理,提高圖像檢測(cè)精度。并結(jié)合嵌入式系統(tǒng)處理技術(shù),在FPGA系統(tǒng)上研究設(shè)計(jì)了這些算法的硬件實(shí)現(xiàn)結(jié)構(gòu),用VHDL語言實(shí)現(xiàn),并對(duì)各個(gè)模塊及相應(yīng)算法做出了功能仿真和性能分析。 5.系統(tǒng)仿真與驗(yàn)證是整個(gè)FPGA設(shè)計(jì)流程中最重要的步驟,針對(duì)現(xiàn)有仿真工具用手動(dòng)設(shè)置輸入波形工作量大等弊病,本文提出了一種VHDL測(cè)試基準(zhǔn)(TestBench)方法解決系統(tǒng)輸入源仿真問題,用TEXTIO程序包設(shè)計(jì)了MATLAB與FPGA仿真軟件的接口,很好地解決了仿真測(cè)試中因測(cè)試向量龐大而難以手動(dòng)輸入的問題。并將系統(tǒng)的仿真結(jié)果數(shù)據(jù)在MATLAB上還原為圖像,方便了系統(tǒng)測(cè)試結(jié)果的分析與調(diào)試。系統(tǒng)測(cè)試的結(jié)果表明,運(yùn)動(dòng)目標(biāo)的檢測(cè)基本符合要求,可以排除行走路人等移動(dòng)物體(除車輛外)的噪聲干擾,有效地檢測(cè)出正確的目標(biāo)。 本文主要研究了基于FPGA片上系統(tǒng)的圖像處理及檢測(cè)技術(shù),針對(duì)FPGA技術(shù)的特點(diǎn)對(duì)某些算法提出了改進(jìn),并在MATLAB、QuartusⅡ和ModelSim軟件開發(fā)平臺(tái)上仿真實(shí)現(xiàn),仿真結(jié)果達(dá)到預(yù)期目標(biāo)。本文的研究對(duì)智能化交通監(jiān)控系統(tǒng)的車流量檢測(cè)做了有益探索,對(duì)其他場(chǎng)合的圖像高速處理及檢測(cè)也具有一定的參考價(jià)值。

    標(biāo)簽: FPGA 視頻圖像 檢測(cè)技術(shù)

    上傳時(shí)間: 2013-07-13

    上傳用戶:woshiayin

  • 基于FPGA的數(shù)字射頻存儲(chǔ)器設(shè)計(jì)

    數(shù)字射頻存儲(chǔ)器(Digital Radio FreqlJencyr:Memory DRFM)具有對(duì)射頻信號(hào)和微波信號(hào)的存儲(chǔ)、處理及傳輸能力,已成為現(xiàn)代雷達(dá)系統(tǒng)的重要部件。現(xiàn)代雷達(dá)普遍采用了諸如脈沖壓縮、相位編碼等更為復(fù)雜的信號(hào)處理技術(shù),DRFM由于具有處理這些相干波形的能力,被越來越廣泛地應(yīng)用于電子對(duì)抗領(lǐng)域作為射頻頻率源。目前,國內(nèi)外對(duì)DRFM技術(shù)的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲(chǔ)容量等方面,還不能滿足現(xiàn)代雷達(dá)信號(hào)處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現(xiàn)有的研究基礎(chǔ)上提出了一種便于工程實(shí)現(xiàn)的設(shè)計(jì)方法,給出了基于現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array FPGA)實(shí)現(xiàn)的幅度量化DRFM設(shè)計(jì)方案。本方案的采樣率為1 GHz、采樣精度12位,具體實(shí)現(xiàn)是采用4個(gè)采樣率為250 MHz的ADC并行交替等效時(shí)間采樣以達(dá)到1 GHz的采樣率。單通道內(nèi)采用數(shù)字正交采樣技術(shù)進(jìn)行相干檢波,用于保存信號(hào)復(fù)包絡(luò)的所有信息。利用FPGA器件實(shí)現(xiàn)DRFM的控制器和多路采樣數(shù)據(jù)緩沖器,采用硬件描述語言(Very High Speed}lardware Description Language VHDL)實(shí)現(xiàn)了DRFM電路的FPGA設(shè)計(jì)和功能仿真、時(shí)序分析。方案中采用了大量的低壓差分信號(hào)(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統(tǒng)的功耗,提高了系統(tǒng)工作的可靠性。本文最后對(duì)采用的數(shù)字信號(hào)處理算法進(jìn)行了仿真,仿真結(jié)果證明了設(shè)計(jì)方案的可行性。 本文提出的基于FPGA的多通道DRFM系統(tǒng)與基于專用FIFO存儲(chǔ)器的DRFM相比,具有更高的性能指標(biāo)和優(yōu)越性。

    標(biāo)簽: FPGA 數(shù)字射頻 存儲(chǔ)器

    上傳時(shí)間: 2013-06-01

    上傳用戶:lanwei

  • 基于FPGA的數(shù)字下變頻研究實(shí)現(xiàn)

    本文主要對(duì)數(shù)字下變頻器的FPGA實(shí)現(xiàn)方法進(jìn)行了研究分析,重點(diǎn)完成了其主要模塊的設(shè)計(jì)驗(yàn)證,最后進(jìn)行了初步的系統(tǒng)級(jí)驗(yàn)證。目標(biāo)任務(wù)是利用FPGA實(shí)現(xiàn)一個(gè)單通道專用數(shù)字下變頻芯片,以目前得到廣泛應(yīng)用的、代表單通道DDC器件領(lǐng)先水平的產(chǎn)品——美國Intersil公司的HSP50214B為設(shè)計(jì)目標(biāo),在整體結(jié)構(gòu)和一些參數(shù)上參考了該芯片的設(shè)計(jì)。 本文在深入學(xué)習(xí)軟件無線電理論基礎(chǔ)、數(shù)字信號(hào)處理的相關(guān)等相關(guān)知識(shí)的基礎(chǔ)上,分析研究了基于FPGA的軟件無線電數(shù)字下變頻技術(shù)實(shí)現(xiàn)方法,設(shè)計(jì)實(shí)現(xiàn)的主要工作是設(shè)定整體系統(tǒng)方案、進(jìn)行模塊劃分和接口定義;對(duì)各個(gè)設(shè)計(jì)中主要的相關(guān)算法進(jìn)行分析比較,確定模塊的實(shí)現(xiàn)方式;運(yùn)用FPGA的設(shè)計(jì)方法,完成數(shù)字下變頻器中NCO、CIC積分梳狀濾波抽取器和FIR濾波器等關(guān)鍵模塊分析設(shè)計(jì)、及其仿真等;最后在Altera公司的StratixII EP2S60的專用開發(fā)板上進(jìn)行系統(tǒng)的初步調(diào)試與測(cè)試。由于系統(tǒng)的復(fù)雜性、時(shí)間和個(gè)人精力等因素,本文完成了模塊的邏輯設(shè)計(jì)及仿真驗(yàn)證,系統(tǒng)總體的整合、仿真驗(yàn)證還未徹底完成。但是已經(jīng)得到驗(yàn)證結(jié)果表明,此次的設(shè)計(jì)結(jié)構(gòu)和思想是正確的,本人下一步需要做的工作就是完成系統(tǒng)整體的仿真和驗(yàn)證,并將其功能加以完善。

    標(biāo)簽: FPGA 數(shù)字下變頻

    上傳時(shí)間: 2013-04-24

    上傳用戶:sunjet

主站蜘蛛池模板: 蕲春县| 曲麻莱县| 田阳县| 德格县| 江津市| 沙雅县| 尖扎县| 墨竹工卡县| 大名县| 宝丰县| 礼泉县| 福安市| 美姑县| 同江市| 清苑县| 莫力| SHOW| 遵义市| 正安县| 茌平县| 塔城市| 华池县| 墨江| 天峨县| 吉安县| 广东省| 天台县| 西乌| 三江| 常德市| 讷河市| 靖远县| 合川市| 遵义市| 沾化县| 调兵山市| 祁东县| 揭东县| 东台市| 尤溪县| 东安县|