亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

仿真芯片

  • 基于FPGA的數字視頻光纖傳輸系統

    隨著計算機技術和通信技術的迅速發展,數字視頻在信息社會中發揮著越來越重要的作用,視頻傳輸系統已經被廣泛應用于交通管理、工業監控、廣播電視、銀行、商場等多個領域。同時,FPGA單片規模的不斷擴大,在FPGA芯片內部實現復雜的數字信號處理系統也成為現實,因此采用FPGA實現視頻壓縮和傳輸已成為一種最佳選擇。 本文將視頻壓縮技術和光纖傳輸技術相結合,設計了一種基于無損壓縮算法的多路數字視頻光纖傳輸系統,系統利用時分復用和無損壓縮技術,采用串行數字視頻傳輸的方式,可在一根光纖中同時傳輸8路以上視頻信號。系統在總體設計時,確定了基于FPGA的設計方案,采用ADI公司的AD9280和AD9708芯片實現A/D轉換和D/A轉換,在FPGA里實現系統的時分復用/解復用、視頻數據壓縮/解壓縮和線路碼編解碼,利用光收發一體模塊實現電光轉換和光電轉換。視頻壓縮采用LZW無損壓縮算法,用Verilog語言設計了壓縮模塊和解壓縮模塊,利用Xilinx公司的IP核生成工具Core Generator生成FIFO來緩存壓縮/解壓縮單元的輸入輸出數據,光纖線路碼采用CIMT碼,設計了編解碼模塊,解碼過程中,利用數字鎖相環來實現發射與接收的幀同步,在ISE8.2和Modelsim仿真環境下對FPGA模塊進行了功能仿真和時序仿真,并在Spartan-3E開發板和視頻擴展板上完成了系統的硬件調試與驗證工作,實驗證明,系統工作穩定,圖像清晰,實時傳輸效果好,可用于交通、安防、工業監控等多個領域。 本文將視頻壓縮和線路碼編解碼在FPGA里實現,利用FPGA的并行處理優勢,大大提高了系統的處理速度,使系統具有集成度高、靈活性強、調試方便、抗干擾能力強、易于升級等特點。

    標簽: FPGA 數字視頻 光纖傳輸系統

    上傳時間: 2013-04-24

    上傳用戶:gzming

  • 四路同步數據采集和處理系統的設計

    數字信號處理是信息科學中近幾十年來發展最為迅速的學科之一。常用的實現高速數字信號處理的器件有DSP和FPGA。FPGA具有集成度高、邏輯實現能力強、速度快、設計靈活性好等眾多優點,尤其在并行信號處理能力方面比DSP更具優勢。在信號處理領域,經常需要對多路信號進行采集和實時處理,為解決這一問題,本文設計了基于FPGA的數據采集和處理系統。 本文首先介紹數字信號處理系統的組成和數字信號處理的優點,然后通過FFT算法的比較選擇和硬件實現方案的比較選擇,進行總體方案的設計。在硬件方面,特別討論了信號調理模塊、模數轉換模塊、FPGA芯片配置等功能模塊的設計方案和硬件電路實現方法。信號處理單元的設計以Xilinx ISE為軟件平臺,采用VHDL和IP核的方法,設計了時鐘產生模塊、數據滑動模塊、FFT運算模塊、求模運算模塊、信號控制模塊,完成信號處理單元的設計,并采用ModelSim仿真工具進行相關的時序仿真。最后利用MATLAB對設計進行驗證,達到技術指標要求。

    標簽: 同步數據采集 處理系統

    上傳時間: 2013-07-07

    上傳用戶:小火車啦啦啦

  • 圖像處理算法研究及硬件設計

    隨著圖像分辨率的越來越高,軟件實現的圖像處理無法滿足實時性的需求;同時FPGA等可編程器件的快速發展使得硬件實現圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國內外的一個熱門領域。 本文在FPGA平臺上,用Verilog HDL實現了一個研究圖像處理算法的可重復配置的硬件模塊架構,架構包括PC機預處理和通信軟件,控制模塊,計算單元,存儲器模塊和通信適配模塊五個部分。其中的計算模塊負責具體算法的實現,根據不同的圖像處理算法可以獨立實現。架構為計算模塊實現了一個可添加、移出接口,不同的算法設計只要符合該接口就可以方便的加入到模塊架構中來進行調試和運行。 在硬件架構的基礎上本文實現了排序濾波,中值濾波,卷積運算及高斯濾波,形態學算子運算等經典的圖像處理算法。討論了FPGA的圖像處理算法的設計方法及優化策略,通過性能分析,FPGA實現圖像處理在時間上比軟件處理有了很大的提高;通過結果的比較,發現FPGA的處理結果達到了軟件處理幾乎同等的效果水平。最后本文在實現較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進,提高了算法的可用性,同時為進一步的研究提供了更加便利的平臺。 整個設計都是在ISE8.2和ModelSim第三方仿真軟件環境下開發的,在xilinx的Spartan-3E XC3S500E硬件平臺上實現。在軟件仿真過程中利用了ISE8.2自帶仿真工具和ModelSim結合使用。 本課題為制造FPGA的專用圖像處理芯片做了有益的探索性研究,為實現FPGA為核心處理芯片的實時圖像處理系統有著積極的作用。

    標簽: 圖像處理 算法研究 硬件設計

    上傳時間: 2013-05-30

    上傳用戶:水瓶kmoon5

  • 基于FPGA的實時圖像融合處理系統

    隨著多媒體技術發展,數字圖像處理已經成為眾多應用系統的核心和基礎。圖像處理作為一種重要的現代技術,已經廣泛應用于軍事指揮、大視場展覽、跟蹤雷達、電視會議、導航等眾多領域。因而,實現高分辨率高幀率圖像實時處理的技術不僅具有廣泛的應用前景,而且對相關領域的發展也具有深遠意義。 大視場可視化系統由于屏幕尺寸很大,只有在特制的曲面屏幕上才能使細節得到充分地展現。為了在曲面屏幕上正確的顯示圖像,需要在投影前實時地對圖像進行幾何校正和邊緣融合。而現場可編程門陣列(FPGA)則是用硬件處理實時圖像數據的理想選擇,基于FPGA的圖像處理技術是世界范圍內廣泛關注的研究領域。 本課題的主要工作就是設計一個以FPGA為核心的硬件系統,該系統可對高分辨率高刷新率(1024*768@60Hz)的視頻圖像實時地進行幾何校正和邊緣融合。 論文首先介紹了圖像處理的幾何原理,然后提出了基于FPGA的大視場實時圖像融合處理系統的設計方案和模塊功能劃分。系統分為算法與軟件設計,硬件電路設計和FPGA邏輯設計三個大的部分。本論文主要負責FPGA的邏輯設計。圍繞FPGA的邏輯設計,論文先介紹了系統涉及的關鍵技術,以及使用Verilog語言進行邏輯設計的基本原則。 論文重點對FPGA內部模塊設計進行了詳細的闡述。仲裁與控制模塊是頂模塊的主體部分,主要實現系統狀態機和時序控制;參數表模塊主要實現SDRAM存儲器的控制器接口,用于圖像處理時讀取參數信息。圖像處理模塊是整個系統的核心,通過調用FPGA內嵌的XtremeDSP模塊,高速地完成對圖像數據的乘累加運算。最后論文提出并實現了一種基于PicoBlaze核的12C總線接口用于配置FPGA外圍芯片。 經過對寄存器傳輸級VerilogHDL代碼的綜合和仿真,結果表明,本文所設計的系統可以應用在大視場可視化系統中完成對高分辨率高幀率圖像的實時處理。

    標簽: FPGA 實時圖像 處理系統

    上傳時間: 2013-05-19

    上傳用戶:戀天使569

  • 基于FPGA的視頻圖像處理系統

    隨著電子技術和計算機技術的飛速發展,視頻圖像處理技術近年來得到極大的重視和長足的發展,其應用范圍主要包括數字廣播、消費類電子、視頻監控、醫學成像及文檔影像處理等領域。當前視頻圖像處理主要問題是當處理的數據量很大時,處理速度慢,執行效率低。而且視頻算法的軟件和硬件仿真和驗證的靈活性低。 本論文首先根據視頻信號的處理過程和典型視頻圖像處理系統的構成提出了基于FPGA的視頻圖像處理系統總體框圖;其次選擇視頻轉換芯片SAA7113,完成視頻圖像采集模塊的設計,主要分三步完成:1)配置視頻轉換芯片的工作模式,完成視頻轉化芯片SAA7113的初始化:2)通過分析輸出數據流的格式標準,來識別奇偶場信號、場消隱信號和有效行數據的開始和結束信號三種控制信號,并根據控制信號,用Verilog硬件描述語言編程實現圖像數據的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數據的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環境進行程序測試與運行,并分析仿真結果,驗證了數據采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當的算子,采用工具MATLAB、System Generator for DSP和ISE,利用模塊構建方式,搭建視頻算法平臺,實現圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網表,對資源的消耗做簡要分析。 本論文的創新點是采用新的開發環境System Generator for DSP實現視頻圖像算法。這種開發視頻圖像算法的方式靈活性強、設計周期短、驗證方便、是視頻圖像處理發展的必然趨勢。

    標簽: FPGA 視頻圖像 處理系統

    上傳時間: 2013-07-28

    上傳用戶:lingzhichao

  • 基于FPGA的數字收發機信號處理

    在3G移動通信網絡建設中,如何實現密集城區的無線網絡覆蓋是目前基站的發展方向。目前網絡覆蓋理念的核心思想就把傳統宏基站的基帶處理和射頻部分分離,分成基帶處理單元和射頻拉遠單元兩個設備,這樣既節省空間、降低設置成本,又提高了組網效率。本文研究的數字收發機用于WCDMA基站系統的射頻拉遠單元中,實現移動通信網中射頻信號的傳輸工作。 數字收發機主要由射頻處理部分、模數/數模轉換部分、數字上下變頻處理部分、接口轉換以及數字光模塊組成。本文研究的重點是數字上下變頻處理部分。設計采用軟件無線電的架構和FPGA技術,所設計的數字上下變頻部分可以在不修改硬件電路的基礎上只需修改軟件部分的參數則可實現多種頻率的變頻處理,極大地降低了開發成本,且縮短了開發周期。 根據系統設計的設計要求,以及現有芯片使用情況比較,本文選用Altera公司的:FPGA芯片,應用公司提供的Dspbuilder作為系統級的開發工具,應用Quartus Ⅱ作為綜合、布局布線工具實現數字上下變頻處理部分設計。 本文的主要研究工作包括以下幾個部分: (1)對數字收發機的整體結構進行分析研究,確定數字收發機的實現結構和各個部分的功能; (2)通過對數字上下變頻的相關理論的研究,分析出數字上下變頻的結構、實現方法及性能; (3)通過對數控振蕩器、CIC濾波器、FIR濾波器進行理論研究、內部實現結構以及性能分析,得出具體的參數和仿真實現結構; (4)使用FPGA中的IP核技術來實現數字上下變頻,利用Matlab中Dspbuilder提供的IP核分別進行NCO、CIC、FIR的仿真工作;并得出數字上下變頻的總體仿真實現結果; (5)對高速收發通道進行了研究和設計,根據系統的要求給出了數據幀結構,并采用Altera的第三代FPGA產品Stratix Ⅱ GX系列芯片實現了數字收發機的信號的串并/并串的接口轉換。為后續繼續研究工作奠定基礎。

    標簽: FPGA 數字 收發機 信號處理

    上傳時間: 2013-06-21

    上傳用戶:zhuo0008

  • 基于FPGA控制的高速數據采集系統

    數據采集系統是信號與信息處理系統中不可缺少的重要組成部分,同時也是軟件無線電系統中的核心模塊,在現代雷達系統以及無線基站系統中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現在高性能FPGA平臺上設計SOC系統的思路,本文提出了由高速高精度A/D轉換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數據采集系統設計方案及實現方法。其中FPGA作為本系統的控制核心和傳輸橋梁,發揮了極其重要的作用。通過FPGA不僅完成了系統中全部數字電路部分的設計,并且使系統具有了較高的可適應性、可擴展性和可調試性。 在時序數字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環PLL、觸發器,緩沖器FIFO、計數器等,能夠方便的完成對系統輸入輸出時鐘的精確控制以及根據系統需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內存儲器。可根據系統需要隨時進行設置,并且能夠方便的完成數據格式的合并、拆分以及數據傳輸率的調整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數據傳輸模式。通過FPGA中的宏功能模塊和IP資源實現了對這兩種接口的邏輯控制,可使系統方便的在兩種傳輸模式下進行切換。 在系統工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統工作過程的控制和工作模式的選擇。 在系統調試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統整個傳輸過程中數據的正確性和時序性,并極大的降低了用常規儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節詳細介紹了系統的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統的仿真結果和測試結果給出了分析及討論。最后還附上了系統的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。

    標簽: FPGA 控制 高速數據 采集系統

    上傳時間: 2013-06-09

    上傳用戶:lh25584

  • 語音信號特征參數的提取

    隨著語音技術應用的發展,語音信號數字處理的實時性要求越來越突出。這就要求在系統設計中,對系統的硬件環境要求更高。隨著語音處理算法的日益復雜,用普通處理器對語音信號進行實時處理,已經不能滿足需要。專用語音信號處理芯片能解決實時性的要求,同時對器件的資源要求也是最低的。 論文利用Altera公司的新一代可編程邏輯器件在數字信號處理領域的優勢,對語音信號的常用參數—LPC(線性預測編碼,Linear Predictive Coding)參數提取的FPGA(現場可編程門陣列,Field Programmable Gate Array)實現進行了深入研究。論文首先對語音的離散數學模型和短時平穩特性進行了分析,深入討論了語音線性預測技術。第二,對解線性預測方程組的自相關法和協方差斜格法進行了比較,提出了一種基于協方差斜格法的LPC參數提取系統的總體設計方案。第三,對Altera公司的Cyclon系列可編程器件的內部結構進行了研究,分析了在QuartusⅡ開發平臺上進行FPGA設計的流程。第四,對系統的各個功能模塊進行了設計,所有算法通過Verilog硬件描述語言實現,并對其工作過程進行了詳細的分析。最后,在Altera FPGA目標芯片EP1C6Q240C8上,對LPC參數提取系統進行了仿真驗證。 系統具有靈活的輸入輸出接口,能方便地同其它語音處理模塊相連,構成一個完整的語音處理專用芯片,可以應用于語音編解碼、語音識別等系統。

    標簽: 語音信號 特征 參數

    上傳時間: 2013-04-24

    上傳用戶:TI初學者

  • 快速傅立葉變換(FFT)的FPGA實現

    隨著數字電子技術的發展,數字信號處理的理論和技術廣泛的應用于通訊、語音處理、計算機和多媒體等領域。快速傅立葉變換(FFT)使離散傅立葉變換的運算時間縮短了幾個數量級,在數字信號處理領域被廣泛應用。FFT已經成為現代信號處理的重要手段之一。 現場可編程門陣列(FPGA)是近年來迅速發展起來的新型可編程器件。隨著它的不斷應用和發展,也使電子設計的規模和集成度不斷提高。同時基于FPGA實現FFT的設計方法和思想被提出。本次設計的目的是快速傅立葉變換(FFT)的FPGA實現。 此文在分析了快速傅立葉算法的基礎上,提出了一種頻率抽取基4 FFT的FPGA設計方案,針對現有FFT的FPGA實現過程中蝶形運算需要頻繁乘以多個旋轉因子提出了改進方法,減少了旋轉因子的乘法次數和存儲空間,加快了蝶形運算的速度,設計的地址映射方法,無需運算即可得到所需數據的存放地址,并結合采用乒乓結構和流水線方式,來提高快速傅立葉變換(FFT)FPGA實現的速度。描述了一片FPGA芯片內完成了整個FFT處理器的電路設計,經過模塊時序仿真和數據的驗證及測試,達到工作在50MHz時鐘頻率的設計要求。最后對后續設計做了描述,并對用FPGA實現FFT做了展望。

    標簽: FPGA FFT 傅立葉變換

    上傳時間: 2013-04-24

    上傳用戶:ykykpb

  • 視頻采集與傳輸FPGA實現技術的研究

    FPGA 技術是圖像處理領域的一個重要的研究課題,近年來倍受人們的關注。本文研究了視頻信號的采集、顯示以及通過網絡進行傳輸的方法。并提出了一套基于FPGA 的實現方案。 系統可以分為采集控制模塊、顯示控制模塊和網絡傳輸控制模塊3 部分。視頻信號的采集用到了視頻處理芯片SAA7113,通過FPGA 對其初始化,可以得到經過A/D 轉換的YUV 格式視頻信號,利用采集控制模塊可以將這些視頻信號保存到SRAM 中去。顯示控制模塊讀出SRAM 中的視頻信號,進行YUV 格式到RGB 格式的轉換以及幀頻變換等操作,再利用VGA 顯示芯片THS8134 就可以將采集到的視頻信號在LCD 上顯示出來。基于IEEE802.3 協議的網絡傳輸控制模塊將YUV 格式的視頻信號進行添加報頭、CRC 校驗碼等操作后,將其變成一個MAC 幀,可以在以太網絡中傳輸。 設計選用硬件描述語言Verilog HDL,在開發工具QuartusII 中完成軟核的綜合、布局布線、匯編,并最終在QuartusII 和Active-HDL 中進行時序仿真驗證。 對設計的驗證采取的是由里及外的方式,先對系統主模塊的功能進行驗證,再模擬外部器件對設計的接口進行驗證。驗證流程是功能仿真、時序仿真、板級調試,最終通過了系統測試,驗證了該設計的功能。

    標簽: FPGA 視頻采集 傳輸 實現技術

    上傳時間: 2013-07-21

    上傳用戶:baobao9437

主站蜘蛛池模板: 黎平县| 海城市| 获嘉县| 高平市| 五寨县| 潢川县| 锡林浩特市| 泸定县| 普兰店市| 紫金县| 故城县| 穆棱市| 罗城| 茌平县| 昌吉市| 会理县| 承德县| 通城县| 德阳市| 丰县| 昆山市| 漠河县| 万年县| 巴林右旗| 常宁市| 华安县| 乌兰浩特市| 清新县| 绵阳市| 新河县| 那坡县| 盐城市| 遵义县| 平和县| 焦作市| 郯城县| 泸州市| 东丰县| 抚松县| 会宁县| 塔河县|