制作一個(gè)正弦信號(hào)發(fā)生器的設(shè)計(jì):(1)正弦波輸出頻率范圍:1kHz~10MHz;(2)具有頻率設(shè)置功能,頻率步進(jìn):100Hz;(3)輸出信號(hào)頻率穩(wěn)定度:優(yōu)于10-2;(4)輸出電
標(biāo)簽: 正弦信號(hào)發(fā)生器
上傳時(shí)間: 2013-06-18
上傳用戶:huannan88
二極管簡(jiǎn)易直流穩(wěn)壓電路及故障處理 (2)二極管溫度補(bǔ)償電路及故障處理 (3)二極管控制電路及故障處理 (4)二極管限幅電路及故障處理 (5)二極管開關(guān)電路及故障處理 (6)二極管檢波電路及故障處理 (7)繼電器驅(qū)動(dòng)電路中二極管保護(hù)電路及故障處理
標(biāo)簽: 二極管 應(yīng)用電路
上傳時(shí)間: 2013-04-24
上傳用戶:zwei41
本文對(duì)基于FPGA的CCSDS圖像壓縮和AES加密算法的實(shí)現(xiàn)進(jìn)行了研究。主要完成的工作有: (1)深入研究CCSDS圖像壓縮算法,并根據(jù)其編碼方案,設(shè)計(jì)并實(shí)現(xiàn)了相應(yīng)的編解碼器。從算法性能和硬件實(shí)現(xiàn)復(fù)雜度兩個(gè)方面,將該算法與具有類似算法結(jié)構(gòu)的JPEG2000和SPIHT圖像壓縮算法作比較分析; (2)利用硬件描述語(yǔ)言VerilogHDL實(shí)現(xiàn)CCSDS圖像壓縮算法和AES加密算法; (3)優(yōu)化算法復(fù)雜度較大的功能模塊,如小波變換模塊等。使用雙端口內(nèi)存模塊增加數(shù)據(jù)讀寫速度,利用DSP塊處理核心運(yùn)算單元,從而很大程度上提高了模塊的運(yùn)行速度,并降低了芯片的使用面積; (4)設(shè)計(jì)并實(shí)現(xiàn)系統(tǒng)的模塊級(jí)流水線,在幾乎不增加占用芯片面積的情況下,提高了系統(tǒng)的數(shù)據(jù)吞吐量; (5)在QuartusⅡ和ModelSim仿真環(huán)境下對(duì)該系統(tǒng)進(jìn)行模塊級(jí)和系統(tǒng)級(jí)的功能仿真、時(shí)序仿真和驗(yàn)證。在硬件系統(tǒng)測(cè)試階段,設(shè)計(jì)并實(shí)現(xiàn)FPGA與PC機(jī)的串口通信模塊,提高了系統(tǒng)驗(yàn)證的工作效率。
上傳時(shí)間: 2013-05-19
上傳用戶:1757122702
研制發(fā)射微小衛(wèi)星,是我國(guó)利用空間技術(shù)服務(wù)經(jīng)濟(jì)建設(shè)、造福人類的重要途徑。現(xiàn)代微小衛(wèi)星在短短20年里能取得長(zhǎng)足的發(fā)展,主要取決于微小衛(wèi)星自身的一系列特點(diǎn):重量輕,體積小,成本低,性能高,安全可靠,發(fā)射方便、快捷靈活等。在衛(wèi)星通信系統(tǒng)中,由于傳輸信道的多徑和各種噪聲的影響,信號(hào)在接收端會(huì)引起差錯(cuò),通過(guò)信道編碼環(huán)節(jié),可對(duì)這些不可避免的差錯(cuò)進(jìn)行檢測(cè)和糾正。 在微小衛(wèi)星通信鏈路中,信道編碼器的任務(wù)是差錯(cuò)控制。本文采用符合空間數(shù)據(jù)系統(tǒng)咨詢委員會(huì)CCSDS標(biāo)準(zhǔn)的鏈接碼進(jìn)行信道編碼,即內(nèi)碼為(2,1,6)的卷積碼,外碼為(255,223)的RS碼,中間進(jìn)行交織操作。其中,里德-索羅蒙碼(簡(jiǎn)稱RS碼)是一種重要的非二進(jìn)制BCH碼,是分組碼中糾錯(cuò)能力最強(qiáng)的糾錯(cuò)碼,一次可以糾正多個(gè)突發(fā)錯(cuò)誤,廣泛地用于空間通信中。 本文針對(duì)南京航空航天大學(xué)自行研制的微小衛(wèi)星通信分系統(tǒng)的技術(shù)要求,在用SystemView和C語(yǔ)言仿真的基礎(chǔ)上,用硬件描述語(yǔ)言Verilog設(shè)計(jì)了RS(255,223)編碼器和譯碼器,使用Modelsim軟件進(jìn)行了功能仿真,并通過(guò)Xilinx公司的軟件ISE對(duì)設(shè)計(jì)進(jìn)行綜合、布局布線,最后生成可下載的比特流文件下載到Xilinx公司的型號(hào)為XC3S2000的FPGA芯片中,完成了電路的設(shè)計(jì)并實(shí)現(xiàn)了編碼譯碼的功能,表明本文設(shè)計(jì)的信道編解碼器的正確性和實(shí)用性,滿足了微小衛(wèi)星通信分系統(tǒng)的技術(shù)要求。
上傳時(shí)間: 2013-08-01
上傳用戶:lili123
中興電磁兼容設(shè)計(jì)講座(PPT 84)的資料簡(jiǎn)介: 靜電放電抗擾性試驗(yàn)(.2) 射頻電磁場(chǎng)輻射抗擾性試驗(yàn)(.3) 電快速瞬變脈沖群抗擾性試驗(yàn)(.4) 雷擊浪涌抗擾性試驗(yàn)(.5) 射頻場(chǎng)傳導(dǎo)抗擾性試驗(yàn)(.6) 工頻磁場(chǎng)抗擾性試驗(yàn)(.8) 電壓瞬時(shí)跌落,短時(shí)中斷和電壓漸 變的抗擾性試驗(yàn)(.11)
標(biāo)簽: 中興 電磁兼容設(shè)計(jì) 講座
上傳時(shí)間: 2013-06-14
上傳用戶:15510133306
當(dāng)執(zhí)行機(jī)構(gòu)需要的不是控制量的絕對(duì)值,而是控制量的增量(例如去驅(qū)動(dòng) 步進(jìn)電動(dòng)機(jī))時(shí),需要用PID的“增量算法”。 增量式PID控制算法可以通過(guò)(2-4)式推導(dǎo)出。
標(biāo)簽: PID 51單片機(jī) 增量式 控制算法
上傳時(shí)間: 2013-04-24
上傳用戶:haoxiyizhong
本文在闡述卷積碼編解碼器基本工作原理的基礎(chǔ)上,提出了在MAX+PlusⅡ開發(fā)平臺(tái)上基于VHDL語(yǔ)言設(shè)計(jì)(2,1,6)卷積碼編解碼器的方法。
標(biāo)簽: VHDL 語(yǔ)言 卷積碼 編解碼器
上傳時(shí)間: 2013-06-16
上傳用戶:zfh920401
·安裝文件,包含PC程序、固件、電路圖(2個(gè)),在安裝后的目錄內(nèi)
上傳時(shí)間: 2013-07-29
上傳用戶:muhongqing
實(shí)現(xiàn)4種常見波形正弦、三角、鋸齒、方波(A、B)的頻率、幅度可控輸出(方波A的占空比也是可控的),可以存儲(chǔ)任意波形特征數(shù)據(jù)并能重現(xiàn)該波形,還可完成各種波形的線形疊加輸出。
上傳時(shí)間: 2013-04-24
上傳用戶:vendy
S3C2440 ARM得力資料。包含: (1) 原理圖 (2) PCB封裝
上傳時(shí)間: 2013-07-08
上傳用戶:woshini123456
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1