亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可靠性技術(shù)

  • 基于FPGA技術的數控插補器算法

    本課題涉及先進的FPGA技術引入到數控插補時某些算法的改進,主要目的是更好的利用FPGA具有系統芯片化、高可靠性、開發設計周期短等特點,及具有系統內可再編程的性能,來解決目前軟件插補速度慢而硬件插補設計復雜、調整和修...

    標簽: FPGA 數控 算法

    上傳時間: 2013-04-24

    上傳用戶:gjzeus

  • 高可靠性增量式光電編碼器接口

    在知網上下載的,花了不少錢的,很好的資料,拿來和大家一塊學習交流

    標簽: 可靠性 光電編碼器 增量式 接口

    上傳時間: 2013-06-19

    上傳用戶:奇奇奔奔

  • 數字電路

    介紹了數字電路基本知識。包括數字電路基礎和部分微機原理、電子設計可靠性知識。

    標簽: 數字電路

    上傳時間: 2013-06-16

    上傳用戶:himbly

  • 基于DSPFPGA的捷聯慣性導航系統設計

    在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。   為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP...

    標簽: DSPFPGA 捷聯 慣性導航 系統設計

    上傳時間: 2013-07-20

    上傳用戶:zoushuiqi

  • 基于DSPFPGA的捷聯慣性導航系統設計

    在慣性導航系統中,捷聯式慣性導航系統以其體積小、成本低和可靠性高等優點正逐步取代平臺式慣性導航系統,成為慣性導航系統的發展趨勢。    為了適應捷聯慣性導航系統小型化、低成本和高性能的發展方向,本文設計了DSP與FPGA相結合的系統方案:系統采用MEMS器件和高性能A/D轉換器構成慣性信號檢測單元,FPGA進行I/O控制,DSP完成導航計算。方案綜合考慮了系統成本、計算速度、精度、體積等各方面的因素,并通過GPS、磁航向計等信息融合進一步提高導航精度。    數據采集是捷聯慣導系統設計的關鍵,本文數據采集由信號調理、A/D轉換和。FPGA等幾部分組成。其中,FPGA是整個數據采集部分的核心,其主要功能包括:實現了ADC控制邏輯和時序生成;配置了FIFO寄存器,緩沖了ADC與DSP之間的轉換數據;擴展了UART串口,以實現系統的外部信息接口。在完成電路設計的基礎上,對各功能模塊進行了全面的半實物仿真,驗證了系統方案及各主要功能模塊的可行性。    論文簡述了慣性導航系統的應用背景及發展狀況,介紹了捷聯慣導系統的基本原理,設計了基于DSP/FPGA的捷聯慣導系統方案,實現了系統各部分硬件電路以及FPGA功能模塊,并通過搭建硬件驗證平臺和利用第三方仿真軟件,對傳感器的性能以及FPGA各功能模塊進行了較全面的驗證和仿真。結果表明:基于DSP/FPGA的捷聯慣導系統能夠滿足應用的要求,并在小型化、低成本和高性能等方面有一定的優勢。

    標簽: DSPFPGA 捷聯 慣性導航 系統設計

    上傳時間: 2013-04-24

    上傳用戶:1966640071

  • 基于FPGA的PCI接口的設計

    PCI(Peripheral Component Interconnect)局部總線是微型計算機中處理器、存儲器與外圍控制部件、擴展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點,在各種計算機總線標準占有重要地位,基于PCI標準的接口設計已經成為相關項目開發中的一個重要的選擇。    目前,現場可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應用。由于其具有規模大,開發過程投資小,可反復編程,且支持軟硬件協同設計等特點,因此已逐步成為復雜數字硬件電路設計的首選。    PCI接口的開發有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實際需要的考慮,采用第二種方法進行設計。    本論文采用自上而下(Top-To-Down)和模塊化的設計方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設計了一個PCI接口核,并通過自行設計的試驗板對其進行驗證。為使設計準確可靠,在具體模塊的設計中廣泛采用流水線技術和狀態機的方法。    論文最終設計完成了一個33M32位的PCI主從接口,并把它作為以NIOSⅡ為核心的SOPC片內外設,與通用計算機成功進行了通訊。    論文對PCI接口進行了功能仿真,仿真結果和PCI協議的要求一致,表明本論文設計正確。把設計下載進FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號實際波形,波形顯示PCI接口能夠滿足本設計中系統的需要。本文最后還給出試驗板的具體設計步驟及驅動程序的安裝。

    標簽: FPGA PCI 接口的設計

    上傳時間: 2013-07-28

    上傳用戶:372825274

  • FIFO FPGA

    異步FIFO是一種先進先出的電路,使用在需要產時數據接口的部分,用來存儲、緩沖在兩個異步時鐘之間的數據傳輸。在異步電路中,由于時鐘之間周期和相位完全獨立,因而數據的丟失概率不為零。如何設計一個高可靠性、高速的異步FIFO電路便成為一個難點。本設計介紹解決這一問題的一種方法。本設計采用VHDL語言的形式,在QuartusII的開發平臺下完成,繼而下載到FPGA中實現。

    標簽: FIFO FPGA

    上傳時間: 2013-07-30

    上傳用戶:muyehuli

  • 高壓貼片電容選型和規格型號大全

    1.利用貼片陶瓷電容器介質層的薄層化和多層疊層技術,使電容值大為擴大 2.單片結構保證有極佳的機械性強度及可靠性 3.極高的精確度,在進行自動裝配時有高度的準確性 4.因僅有陶瓷和金屬構成,故即便在高溫,低溫環境下亦無漸衰的現象出現,具有較強可靠性與穩定性 5.低集散電容的特性可完成接近理論值的電路設計 6.殘留誘導系數小,確保上佳的頻率特性 7.因電解電容器領域也獲得了電容,故使用壽命延長,更造于具有高可靠性的電源 8.由于ESR低,頻率特性良好,故最適合于高頻,高密度類型的電源

    標簽: 貼片電容 規格 型號 選型

    上傳時間: 2013-04-24

    上傳用戶:hull021

  • 基于FPGA的視頻壓縮系統預處理模塊設計

    · 摘要:  在視頻壓縮系統中,視頻解碼器輸出的BT.656數據流不便于TMS320C6416等通用DSP直接進行處理.本文介紹了一種基于FPGA+DSP構架的視頻采集方案,通過對FPGA的靈活配置,對輸入的BT.656格式視頻信號進行預處理和緩沖.系統采用TI的TMS320C6416作為核心DSP,實現了高可靠性的視頻壓縮. 

    標簽: FPGA 視頻壓縮 模塊設計

    上傳時間: 2013-07-15

    上傳用戶:zhenyushaw

  • 基于FPGA的CCD探測系統

    隨著圖像采集系統的廣泛應用,人們對CCD探測系統的要求日益提高。傳統的CCD探測系統由于結構復雜,造價較高,己不能滿足日益廣泛的應用需要。本文設計了一套基于單片FPGA的小型化與經濟化的CCD探測系統,能夠滿足空間光強的測量并實現光信號的識別和處理。    本文研究了CCD探測系統的基本結構。設計了基于單片FPGA的CCD探測系統的硬件電路原理圖,完成了硬件電路板制作與調試。系統FPGA選用Altera公司的低成本FPGA芯片EP2C20Q240,電路板采用雙層板設計,實現了CCD探測系統的小型化與經濟化的目標。利用FPGA器件實現了CCD驅動時序脈沖的設計、實現了單采樣與相關雙采樣的控制程序設計,利用FPGA的數字信號處理功能實現了相關雙采樣的信號處理。基于FPGA的可編程特性,在不改變外部電路的基礎上,通過程序的改變,對CCD驅動頻率、模數轉換器采樣時刻的選擇進行方便調節。系統與上位機的數據傳輸接口采用了網絡傳輸方案,充分發揮了網絡傳輸的遠距離傳輸、遠程訪問、信息共享等優勢,系統采用基于FPGA的NiosⅡ嵌入式處理器系統,通過對其應用軟件的開發,實現了系統與上位機之間數據的可靠性傳輸。

    標簽: FPGA CCD 探測系統

    上傳時間: 2013-08-06

    上傳用戶:hainan_256

主站蜘蛛池模板: 嘉荫县| 宜昌市| 平陆县| 宾阳县| 同仁县| 象山县| 嵊州市| 湟中县| 通州区| 大石桥市| 苍南县| 乌审旗| 上高县| 梧州市| 鲜城| 丽江市| 临西县| 庆安县| 徐闻县| 安丘市| 武安市| 江西省| 杭锦后旗| 林州市| 江达县| 满洲里市| 措勤县| 西乡县| 资中县| 梓潼县| 闽侯县| 房山区| 聂拉木县| 安仁县| 岗巴县| 博罗县| 若羌县| 揭东县| 云南省| 资源县| 达拉特旗|