基于FPGA的8051SOC設(shè)計(jì)
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
專輯類----可編程邏輯器件相關(guān)專輯 基于FPGA的系統(tǒng)設(shè)計(jì)和應(yīng)用研究-72頁(yè)-3.1M.rar
上傳時(shí)間: 2013-04-24
上傳用戶:123456wh
專輯類----單片機(jī)專輯 基于FPGA的8051SOC設(shè)計(jì)-76頁(yè)-4.3M.rar
上傳時(shí)間: 2013-07-23
上傳用戶:zjf3110
專輯類-可編程邏輯器件相關(guān)專輯-96冊(cè)-1.77G 基于FPGA的系統(tǒng)設(shè)計(jì)和應(yīng)用研究-72頁(yè)-3.1M.pdf
上傳時(shí)間: 2013-04-24
上傳用戶:2007yqing
專輯類-單片機(jī)專輯-258冊(cè)-4.20G 基于FPGA的8051SOC設(shè)計(jì)-76頁(yè)-4.3M.pdf
上傳時(shí)間: 2013-06-06
上傳用戶:liu_yuankang
基于FPGA的防火墻系統(tǒng)設(shè)計(jì)_源碼.part02.rar
標(biāo)簽: FPGA 防火墻 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-06-13
上傳用戶:huxz911
基于FPGA的三相正弦信號(hào)發(fā)生器設(shè)計(jì).rar
標(biāo)簽: FPGA 三相 正弦信號(hào)發(fā)生器
上傳時(shí)間: 2013-06-15
上傳用戶:zq70996813
隨著當(dāng)今科學(xué)技術(shù)的迅猛發(fā)展,數(shù)字圖像處理技術(shù)正在各個(gè)行業(yè)得到廣泛的應(yīng)用,而FPGA技術(shù)的不斷成熟改變了通常采用并行計(jì)算機(jī)或數(shù)字信號(hào)處理器(DSP)、專用集成電路(ASIC)等作為嵌入式處理器的慣例。可編程邏輯器件(FPGA)憑借其較低的開發(fā)成本、較高的并行處理速度、較大的靈活性及其較短的開發(fā)周期等特點(diǎn),在圖像處理系統(tǒng)中有獨(dú)特的優(yōu)勢(shì)。 本文提出了一種基于FPGA的圖像采集處理系統(tǒng)解決方案,并選用低成本高性能的Altera公司的CycloneIII系列FPGA EP3C40F324為核心,設(shè)計(jì)開發(fā)了圖像采集處理的軟硬件綜合系統(tǒng)。文章闡述了如何在FPGA中嵌入NiosII軟核處理器并完成圖像采集處理系統(tǒng)功能的設(shè)計(jì)方案。硬件電路上,系統(tǒng)設(shè)計(jì)了三塊電路板:FPGA核心處理板、圖像采集卡、圖像顯示卡,其中通過(guò)I2C總線對(duì)采集卡的工作模式進(jìn)行配置,在采集模塊控制下,將采集到的圖像數(shù)據(jù)存儲(chǔ)到SDRAM;根據(jù)VGA顯示原理及其時(shí)序關(guān)系,設(shè)計(jì)了VGA顯示輸出控制模塊,合成了VGA工作的控制信號(hào),又根據(jù)VGA顯示器的工業(yè)標(biāo)準(zhǔn),合成VGA接口的水平和幀同步信號(hào)。邏輯硬件上,應(yīng)用SOPCBuilder工具生成了FPGA內(nèi)部的邏輯硬件功能模塊,定制了NiosII IP core、CMOS圖像采集模塊、VGA Controller及其I2C總線接口,系統(tǒng)各模塊間通過(guò)Avalon總線連接起來(lái)。軟件部分,在NiosII內(nèi)核處理器上實(shí)現(xiàn)了彩色圖像顏色空間轉(zhuǎn)換、二值化、形態(tài)學(xué)腐蝕處理及其目標(biāo)定位等算法。實(shí)驗(yàn)結(jié)果證明了本文提出的方案及算法的正確性,可行性。
標(biāo)簽: FPGA 圖像采集 處理系統(tǒng)
上傳時(shí)間: 2013-08-05
上傳用戶:woshiyaosi
隨著計(jì)算機(jī)和微電子技術(shù)的飛速發(fā)展,基于數(shù)字信號(hào)處理的示波器、信號(hào)發(fā)生器、邏輯分析儀和頻譜分析儀等測(cè)量?jī)x器已經(jīng)應(yīng)用到各個(gè)領(lǐng)域并且發(fā)揮著重要作用,但這些儀器昂貴的價(jià)格阻礙了它們的普遍使用。 本文針對(duì)電子測(cè)量?jī)x器技術(shù)發(fā)展和普及的情況,結(jié)合用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理的優(yōu)勢(shì),研究一種基于FPGA的輔助性獨(dú)立電予測(cè)量?jī)x器的軟件系統(tǒng)。這種儀器可以作為數(shù)模混合電路測(cè)試和驗(yàn)證的工具,用來(lái)觀察模擬信號(hào)波形、數(shù)字信號(hào)時(shí)序波形、模擬信號(hào)的幅度頻譜,也可以用來(lái)產(chǎn)生DDS信號(hào)。在硬件選擇上,使用具有Altera公司CycloneⅡ器件的平臺(tái)來(lái)實(shí)現(xiàn)單片DSP系統(tǒng),這種芯片成本低廉、工作速度快、技術(shù)兼容性好;在軟件設(shè)計(jì)上,采用基于FPGA的可編程數(shù)字邏輯設(shè)計(jì)方法,這種方法具有開發(fā)難度小、功能擴(kuò)展簡(jiǎn)單等優(yōu)點(diǎn)。設(shè)計(jì)中采用的關(guān)鍵技術(shù)包括:基于FPGA和IP Core的Verilog HDL設(shè)計(jì)、數(shù)據(jù)采集、數(shù)據(jù)存儲(chǔ)、數(shù)據(jù)處理以及數(shù)據(jù)波形的實(shí)時(shí)顯示。對(duì)這些技術(shù)的研究探討不僅有理論研究?jī)r(jià)值,在科學(xué)實(shí)驗(yàn)和產(chǎn)品設(shè)計(jì)中同樣具有重要的實(shí)用價(jià)值。系統(tǒng)的設(shè)計(jì)以低資源、高性能為目標(biāo),設(shè)計(jì)中采用了科學(xué)的模塊劃分、設(shè)計(jì)與集成的方法,在保持原四種信號(hào)處理功能不變的前提下,盡量多的節(jié)約各種FPGA資源,為實(shí)現(xiàn)低成本的輔助電子測(cè)量?jī)x器提供了可能。
標(biāo)簽: FPGA 多功能電子 測(cè)量系統(tǒng)
上傳時(shí)間: 2013-06-05
上傳用戶:love_stanford
基于FPGA的數(shù)字視頻信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
標(biāo)簽: FPGA 數(shù)字視頻 信號(hào)發(fā)生器
上傳時(shí)間: 2013-04-24
上傳用戶:sclyutian
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1