亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

基于IEEE 1394總線的高速相機數(shù)據(jù)傳輸方案設計

  • 基于ARMDSP協作架構的射頻IC卡無線手持POS機的設計

    隨著金融行業的不斷發展,IC智能卡正在并已經融入當今信息技術的主流,人們已愈來愈多地開始接受和使用IC智能卡。根據應用環境的不同,傳統的IC卡讀寫機具可以分為兩種:座式IC卡讀寫器和IC卡手持POS機。無線局域網、嵌入式系統和生物鑒別三種技術相結合的IC卡手持POS機是一種很好的方式。因此我們提出了一種基于ARM+DSP協作架構的射頻IC卡無線手持POS機設計方案。 本文首先介紹了ARM+DSP嵌入式系統,指紋識別技術和無線數傳技術,提出了ARM+DSP協作架構的雙處理器連接方案。之后,給出了系統的總體結構圖,包括硬件部分和軟件部分。 硬件部分為ARM和DSP兩個子系統,分別以LPC2210和TMS320VC54025為核心,加上存儲器和各種外設。詳細說明了兩個CPU通過HPI主機方式進行通信、主機系統的主控處理器LPC2210外設的接口電路設計。 軟件部分包括嵌入式μ C/OS-Ⅱ移植要點,任務設計,驅動程序設計等。詳細說明了在嵌入式μ C/OS-Ⅱ平臺中,顯示任務,鍵盤任務和IC卡讀寫任務設計過程以及它們的驅動程序的代碼的編寫。 本課題的研究己取得階段性成果,能夠實現一些基本的功能。

    標簽: ARMDSP POS 架構 射頻

    上傳時間: 2013-06-07

    上傳用戶:黑漆漆

  • 基于FPGA和PCI總線的WCDMA信號采集卡的研制

      本論文利用FPGA可編程邏輯器件和硬件描述語言Verilog,采用自頂向下的設計方法,開發了一款基于PCI總線的高速數據采集卡。本數據采集系統中,采用PLX公司生產的PLX9080作為PCI總線接口芯片。用4片每片容量為8MB的SDRAM作為數據采集的前端和PCI總線的數據緩沖。用ALTERA公司生產的Cyclone系列FPGA實現PCI接口芯片PLX9080的時序邏輯、對數據采集通道的前端控制以及對SDRAM的讀寫控制。  在本論文將重點放在了用硬件描述語言Verilog進行FPGA硬件邏輯編程上。本論文按照自頂向下的設計方法,詳細論述了PCI接口轉化電路模塊、SDRAM存儲片子讀寫控制電路模塊、FPGA內部寄存器讀寫控制電路模塊以及用于RF端的自動增益控制電路AGC模塊的設計。  

    標簽: WCDMA FPGA PCI 總線

    上傳時間: 2013-04-24

    上傳用戶:yhm_all

  • 基于ARM核嵌入式系統的AES算法優化

    本文從AES的算法原理和基于ARM核嵌入式系統的開發著手,研究了AES算法的設計原則、數學知識、整體結構、算法描述以及AES存住的優點利局限性。 針對ARM核的體系結構及特點,對AES算法進行了優化設計,提出了從AES算法本身和其結構兩個方面進行優化的方法,在算法本身優化方面是把加密模塊中的字節替換運算、列混合運算和解密模塊中的逆列混合運算中原來的復雜的運算分別轉換為簡單的循環移位、乘和異或運算。在算法結構優化方面是在輸入輸山接口上采用了4個32位的寄存器對128bits數據進行了并行輸入并行輸出的優化設計;在密鑰擴展上的優化設計是采用內部擴展,即在進行每一輪的運算過程的同時算出下一輪的密鑰,并把下一輪的密鑰暫存在SRAM里,使得密鑰擴展與加/解密運算并行執行;加密和解密優化設計是將輪函數查表操作中的四個操作表查詢工作合并成一個操作表查詢工作,同時為了使加密代碼在解密代碼中可重用,節省硬件資源,在解密過程中采用了與加密相一致的過程順序。 根據上述的優化設計,基于ARM核嵌入式系統的ADS開發環境,提出了AES實現的軟硬件方案、AES加密模塊和解密模塊的實現方案以及測試方案,總結了基于ARM下的高效編程技巧及混合接口規則,在集成開發環境下對算法進行了實現,分別得出了初始密鑰為128bits、192bits和256bits下的加密與解密的結果,并得劍了正確驗證。在性能測試的過程中應用編譯器的優化選項和其它優化技巧優化了算法,使算法具有較高的加密速度。

    標簽: ARM AES 嵌入式系統 算法優化

    上傳時間: 2013-04-24

    上傳用戶:liansi

  • 高速實時數據采集系統的設計與實現

    數據采集處理技術是現代信號處理的基礎,廣泛應用于雷達、聲納、軟件無線電、瞬態信號測試等領域。隨著信息科學的飛速發展,人們面臨的信號處理任務越來越繁重,對數據采集處理系統的要求也越來越高。近年來FPGA由于其設計靈活性、更強的適應性及可重構性,結合SDRAM的高速、大容量、價格優勢,在設計高速實時數據采集系統時受到了廣泛的關注。 本課題重點研究了基于FPGA與DDR2-SDRAM的高速實時數據采集系統的設計與實現技術,為需要大容量存儲器的系統設計提供了新的思路。在深入研究了DDR2-SDRAM器件的基本構造與工作原理的基礎上,結合成熟的商業化IP核,提出了基于FPGA與DDR2-SDRAM的高速實時數據采集系統的設計方案,并從總體設計構想到各邏輯細節實現都進行了詳細描述。根據DDR2-SDRAM的特點,選擇合適的內存調度方案,采用Verilog HDL語言設計實現了該高速實時數據采集系統,并對系統功能進行驗證與分析,結果表明本設計完全能夠滿足系統的性能指標。

    標簽: 高速實時數 采集系統

    上傳時間: 2013-06-24

    上傳用戶:lansedeyuntkn

  • 基于DSP的移相全橋變換器的研究

    · 摘要:  研究了以全橋變換器作為主電路拓撲、以TMS320LF240x系列DSP作主控芯片、以移相控制方式作為控制方案的移相全橋軟開關DC-DC變換器.由DSP發出移相控制信號并經芯片IR2110驅動放大,在移相驅動信號的控制下可以實現全橋變換器主功率開關的ZVS.進行了系統軟件和硬件的設計,并安裝了實驗樣機,實驗結果表明設計方案正確,軟開關效果良好.  

    標簽: DSP 移相全橋 變換器

    上傳時間: 2013-07-25

    上傳用戶:mikesering

  • 基于ADF4111的鎖相環頻率合成器設計

    為得到性能優良、符合實際工程的鎖相環頻率合成器,提出了一種以ADI的仿真工具ADIsimPLL為基礎,運用ADS(Advanced Design System 2009)軟件的快速設計方法。采用此方法設計了頻率輸出為930~960 MHz的頻率合成器。結果表明該頻率合成器的鎖定時間、相位噪聲以及相位裕度等指標均達到了設計目標。

    標簽: 4111 ADF 鎖相環 頻率合成器

    上傳時間: 2013-12-16

    上傳用戶:萍水相逢

  • 帶有增益提高技術的高速CMOS運算放大器設計

    設計了一種用于高速ADC中的高速高增益的全差分CMOS運算放大器。主運放采用帶開關電容共模反饋的折疊式共源共柵結構,利用增益提高和三支路電流基準技術實現一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運放。設計基于SMIC 0.25 μm CMOS工藝,在Cadence環境下對電路進行Spectre仿真。仿真結果表明,在2.5 V單電源電壓下驅動2 pF負載時,運放的直流增益可達到124 dB,單位增益帶寬720 MHz,轉換速率高達885 V/μs,達到0.1%的穩定精度的建立時間只需4 ns,共模抑制比153 dB。

    標簽: CMOS 增益提高 運算 放大器設計

    上傳時間: 2014-12-23

    上傳用戶:jiiszha

  • 基于ATmega48的3相無刷電機的控制方法

    介紹了采用ATmega48單片機實現三相無刷直流電機控制器的方法。利用Atmega48獲得帶死區的脈寬調制(PWM)、霍爾傳感器的換相處理、正弦驅動信號的產生和電機轉速的控制等功能。采用該方法的優點是所需的外圍器件少,成本低。 Abstract:  The method of 3-phase brushless DC motor control based on ATmega48 is presented in this paper.The system uses ATmega48 to generate PWM signals with dead-time, hall sensors signals commutation,sine driving signal and rotational speed of motor.Using this method,the needed external devices are few, the cost is low.

    標簽: ATmega 48 無刷電機 控制方法

    上傳時間: 2013-12-09

    上傳用戶:330402686

  • 基于CPLD與單片機的高速數據采集系統

    本文針對新型匝間耐壓測試儀中需要高速采集數據的問題提出了一種結合CPLD 與單片機的高速數據采集系統設計方案。CPLD 產生A/D 芯片的控制時序以及SRAM 的讀寫控制時序,單片機輸出給CPLD控制A/D 轉換的啟動信號,并通過CPLD 讀取SRAM 中的采樣數據。該系統具有較好的可移植性。

    標簽: CPLD 單片機 高速數據 采集系統

    上傳時間: 2013-11-15

    上傳用戶:狗日的日子

  • NiosⅡ和USB接口的高速數據采集卡設計

    基于fpga的高速數據采集卡設計制作

    標簽: Nios USB 接口 高速數據

    上傳時間: 2014-12-28

    上傳用戶:cx111111

主站蜘蛛池模板: 武川县| 二手房| 哈巴河县| 沁水县| 彭泽县| 鄄城县| 陵水| 屏东县| 石渠县| 资源县| SHOW| 涟源市| 东丰县| 钟山县| 邻水| 长乐市| 开原市| 天峻县| 佳木斯市| 苗栗县| 即墨市| 麟游县| 景谷| 赞皇县| 土默特右旗| 永泰县| 游戏| 永顺县| 连云港市| 南岸区| 三穗县| 唐河县| 霍林郭勒市| 宁夏| 奈曼旗| 凤庆县| 安庆市| 凤山县| 武定县| 荆门市| 固原市|