采用自動增益控制(AGC)技術實現(xiàn)的寬頻帶放大器在雷達系統(tǒng)及其他相關電子領域有著廣泛的應用。 本文詳細討論了基于FPGA和可編程增益放大器(PGA)實現(xiàn)的自動增益控制寬帶視頻放大器的設計及實現(xiàn)方法。首先給出了自動增益控制寬帶放大器取樣反饋、數(shù)字控制部分的多種實現(xiàn)方案,并根據(jù)實際應用情況及性能指標要求進行了方案論證。接著,分別介紹了模擬通道部分、數(shù)字取樣模塊、FPGA邏輯控制模塊及數(shù)模轉換模塊,包括它們的芯片選擇、實現(xiàn)方法和注意事項等。最后,對FPGA邏輯控制模塊進行了功能分解,并以XilinxISE和Modelsim為開發(fā)平臺完成了其子模塊的程序設計及相關階段的仿真。 本文實現(xiàn)的電路板可對帶寬達40M的信號進行平穩(wěn)的放大并輸出較平坦的信號波形。同時,該電路板具有自動增益及固定增益選擇能力。當選擇自動增益方式時,增益的改變通過增益同步脈沖觸發(fā),觸發(fā)脈沖可由系統(tǒng)內部周期產(chǎn)生或外部提供。
上傳時間: 2013-06-05
上傳用戶:acon
針對常用電流模式的升壓轉換器結構,提出了一種高精度電流檢測電路。該電路在保證響應速度的 前提下,通過增加電路環(huán)路增益,降低誤差源等方法,提高檢測電路的電流檢測精度。與其他結構電路相 比,有結構簡單,響應速度快,電流檢測精度高的優(yōu)點。基于Chartered 的0.35μm 的3.3 V/13.5 V CMOS 工 藝,使用Spectre 仿真器,對該電路進行了仿真與驗證。結果證明,在輸入電壓為2.5 V~5.5 V,電感電流為 100 mA~500 mA,工作頻率為1 MHz 的情況下,能夠正常穩(wěn)定工作,并且電流精度高達93%。
上傳時間: 2013-04-24
上傳用戶:西伯利亞
新概念51單片機C語言教程.入門、提高、開發(fā)所付源碼
上傳時間: 2013-08-02
上傳用戶:himbly
提高LED顯示屏畫質的驅動電路設計方案 ? 利用驅動芯片快速響應來提升LED顯示屏畫質 解決方案: ? 將同一個時間內輸出電流的脈沖平均打散 ? PCB最好是4層板以上,走線部份越短越好 ? VLED與VCC分開為不同電源 ? VLED及VCC對地端加上一個大的穩(wěn)壓電容
上傳時間: 2013-06-07
上傳用戶:gaoyining
在傳統(tǒng)的數(shù)字傳輸系統(tǒng)中,糾錯編碼與調制是各自獨立設計并實現(xiàn)的,譯碼與解調也是如此。80年代初,Ungerboeck根據(jù)調制解調與糾錯編碼的特點,提出了一種新的思想,稱作網(wǎng)格編碼調制,記為TCM。它是將調制解調與糾錯編碼當成一個整體來設計。它的中心思想是:采用編碼方法將信號空間做最佳分割,使已調信號矢量端點間有最大的距離。這樣就可以在相同發(fā)射功率、相同有效性的條件下提高信息傳輸?shù)目煽啃裕貏e適用于頻帶受限和功率受限信道。它在衛(wèi)星通信和移動通信中的應用又使它成為研究熱點。 本文介紹了TCM編碼調制的基本原理,在此基礎上提出了一種新的TCM編碼的方法;介紹了卷積碼Viterbi譯碼的基本原理和步驟,在此基礎上分析了TCM的Viterbi譯碼的特點;研究了TCM在高斯白噪聲條件下的誤碼性能及其編碼增益,并在MATLAB上仿真來進行驗證;介紹了數(shù)字邏輯設計的基本方法和流程,在此基礎上介紹了基于FPGA的TCM系統(tǒng)的各個模塊。
標簽: FPGA 網(wǎng)格編碼 調制技術
上傳時間: 2013-07-26
上傳用戶:13913148949
自動增益控制電路已廣泛用于各種接收機、錄音機和信號采集系統(tǒng)中,另外在光纖通信、微波通信、衛(wèi)星通信等通信系統(tǒng)以及雷達、廣播電視系統(tǒng)中也得到了廣泛的應用。本課題主要研究應用于音頻放大的前級電
上傳時間: 2013-05-21
上傳用戶:我們的船長
Altium Designer 提高教程
上傳時間: 2013-08-04
上傳用戶:zhangliming420
Protel99四層板入門與提高,高手不必看了。
上傳時間: 2013-04-24
上傳用戶:葉山豪
本文分析了儀表放大器 PGA204/ 205 的工作和增益編程原理,介紹了幾個增益編程的例子,并對使用中的具體問題做了說明。
上傳時間: 2013-07-09
上傳用戶:林魚2016
高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實現(xiàn)了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數(shù)測試方法和測試流程。使用FPGA實現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進行并行測試。 本研究通過在FPGA內部實現(xiàn)ADC測試時域算法和頻域算法相結合的方法來搭建測試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實現(xiàn)。整個測試系統(tǒng)使用Angilent33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內部實現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內的兩個獨立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現(xiàn)了ADC參數(shù)的評估算法。在樣本數(shù)分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實驗結果表明,通過在FPGA內配置2個獨立的參數(shù)計算模塊,可并行地實現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。FPGA片內實時評估算法的實現(xiàn)節(jié)省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復制,就可實現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統(tǒng)。
上傳時間: 2013-06-07
上傳用戶:gps6888