亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

外設接口

  • AXI總線協議的接口信號

    總線接口的詳細介紹,可在可編程邏輯電路上實現

    標簽: AXI 總線協議 接口信號

    上傳時間: 2013-11-02

    上傳用戶:ccccccc

  • 利用Xilinx FPGA和存儲器接口生成器簡化存儲器接口

    FPGA 設計人員在滿足關鍵時序余量的同時力爭實現更高性能,在這種情況下,存儲器接口的設計是一個一向構成艱難而耗時的挑戰。Xilinx FPGA 提供 I/O 模塊和邏輯資源,從而使接口設計變得更簡單、更可

    標簽: Xilinx FPGA 存儲器接口 生成器

    上傳時間: 2013-10-15

    上傳用戶:ecooo

  • 采用低成本FPGA實現高效的低功耗PCIe接口

      白皮書:采用低成本FPGA實現高效的低功耗PCIe接口   了解一個基于DDR3存儲器控制器的真實PCI Express® (PCIe®) Gen1x4參考設計演示高效的Cyclone V FPGA怎樣降低系統總成本,同時實現性能和功耗目標。點擊馬上下載!

    標簽: FPGA PCIe 低功耗 接口

    上傳時間: 2013-11-16

    上傳用戶:huangld

  • 基于FPGA的遠距離實時傳輸接口設計

    為滿足對彈載雷達回波信號、圖像及遙測數據的高速、高容量、遠距離、低功耗、高可靠性等特點的要求。地面測試臺采用LVDS接口,運用FPGA對雷達獲取信號數據進行處理與存儲,通過USB接口將數據上傳到計算機實現數據分析與實驗。實驗結果表明,該方案的傳輸速率600 MBps,很好的滿足了對雷達獲取信號的數據發送和接收的速度要求。

    標簽: FPGA 實時傳輸 接口設計

    上傳時間: 2013-10-17

    上傳用戶:1184599859

  • 基于FPGA的DDR2 SDRAM存儲器用戶接口設計

    使用功能強大的FPGA來實現一種DDR2 SDRAM存儲器的用戶接口。該用戶接口是基于XILINX公司出產的DDR2 SDRAM的存儲控制器,由于該公司出產的這種存儲控制器具有很高的效率,使用也很廣泛,可知本設計具有很大的使用前景。本設計通過采用多路高速率數據讀寫操作仿真驗證,可知其完全可以滿足時序要求,由綜合結果可知其使用邏輯資源很少,運行速率很高,基本可以滿足所有設計需要。

    標簽: SDRAM FPGA DDR2 存儲器

    上傳時間: 2013-11-07

    上傳用戶:GavinNeko

  • 基于FPGA的GPIB接口IP核的研究與設計

    基于FPGA的GPIB接口IP核的研究與設計

    標簽: FPGA GPIB 接口 IP核

    上傳時間: 2013-11-04

    上傳用戶:bensonlly

  • HDB3編解碼器設計

    HDB3(High Density Bipolar三階高密度雙極性)碼是在AMI碼的基礎上改進的一種雙極性歸零碼,它除具有AMI碼功率譜中無直流分量,可進行差錯自檢等優點外,還克服了AMI碼當信息中出現連“0”碼時定時提取困難的缺點,而且HDB3碼頻譜能量主要集中在基波頻率以下,占用頻帶較窄,是ITU-TG.703推薦的PCM基群、二次群和三次群的數字傳輸接口碼型,因此HDB3碼的編解碼就顯得極為重要了[1]。目前,HDB3碼主要由專用集成電路及相應匹配的外圍中小規模集成芯片來實現,但集成程度不高,特別是位同步提取非常復雜,不易實現。隨著可編程器件的發展,這一難題得到了很好地解決。

    標簽: HDB3 編解碼器

    上傳時間: 2013-11-21

    上傳用戶:sy_jiadeyi

  • 基于NiosII軟核處理器的步進電機接口設計

        NiosII軟核處理器是Altera公司開發,基于FPGA操作平臺使用的一款高速處理器,為了適應高速運動圖像采集,提出了一種基于NiosII軟核處理的步進電機接口設計,使用verilog HDL語言完成該接口設計,最后通過QuartusII軟件,給出了實驗仿真結果。

    標簽: NiosII 軟核處理器 步進電機 接口設計

    上傳時間: 2014-12-28

    上傳用戶:jiwy

  • FPGA與ADC數字數據輸出的接口

      現場可編程門陣列(FPGA)與模數轉換器(ADC)數字數據輸出的接口是一項常見的工程設計挑戰。此外,ADC使用多種多樣的數字數據樣式和標準,使這項挑戰更加復雜。本資料將告訴您有關在高速數據轉換器實現方案中使用LVDS的應用訣竅和技巧。

    標簽: FPGA ADC 數字 接口

    上傳時間: 2013-10-09

    上傳用戶:jackgao

  • 用FPGA實現RS485通信接口芯片

    在點對多點主從通信系統中,需要合適的接口形式和通信協議實現主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標準接口形式。當選擇主從多點同步通信方式時,工作過程與幀格式符合HDLC/SDLC協議。介紹了采用VHDL 語言在FPGA 上實現的以HDLC/ SDLC 協議控制為基礎的RS - 485 通信接口芯片。實驗表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實用價值。

    標簽: FPGA 485 RS 通信接口

    上傳時間: 2013-11-02

    上傳用戶:zhf01y

主站蜘蛛池模板: 平安县| 怀宁县| 沂水县| 柳林县| 阜南县| 玉龙| 即墨市| 鸡泽县| 景德镇市| 济南市| 六安市| 鄂托克前旗| 武义县| 偃师市| 中阳县| 资中县| 饶河县| 黑河市| 西充县| 晋州市| 平舆县| 朝阳区| 原阳县| 香格里拉县| 浪卡子县| 平湖市| 马关县| 东宁县| 合水县| 微博| 深泽县| 安丘市| 上高县| 临西县| 绥芬河市| 宽甸| 桐乡市| 洛阳市| 驻马店市| 马山县| 绥德县|