白皮書:采用低成本FPGA實(shí)現(xiàn)高效的低功耗PCIe接口
了解一個(gè)基于DDR3存儲(chǔ)器控制器的真實(shí)PCI Express® (PCIe®) Gen1x4參考設(shè)計(jì)演示高效的Cyclone V FPGA怎樣降低系統(tǒng)總成本,同時(shí)實(shí)現(xiàn)性能和功耗目標(biāo)。點(diǎn)擊馬上下載!
資源簡(jiǎn)介: 白皮書:采用低成本FPGA實(shí)現(xiàn)高效的低功耗PCIe接口 了解一個(gè)基于DDR3存儲(chǔ)器控制器的真實(shí)PCI Express? (PCIe?) Gen1x4參考設(shè)計(jì)演示高效的Cyclone V FPGA怎樣降低系統(tǒng)總成本,同時(shí)實(shí)現(xiàn)性能和功耗目標(biāo)。點(diǎn)擊馬上下載!
上傳時(shí)間: 2013-11-16
上傳用戶:huangld
資源簡(jiǎn)介: 白皮書:采用低成本FPGA實(shí)現(xiàn)高效的低功耗PCIe接口 了解一個(gè)基于DDR3存儲(chǔ)器控制器的真實(shí)PCI Express? (PCIe?) Gen1x4參考設(shè)計(jì)演示高效的Cyclone V FPGA怎樣降低系統(tǒng)總成本,同時(shí)實(shí)現(xiàn)性能和功耗目標(biāo)。點(diǎn)擊馬上下載!
上傳時(shí)間: 2013-10-18
上傳用戶:康郎
資源簡(jiǎn)介:UART是一種廣泛應(yīng)用于短距離、低速、低成本通信的串行傳輸接口.由于常用UART芯片比較復(fù)雜且移植性差,提出一種采用可編程器件FPGA實(shí)現(xiàn)UART的方法, 實(shí)現(xiàn)了對(duì)UART的模塊化設(shè)計(jì).首先簡(jiǎn)要介紹UART的基本特點(diǎn),然后依據(jù)其系統(tǒng)組成設(shè)計(jì)頂層模塊,再采用有限狀態(tài)機(jī)設(shè)計(jì)...
上傳時(shí)間: 2013-12-01
上傳用戶:zuozuo1215
資源簡(jiǎn)介:AVR控制CC1100收發(fā)程序 該模塊采用CC1100是一種低成本真正單片的UHF收發(fā)器,為低功耗無線應(yīng)用而設(shè)計(jì)
上傳時(shí)間: 2017-08-08
上傳用戶:zhichenglu
資源簡(jiǎn)介:8051處理器自誕生起近30年來,一直都是嵌入式應(yīng)用的主流處理器,不同規(guī)模的805l處理器涵蓋了從低成本到高性能、從低密度到高密度的產(chǎn)品。該處理器極具靈活性,可讓開發(fā)者自行定義部分指令,量身訂制所需的功能模塊和外設(shè)接口,而且有標(biāo)準(zhǔn)版和經(jīng)濟(jì)版等多種版本...
上傳時(shí)間: 2013-06-18
上傳用戶:731140412
資源簡(jiǎn)介:FPGA設(shè)計(jì)中的低功耗解決方案\r\nFPGA設(shè)計(jì)中的低功耗解決方案
上傳時(shí)間: 2013-08-10
上傳用戶:zw380105939
資源簡(jiǎn)介:infenion ulc1 pmb7870 datasheet 英飛凌低成本手機(jī)方案中的主CPU PMB7870的數(shù)據(jù)手冊(cè).
上傳時(shí)間: 2013-12-10
上傳用戶:四只眼
資源簡(jiǎn)介:CC1100是一種低成本真正單片的UHF收發(fā)器,為低功耗無線應(yīng)用而設(shè)計(jì)。電路主要設(shè)定為在315、433、868和915MHz的ISM(工業(yè),科學(xué)和醫(yī)學(xué))和SRD(短距離設(shè)備)頻率波段,也可以容易地設(shè)置為300-348 MHz、400-464 MHz和800-928 MHz的其他頻率。 RF收發(fā)器集成了一...
上傳時(shí)間: 2014-10-09
上傳用戶:caixiaoxu26
資源簡(jiǎn)介:FPGA設(shè)計(jì)中的低功耗解決方案 FPGA設(shè)計(jì)中的低功耗解決方案
上傳時(shí)間: 2014-01-12
上傳用戶:xlcky
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)FFT的算法分析,硬件介紹!
上傳時(shí)間: 2013-08-05
上傳用戶:qq1604324866
資源簡(jiǎn)介:FPGA實(shí)現(xiàn)OFDM的源代碼 并且配有各個(gè)部分的詳細(xì)說明,具有很好的指導(dǎo)作用
上傳時(shí)間: 2013-08-08
上傳用戶:chendawei
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)dsp 的fft算法 其中有幾個(gè)文檔文件和用vhdl寫的1024點(diǎn)的fft代碼
上傳時(shí)間: 2013-08-22
上傳用戶:ukuk
資源簡(jiǎn)介:FPGA實(shí)現(xiàn)SPI的內(nèi)核驅(qū)動(dòng) 相信感興趣的朋友一定會(huì)喜歡
上傳時(shí)間: 2013-08-24
上傳用戶:hehuaiyu
資源簡(jiǎn)介:低通濾波器 基于MATLAB的低通濾波器,Z變換實(shí)現(xiàn)
上傳時(shí)間: 2015-05-10
上傳用戶:王楚楚
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)DDS的原理圖,結(jié)構(gòu)清晰,采用總線方式與外部單片機(jī)通信
上傳時(shí)間: 2015-12-16
上傳用戶:qq521
資源簡(jiǎn)介:RISC狀態(tài)機(jī)由三個(gè)功能單元構(gòu)成:處理器、控制器和存儲(chǔ)器。 RISC狀態(tài)機(jī)經(jīng)優(yōu)化可實(shí)現(xiàn)高效的流水線操作。 RISC 中的數(shù)據(jù)線為16位。 在數(shù)據(jù)存儲(chǔ)器中的0到15的位置放置16個(gè)隨機(jī)數(shù),求16個(gè)數(shù)的和,放在數(shù)據(jù)存儲(chǔ)器的16、17的位置,高位在前 對(duì)這16個(gè)數(shù)進(jìn)行排序,...
上傳時(shí)間: 2013-11-29
上傳用戶:縹緲
資源簡(jiǎn)介:Jsp開發(fā)的簡(jiǎn)單選購系統(tǒng)(采用jsp+javabean)能實(shí)現(xiàn)基本的選購功能,有很多地方需要完善,請(qǐng)多多指教啊
上傳時(shí)間: 2014-01-22
上傳用戶:tonyshao
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)SDRAM的操作,具體操作見內(nèi)部說明文件
上傳時(shí)間: 2014-01-05
上傳用戶:ecooo
資源簡(jiǎn)介:一個(gè)FPGA實(shí)現(xiàn)fft的源碼,實(shí)現(xiàn)序列的頻域轉(zhuǎn)化
上傳時(shí)間: 2014-01-04
上傳用戶:498732662
資源簡(jiǎn)介:快速全盤的查找文件,利用API實(shí)現(xiàn)高效的查找方式
上傳時(shí)間: 2015-07-26
上傳用戶:1583060504
資源簡(jiǎn)介:Verilog HDL語言在FPGA實(shí)現(xiàn)中的存儲(chǔ)器的使用詳細(xì)說明
上傳時(shí)間: 2014-10-14
上傳用戶:litianchu
資源簡(jiǎn)介:該文檔是QUICKLOGIC的一篇關(guān)于用FPGA實(shí)現(xiàn)DDS的設(shè)計(jì)指導(dǎo)。
上傳時(shí)間: 2013-12-20
上傳用戶:123啊
資源簡(jiǎn)介:(1)采用鏈?zhǔn)酱鎯?chǔ)實(shí)現(xiàn)棧的初始化、入棧、出棧操作。 (2)采用順序存儲(chǔ)實(shí)現(xiàn)棧的初始化、入棧、出棧操作。 (3)采用鏈?zhǔn)酱鎯?chǔ)實(shí)現(xiàn)隊(duì)列的初始化、入隊(duì)、出隊(duì)操作。 (4)采用順序存儲(chǔ)實(shí)現(xiàn)循環(huán)隊(duì)列的初始化、入隊(duì)、出隊(duì)操作。 (5)在主函數(shù)中設(shè)計(jì)一個(gè)...
上傳用戶:teddysha
資源簡(jiǎn)介:FPGA實(shí)現(xiàn)SPI的內(nèi)核驅(qū)動(dòng) FPGA實(shí)現(xiàn)SPI的內(nèi)核驅(qū)動(dòng) FPGA實(shí)現(xiàn)SPI的內(nèi)核驅(qū)動(dòng)
上傳時(shí)間: 2016-03-28
上傳用戶:cooran
資源簡(jiǎn)介:線段樹的C代碼實(shí)現(xiàn) 可以實(shí)現(xiàn)高效的區(qū)間求和等算法
上傳時(shí)間: 2016-04-20
上傳用戶:aig85
資源簡(jiǎn)介:用FPGA實(shí)現(xiàn)dsp 的fft算法 其中有幾個(gè)文檔文件和用vhdl寫的1024點(diǎn)的fft代碼
上傳時(shí)間: 2014-01-18
上傳用戶:三人用菜
資源簡(jiǎn)介:FPGA實(shí)現(xiàn)DSP的Verilog 示例
上傳時(shí)間: 2013-12-08
上傳用戶:1427796291
資源簡(jiǎn)介:本源碼是采用struts框架來 實(shí)現(xiàn)國際化的例子
上傳時(shí)間: 2014-12-07
上傳用戶:Amygdala
資源簡(jiǎn)介:用EP1C系列FPGA實(shí)現(xiàn)DAC0832的控制
上傳時(shí)間: 2016-07-15
上傳用戶:tonyshao
資源簡(jiǎn)介:采用小波變換實(shí)現(xiàn)圖像的編碼與解碼功能,希望對(duì)大家有所幫助。
上傳時(shí)間: 2016-08-22
上傳用戶:aa54