亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

字符疊加器

  • 基于FPGA的MJPEG視頻解碼器

    基于FPGA的MJPEG視頻解碼器的芯片設(shè)計(jì)

    標(biāo)簽: MJPEG FPGA 視頻解碼器

    上傳時(shí)間: 2013-06-10

    上傳用戶:wanqunsheng

  • 基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)

    基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)

    標(biāo)簽: Turbo FPGA 編譯碼器

    上傳時(shí)間: 2013-06-13

    上傳用戶:ippler8

  • 基于VHDL語言的卷積碼編解碼器的設(shè)計(jì)

    本文在闡述卷積碼編解碼器基本工作原理的基礎(chǔ)上,提出了在MAX+PlusⅡ開發(fā)平臺(tái)上基于VHDL語言設(shè)計(jì)(2,1,6)卷積碼編解碼器的方法。

    標(biāo)簽: VHDL 語言 卷積碼 編解碼器

    上傳時(shí)間: 2013-06-16

    上傳用戶:zfh920401

  • 小功率光伏逆變器的設(shè)計(jì)

    文章首先分析比較了光伏并網(wǎng)逆變器的各種主電路結(jié)構(gòu)優(yōu)缺點(diǎn),提出適合小 功率光伏系統(tǒng)的兩級(jí)式并網(wǎng)結(jié)構(gòu),并對(duì)前級(jí)DC-DC電路和后級(jí)DC-AC分別進(jìn)行 了電路結(jié)構(gòu)的選擇。

    標(biāo)簽: 小功率 光伏逆變器

    上傳時(shí)間: 2013-06-14

    上傳用戶:jjj0202

  • 源碼公開的MCS-51單片機(jī)宏匯編器

    周立功的一份文檔,介紹源碼公開的MCS-51單片機(jī)宏匯編器,本是一應(yīng)屆生的習(xí)作,是學(xué)習(xí)編譯原理和C程序設(shè)計(jì)的“靶子”,雖然該軟件未完全達(dá)到滿意效果,不過與Keil公司的A51配合起來使用還是不錯(cuò)的。

    標(biāo)簽: MCS 51 源碼 單片機(jī)

    上傳時(shí)間: 2013-05-19

    上傳用戶:axxsa

  • 基于FPGA技術(shù)的HDLC幀收發(fā)器

    基于FPGA技術(shù)的HDLC幀收發(fā)器的設(shè)計(jì)與實(shí)現(xiàn)

    標(biāo)簽: FPGA HDLC 收發(fā)器

    上傳時(shí)間: 2013-05-24

    上傳用戶:lindor

  • USBISP下載器驅(qū)動(dòng)

    USBISP下載器驅(qū)動(dòng)USBISP下載器驅(qū)動(dòng)及說明(USBISP配置用戶用)\RZ-USBISP使用說明

    標(biāo)簽: USBISP 下載器 驅(qū)動(dòng)

    上傳時(shí)間: 2013-07-03

    上傳用戶:coeus

  • Multisim11.0加破解及漢化補(bǔ)丁

    Multisim11.0加破解及漢化補(bǔ)丁

    標(biāo)簽: Multisim 11.0 破解 漢化

    上傳時(shí)間: 2013-04-24

    上傳用戶:franktu

  • DVBT系統(tǒng)中內(nèi)編解碼模塊的軟件仿真

    數(shù)字電視按傳輸方式分為地面、衛(wèi)星和有線三種。其中,DVB-S和DVB-C這兩個(gè)全球化的衛(wèi)星和有線傳輸方式標(biāo)準(zhǔn),目前已作為世界統(tǒng)一標(biāo)準(zhǔn)被大多數(shù)國家所接受。而對(duì)于地面數(shù)字電視廣播標(biāo)準(zhǔn),經(jīng)國際電訊聯(lián)盟(ITU)批準(zhǔn)的共有三個(gè),包括歐盟的DVB-T(Digital Video Broadcasting-Terrestrial,數(shù)字視頻地面廣播)標(biāo)準(zhǔn)、美國的ATSC(Advanced Television System Committee,先進(jìn)電視制式委員會(huì))標(biāo)準(zhǔn)和日本的ISDB-T(Terrestrial Integrated Services DigitalBroadcasting,綜合業(yè)務(wù)數(shù)字廣播)標(biāo)準(zhǔn)。綜合比較起來,歐洲的DVB-T標(biāo)準(zhǔn)在技術(shù)及應(yīng)用實(shí)踐上都更加成熟。 本論文首先介紹了DVB-T系統(tǒng)的主要結(jié)構(gòu),針對(duì)DVB-T標(biāo)準(zhǔn)中各模塊的實(shí)現(xiàn)進(jìn)行了闡述,并根據(jù)發(fā)射機(jī)端各個(gè)模塊討論了接收機(jī)端相關(guān)模塊的算法設(shè)計(jì)。 隨后,論文給出了基于Microsoft Visual Studio 2005平臺(tái)實(shí)現(xiàn)的數(shù)字電視基帶信號(hào)產(chǎn)生與接收的軟件仿真系統(tǒng)的總體設(shè)計(jì)流程,重點(diǎn)討論了內(nèi)編解碼器和內(nèi)交織/解交織器的算法與實(shí)現(xiàn),并在實(shí)現(xiàn)的多參數(shù)可選的數(shù)字電視基帶信號(hào)產(chǎn)生與接收軟件仿真平臺(tái)上,重點(diǎn)分析了內(nèi)編/解碼模塊在接收端Viterbi譯碼算法中采用硬判決、簡(jiǎn)化軟判決以及不同調(diào)制方式時(shí)對(duì)DVB-T系統(tǒng)整體性能的影響。 最后,論文討論了內(nèi)碼譯碼算法的實(shí)現(xiàn)改進(jìn),使得Viterbi譯碼更適合在FPGA上實(shí)現(xiàn),同時(shí)針對(duì)邏輯設(shè)計(jì)進(jìn)行優(yōu)化以便節(jié)省硬件資源。論文重點(diǎn)討論了對(duì)幸存路徑信息存儲(chǔ)譯碼模塊的改進(jìn),比較了此模塊三種不同的實(shí)現(xiàn)方式帶來的硬件速率和資源的優(yōu)劣,通過利用4塊RAM對(duì)幸存路徑信息的交互讀寫,完成了對(duì)傳統(tǒng)回溯算法的改進(jìn),實(shí)現(xiàn)了加窗回溯的譯碼輸出,同時(shí)實(shí)現(xiàn)了回溯長度可配置以實(shí)現(xiàn)系統(tǒng)不同的性能要求。

    標(biāo)簽: DVBT 模塊 編解碼

    上傳時(shí)間: 2013-08-02

    上傳用戶:遠(yuǎn)遠(yuǎn)ssad

  • FPGA可配置端口電路的設(shè)計(jì)

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對(duì)輸入信號(hào)的采集和輸出信號(hào)輸出),電壓之間的轉(zhuǎn)換,對(duì)外圍芯片的驅(qū)動(dòng),完成對(duì)芯片的測(cè)試功能以及對(duì)芯片電路保護(hù)等。 本文采用了自頂向下和自下向上的設(shè)計(jì)方法,依據(jù)可配置端口電路能實(shí)現(xiàn)的功能和工作原理,運(yùn)用Cadence的設(shè)計(jì)軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計(jì)了一款性能、時(shí)序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個(gè)方面的內(nèi)容: 1.基于端口電路信號(hào)寄存器的采集和輸出方式,本論文設(shè)計(jì)的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時(shí)序仿真,且建立時(shí)間小于5ns和保持時(shí)間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計(jì)的要求。 2.基于TAP Controller的工作原理及它對(duì)16種狀態(tài)機(jī)轉(zhuǎn)換的控制,對(duì)16種狀態(tài)機(jī)的轉(zhuǎn)換完成了行為級(jí)描述和實(shí)現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對(duì)觸發(fā)器級(jí)聯(lián)的構(gòu)架這一特點(diǎn),設(shè)計(jì)了一款邊界掃描電路,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。達(dá)到對(duì)芯片電路測(cè)試設(shè)計(jì)的要求。 4.對(duì)于端口電路來講,有時(shí)需要將從CLB中的輸出數(shù)據(jù)實(shí)現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實(shí)現(xiàn)以上的功能,并運(yùn)用Verilog XL和Hspiee對(duì)它進(jìn)行了功能和時(shí)序的仿真。滿足設(shè)計(jì)要求。 5.對(duì)于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點(diǎn)電壓,將端口電路設(shè)計(jì)成3.3V和5V兼容的電路,通過仿真性能上已完全達(dá)到這一要求。此外,在輸入端口處加上擴(kuò)散電阻R和電容C組成噪聲濾波電路,這個(gè)電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時(shí)不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動(dòng)大負(fù)載的功能。通過對(duì)管子尺寸的大小設(shè)置和驅(qū)動(dòng)大小的仿真表明:在實(shí)現(xiàn)TTL高電平輸出時(shí),最大的驅(qū)動(dòng)電流達(dá)到170mA,而對(duì)應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動(dòng)電流為140mA[8];同樣,在實(shí)現(xiàn)CMOS高電平最大驅(qū)動(dòng)電流達(dá)到200mA,而xilinx4006e的CMOS驅(qū)動(dòng)電流達(dá)到170[8]mA。 7.與xilinx4006e端口電路相比,在延時(shí)和面積以及功耗略大的情況下,本論文研究設(shè)計(jì)的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實(shí)現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動(dòng)能力更加強(qiáng)大。

    標(biāo)簽: FPGA 可配置 端口 電路

    上傳時(shí)間: 2013-06-03

    上傳用戶:aa54

主站蜘蛛池模板: 恭城| 舒城县| 南宫市| 龙江县| 太原市| 新营市| 芷江| 固阳县| 巩义市| 灵山县| 翼城县| 南江县| 宁国市| 成武县| 新乡县| 阳东县| 资阳市| 嵊泗县| 南木林县| 集安市| 防城港市| 丰顺县| 中山市| 治县。| 镇宁| 腾冲县| 神木县| 泰宁县| 都兰县| 芮城县| 当涂县| 崇左市| 呼伦贝尔市| 祁门县| 辽宁省| 庆城县| 唐河县| 岑溪市| 台安县| 黄山市| 红河县|