FPGA與ARM EPI通信,控制16路步進(jìn)電機(jī)和12路DC馬達(dá) VHDL編寫的,,,,,
上傳時間: 2013-10-21
上傳用戶:zhyfjj
介紹了符合CCSDS標(biāo)準(zhǔn)的RS(255,223)碼譯碼器的硬件實現(xiàn)結(jié)構(gòu)。譯碼器采用8位并行時域譯碼算法,主要包括了修正后的無逆BM迭代譯碼算法,錢搜索算法和Forney算法。采用了三級流水線結(jié)構(gòu)實現(xiàn),減小了譯碼器的時延,提高了譯碼的速率,使用了VHDL語言完成譯碼器的設(shè)計與實現(xiàn)。測試表明,該譯碼器性能優(yōu)良,適用于高速通信。
上傳時間: 2013-10-17
上傳用戶:cc1915
《基于Xilinx FPGA的OFDM通信系統(tǒng)基帶設(shè)計》附帶的代碼
標(biāo)簽: Xilinx FPGA OFDM 通信系統(tǒng)
上傳時間: 2014-01-10
上傳用戶:15501536189
在點對多點主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點同步通信方式時,工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實驗表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實用價值。
上傳時間: 2013-11-02
上傳用戶:zhf01y
CoreFFT 是Actel 公司提供的基于Actel FPGA 結(jié)構(gòu)優(yōu)化的微秒級FFT 運(yùn)算軟核,為客戶提供功能強(qiáng)大和高效的DSP 解決方案。CoreFFT 應(yīng)用于Actel 以Flash 和反熔絲技術(shù)為基礎(chǔ)的現(xiàn)場可編程門陣列(FPGA)器件,專為講求高可靠性的應(yīng)用場合而設(shè)計,如雷達(dá)、地面和高空通信、聲學(xué)、石油和醫(yī)療信號處理等,應(yīng)用于需要耐受高溫并對固件錯誤和輻射有免疫能力的場合。CoreFFT 可生成專為Actel FPGA 而優(yōu)化的軟核,進(jìn)行FFT 變換,將信號從時域轉(zhuǎn)移至頻域,從而分析信號的頻譜構(gòu)成。
上傳時間: 2014-01-17
上傳用戶:hj_18
針對傳統(tǒng)集成電路(ASIC)功能固定、升級困難等缺點,利用FPGA實現(xiàn)了擴(kuò)頻通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核實現(xiàn)NCO模塊,在下變頻模塊調(diào)用了硬核乘法器并引入CIC濾波器進(jìn)行低通濾波,給出了DQPSK解調(diào)的原理和實現(xiàn)方法,推導(dǎo)出一種簡便的引入?仔/4固定相移的實現(xiàn)方法。采用模塊化的設(shè)計方法使用VHDL語言編寫出源程序,在Virtex-II Pro 開發(fā)板上成功實現(xiàn)了整個系統(tǒng)。測試結(jié)果表明該系統(tǒng)正確實現(xiàn)了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
標(biāo)簽: STEL 2000 FPGA 擴(kuò)頻通信
上傳時間: 2013-11-06
上傳用戶:liu123
為了滿足某測控平臺的設(shè)計要求,設(shè)計并實現(xiàn)了基于FPGA的六通道HDLC并行通信系統(tǒng)。該系統(tǒng)以FPGA為核心,包括FPGA、DSP、485轉(zhuǎn)換接口等部分。給出了系統(tǒng)的電路設(shè)計、關(guān)鍵模塊及軟件流程圖。測試結(jié)果表明,系統(tǒng)通訊速度為1 Mb/s,并且工作穩(wěn)定,目前該設(shè)計已經(jīng)成功應(yīng)用于某樣機(jī)中。
上傳時間: 2013-11-25
上傳用戶:王成林。
制作紅外通信
標(biāo)簽: PWM 紅外 系統(tǒng)設(shè)計 語音通信
上傳時間: 2014-01-03
上傳用戶:manlian
針對傳統(tǒng)語音通信系統(tǒng)存在的地址編碼繁雜、通信模式單一、難于維護(hù)的缺陷,設(shè)計了一款適用于工業(yè)現(xiàn)場的多功能語音通信系統(tǒng)。在排隊論的基礎(chǔ)上,對CAN總線語音通信系統(tǒng)進(jìn)行了理論分析,重點介紹了CAN總線的軟硬件設(shè)計。對系統(tǒng)的性能測試結(jié)果表明,系統(tǒng)的CAN幀丟失率<0.5‰,語音質(zhì)量能通過主觀試聽和客觀測試,整體系統(tǒng)工作良好。
標(biāo)簽: CAN 總線 語音通信 系統(tǒng)設(shè)計
上傳時間: 2014-12-28
上傳用戶:aa54
基于MELP的水下實時語音通信機(jī)的研究與實現(xiàn)
上傳時間: 2013-11-08
上傳用戶:1966649934
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1