近年來,大容量數(shù)據(jù)存儲設(shè)備主要是機(jī)械硬盤,機(jī)械硬盤采用機(jī)械馬達(dá)和磁片作為載體,存在抗震性能低、高功耗和速度提升難度大等缺點(diǎn)。固態(tài)硬盤是以半導(dǎo)體作為存儲介質(zhì)及控制載體,無機(jī)械裝置,具有抗震、寬溫、無噪、可靠和節(jié)能等特點(diǎn),是目前存儲領(lǐng)域所存在問題的解決方案之一。本文針對這一問題,設(shè)計基于FPGA的固態(tài)硬盤控制器,實現(xiàn)數(shù)據(jù)的固態(tài)存儲。 文章首先介紹硬盤技術(shù)的發(fā)展,分析固態(tài)硬盤的技術(shù)現(xiàn)狀和發(fā)展趨勢,闡述課題研究意義,并概述了本文研究的主要內(nèi)容及所做的工作。然后從分析固態(tài)硬盤控制器的關(guān)鍵技術(shù)入手,研究了SATA接口協(xié)議和NANDFLASH芯片特性。整體設(shè)計采用SOPC架構(gòu),所有功能由單片F(xiàn)PGA完成。移植MicroBlaze嵌入式處理器軟核作為主控制器,利用Verilog HDL語言描述IP核形式設(shè)計SATA控制器核和NAND FLASH控制器核。SATA控制器核作為高速串行傳輸接口,實現(xiàn)SATA1.0協(xié)議,根據(jù)協(xié)議劃分四層模型,通過狀態(tài)機(jī)和邏輯電路實現(xiàn)協(xié)議功能。NAND FLASH控制器核管理NANDFLASH芯片陣列,將NAND FLASH接口轉(zhuǎn)換成通用的SRAM接口,提高訪問效率。控制器完成NAND FLASH存儲管理和糾錯算法,實現(xiàn)數(shù)據(jù)的存儲和讀取。最后完成固態(tài)硬盤控制器的模塊測試和整體測試,介紹了測試方法、測試工具和測試流程,給出測試數(shù)據(jù)和結(jié)果分析,得出了驗證結(jié)論。 本文設(shè)計的固態(tài)硬盤控制器,具有結(jié)構(gòu)簡單和穩(wěn)定性高的特點(diǎn),易于升級和二次開發(fā),是實現(xiàn)固態(tài)硬盤和固態(tài)存儲系統(tǒng)的關(guān)鍵技術(shù)。
標(biāo)簽: FPGA 固態(tài)硬盤 制器設(shè)計
上傳時間: 2013-05-28
上傳用戶:sssnaxie
DDR2 SDRAM是目前內(nèi)存市場上的主流內(nèi)存。除了通用計算機(jī)系統(tǒng)外,大量的嵌入式系統(tǒng)也紛紛采用DDR2內(nèi)存,越來越多的SoC系統(tǒng)芯片中會集成有DDR2接口模塊。因此,設(shè)計一款匹配DDR2的內(nèi)存控制器將會具有良好的應(yīng)用前景。 論文在研究了DDR2的JEDEC標(biāo)準(zhǔn)的基礎(chǔ)上,設(shè)計出DDR2控制器的整體架構(gòu),采用自項向下的設(shè)計方法和模塊化的思想,將DDR2控制器劃分為若干模塊,并使用Verilog HDL語言完成DDR2控制器IP軟核中初始化模塊、配置模塊、執(zhí)行模塊和數(shù)據(jù)通道模塊的RTL級設(shè)計。根據(jù)在設(shè)計中遇到的問題,對DDR2控制器的整體架構(gòu)進(jìn)行改進(jìn)與完善。在分析了Altera數(shù)字PHY的基本性能的基礎(chǔ)上,設(shè)計DDR2控制器與數(shù)字PHY的接口模塊。搭建DDR2控制器IP軟核的仿真驗證平臺,針對設(shè)計的具體功能進(jìn)行仿真驗證,并實現(xiàn)在Altera Stratix II GX90開發(fā)板上對DDR2存儲芯片基本讀/寫操作控制的FPGA功能演示。 論文設(shè)計的DDR2控制器的主要特點(diǎn)是: 1.支持?jǐn)?shù)字PHY電路,不需要實際的硬件電路就完成DDR2控制器與DDR2存儲芯片之間的物理層接口,節(jié)約了設(shè)計成本,縮小了硬件電路的體積。 2.將配置口從初始化模塊中分離出來,簡化了具體操作。 3.支持多個DDR2存儲芯片,使得DDR2控制器的應(yīng)用范圍更為廣闊。 4.支持DDR2的三項新技術(shù),充分發(fā)揮DDR2內(nèi)存的特性。 5.自動DDR2刷新控制,方便用戶對DDR2內(nèi)存的控制。
上傳時間: 2013-06-10
上傳用戶:ynzfm
工業(yè)生產(chǎn)過程往往具有非線性、不確定性,難以建立精確的數(shù)學(xué)模型。應(yīng)用常規(guī)的PID控制器難以達(dá)到理想的控制效果。作為的重要分支,人工神經(jīng)網(wǎng)絡(luò)具有良好的非線性映射能力和高度的并行信息處理能力,已成為非線性系統(tǒng)建模、辨識和控制中常用的理論和方法。其中,神經(jīng)元具有很強(qiáng)的信息綜合、學(xué)習(xí)記憶、自學(xué)習(xí)和自適應(yīng)能力,可以處理那些難以用模型和規(guī)則描述的過程,將神經(jīng)元與PID結(jié)合,應(yīng)用到實際的控制中,可以在線調(diào)整PID的參數(shù),使系統(tǒng)具有較強(qiáng)的抗干擾能力、自適應(yīng)能力和較好的魯棒性。 目前,人工神經(jīng)網(wǎng)絡(luò)的研究主要是神經(jīng)網(wǎng)絡(luò)的理論研究、神經(jīng)網(wǎng)絡(luò)的應(yīng)用研究和神經(jīng)網(wǎng)絡(luò)的實現(xiàn)技術(shù)研究,這三方面是相互依賴和相互促進(jìn)的關(guān)系。本文主要側(cè)重的是神經(jīng)網(wǎng)絡(luò)的實現(xiàn)技術(shù)研究方面,創(chuàng)新性地利用FPGA嵌入式系統(tǒng)開發(fā)技術(shù)實現(xiàn)單神經(jīng)元PID智能控制器的研究與設(shè)計,并將其封裝成為一個專用的IP核供其他的控制系統(tǒng)使用。 首先,對單神經(jīng)元PID智能控制器的設(shè)計原理和設(shè)計算法進(jìn)行了深入的研究與分析;其次,利用MATLAB設(shè)計單神經(jīng)元PID智能控制器,針對特定的被控對象,對其進(jìn)行仿真實驗,獲得比較理想的系統(tǒng)輸出;然后,研究基于FPGA的單神經(jīng)元智能控制算法的實現(xiàn),對控制器進(jìn)行VHDL語言分層設(shè)計,使用Altera公司的軟件QuartusⅡ6.1進(jìn)行仿真實驗。兩個仿真實驗結(jié)果表明,基于FPGA的單神經(jīng)元智能控制器比MATLAB設(shè)計的單神經(jīng)元PID智能控制器性能優(yōu)良。 本文的設(shè)計模塊主要包括權(quán)值修改模塊、誤差計算模塊、權(quán)值產(chǎn)生模塊和輸出模塊。在各個模塊的設(shè)計中進(jìn)行了優(yōu)化處理,使本文的設(shè)計不僅利用的硬件資源少,而且也有很快的運(yùn)行速度,同時也改善了傳統(tǒng)控制器的控制性能。
上傳時間: 2013-04-24
上傳用戶:13517191407
隨著Internet的不斷發(fā)展,人們希望日常生活中所用到的嵌入式設(shè)備都能夠很方便地實現(xiàn)Intemet接入,這對嵌入式系統(tǒng)設(shè)計提出了新的挑戰(zhàn),要求低成本、多功能、高性能。這些是目前嵌入式系統(tǒng)設(shè)計的熱點(diǎn)。 可編程邏輯器件FPGA在過去的幾十年中取得了飛速發(fā)展,從最初的幾千門到現(xiàn)在的幾百萬門,可靠性與集成度不斷提高,而功耗和成本卻在不斷降低,具有很高的性價比。再加上開發(fā)周期短、對開發(fā)人員的要求相對較低的優(yōu)點(diǎn),因此被大量應(yīng)用于嵌入式系統(tǒng)設(shè)計中。 本文是基于FPGA高性價比、可靈活配置的特點(diǎn),也是當(dāng)前流行的“微控制器+FPGA”的嵌入式系統(tǒng)設(shè)計方式,所以我們提出了基于FPGA的實現(xiàn)方案。本文通過在FPGA中硬件實現(xiàn)嵌入式TCP/IP協(xié)議(包括UDP、IP、ARP、TCP等網(wǎng)絡(luò)協(xié)議)以及以太網(wǎng)MAC協(xié)議,并提供標(biāo)準(zhǔn)MII接口,通過外接PHY實現(xiàn)網(wǎng)絡(luò)連接。最終成功地通過了驗證。 基于FPGA的實現(xiàn)可以有效地降低成本,同時可以在其中集成其他功能模塊,提高整個系統(tǒng)的集成度,減小PCB版圖面積和布線復(fù)雜度,有利于提高系統(tǒng)可靠性。因此,本研究課題對嵌入式系統(tǒng)設(shè)計有很大的實用價值。
上傳時間: 2013-04-24
上傳用戶:xlcky
ARM嵌入式技術(shù)在工業(yè)和生活中正得到越來越廣泛的應(yīng)用,為了適應(yīng)技術(shù)的發(fā)展和社會的需求,滿足為社會培養(yǎng)創(chuàng)新型人才的需要,高校通信類和電子類專業(yè)開設(shè)ARM嵌入式技術(shù)相關(guān)課程及其實驗課程將成為趨勢。在課程中設(shè)置合理實驗,可以有效提高學(xué)生的動手能力和培養(yǎng)創(chuàng)新性思維,幫助學(xué)生更快、更好地掌握理論和應(yīng)用技術(shù)。 論文設(shè)計的ARM嵌入式教學(xué)實驗系統(tǒng)包括一塊適合普通高校嵌入式技術(shù)實驗課程教學(xué)的實驗開發(fā)板及其配套的實驗。該實驗系統(tǒng)針對一般高校所開設(shè)的ARM嵌入式技術(shù)相關(guān)課程的要求而設(shè)計,配套實驗符合教學(xué)大綱及實驗課時的要求。 論文設(shè)計的實驗開發(fā)板主要組成模塊有:最小系統(tǒng),包括控制器模塊、電源模塊、復(fù)位模塊、Flash ROM模塊、SDRAM模塊、JTAG接口等;擴(kuò)展接口,包括LED、鍵盤、RS232串口、I2C接口、液晶模塊、以太網(wǎng)模塊等。實驗開發(fā)板采用S3C4510B網(wǎng)絡(luò)控制芯片用作控制和信號處理,使用網(wǎng)絡(luò)接口芯片DM9161和隔離變壓器H1102完成網(wǎng)絡(luò)接入,使用AM29LV160和HY57V641620HG構(gòu)建16位存儲單元,使用AT24C01和PCF8583來構(gòu)建I2C接口,使用MAX232完成TTL電平轉(zhuǎn)換以擴(kuò)展RS232串口,并擴(kuò)展鍵盤和LCD實現(xiàn)人機(jī)交互。實驗開發(fā)板的硬件設(shè)計充分考慮了一般高校實驗室的條件和需求,能夠較好地將成本控制在150元左右,有利于在有限的條件下為每個學(xué)生盡可能的創(chuàng)造動手制作PCB的實驗條件。實驗板的接口設(shè)計能夠讓學(xué)生較為方便地開展實驗,并考慮了實驗板擴(kuò)展和二次開發(fā)的需要。 論文設(shè)計的實驗系統(tǒng)配套實驗主要有基礎(chǔ)實驗、擴(kuò)展實驗和設(shè)計實驗。基礎(chǔ)實驗主要幫助學(xué)生熟悉嵌入式系統(tǒng)的片內(nèi)資源和特殊功能寄存器的配置方法,對整個嵌入式系統(tǒng)的架構(gòu)有一定的理解,能編程完成一些簡單的控制功能;擴(kuò)展實驗主要幫助學(xué)生建立嵌入式系統(tǒng)開發(fā)和設(shè)計的基本理念,能夠設(shè)計和實現(xiàn)常見的外設(shè)驅(qū)動程序,能夠進(jìn)行操作系統(tǒng)的配置和移植,能夠自行對實驗板進(jìn)行一定程度的擴(kuò)展;設(shè)計實驗?zāi)軌驇椭鷮W(xué)生提高嵌入式系統(tǒng)的設(shè)計開發(fā)能力,使學(xué)生能根據(jù)需要設(shè)計出實現(xiàn)一定功能的擴(kuò)展模塊,從而使實驗板擴(kuò)展成實現(xiàn)具體功能的工業(yè)產(chǎn)品。基礎(chǔ)實驗包括ADS集成環(huán)境實驗、鍵盤實驗(GPIO輸入)、LED實驗(GPIO輸出)、定時器實驗、外部中斷實驗、UART串口通信實驗、I2C接口實驗、液晶顯示實驗;擴(kuò)展實驗包括建立交叉編譯環(huán)境實驗、操作系統(tǒng)編譯實驗、操作系統(tǒng)移植實驗、以太網(wǎng)通信實驗、TFTP實驗、WEB訪問實驗;設(shè)計實驗包括TCP/IP協(xié)議棧實驗、Web服務(wù)器實驗。學(xué)生通過完成基礎(chǔ)實驗、擴(kuò)展實驗和設(shè)計實驗來達(dá)到教學(xué)大綱的要求,并可以在此基礎(chǔ)上進(jìn)行更深入的創(chuàng)新性開發(fā)實驗,可以滿足一般高校嵌入式技術(shù)實驗課程教學(xué)的需要。 論文介紹了嵌入式交叉編譯環(huán)境的建立以及實驗開發(fā)板設(shè)計完成后進(jìn)行的調(diào)試。實驗開發(fā)板移植的嵌入式操作系統(tǒng)為uClinux,采用的Bootloader為U-boot。論文還簡單介紹了實驗系統(tǒng)的擴(kuò)展方案和二次開發(fā)方案,并對嵌入式新技術(shù)的發(fā)展做了粗淺的探討。 論文所做的工作以科學(xué)發(fā)展觀為指導(dǎo),是對普通高校ARM嵌入式技術(shù)實驗課程設(shè)計的一次有益探索。
標(biāo)簽: ARM 嵌入式 教學(xué)實驗系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:jjq719719
近年來,隨著以太網(wǎng)技術(shù)的發(fā)展和普及,以TCP/IP協(xié)議為代表的開放式互聯(lián)網(wǎng)技術(shù)在各個領(lǐng)域都得到了廣泛的應(yīng)用,但是大量的設(shè)備都有SPI串行接口,這些設(shè)備的串行數(shù)據(jù)需要通過網(wǎng)絡(luò)進(jìn)行傳輸,因此必須要尋求一種解決方案,用來解決這些傳統(tǒng)設(shè)備與現(xiàn)今的網(wǎng)絡(luò)設(shè)備之間的互聯(lián)問題。本文針對這種情況設(shè)計了一種基于ARM處理器的嵌入式以太網(wǎng)接口系統(tǒng)。 本文分別對SPI串行通信和基于TCP/IP協(xié)議的以太網(wǎng)進(jìn)行研究和分析,在此基礎(chǔ)上設(shè)計一個嵌入式系統(tǒng)—基子ARM處理器的串行通信與以太網(wǎng)的協(xié)議轉(zhuǎn)換系統(tǒng),來實現(xiàn)SPI串行口與網(wǎng)口的數(shù)據(jù)傳輸。 首先分析了當(dāng)前串行通信的應(yīng)用現(xiàn)狀和以太網(wǎng)技術(shù)的發(fā)展動態(tài),指出SPI串口設(shè)備網(wǎng)絡(luò)化的趨勢,然后詳細(xì)介紹了嵌入式處理器LM3S8962的特點(diǎn)和內(nèi)部結(jié)構(gòu)接著闡述了嵌入式TCP/IP協(xié)議棧的總體設(shè)計以及每層協(xié)議的編寫過程。在硬件設(shè)計方面,對本文所設(shè)計的系統(tǒng)—基于ARM處理器的串行通信與以太網(wǎng)的協(xié)議轉(zhuǎn)換系統(tǒng)進(jìn)行了總體設(shè)計,將系統(tǒng)分為三個主要模塊:處理器模塊、SPI通信模塊和以太網(wǎng)接口模塊。同時在軟件設(shè)計方面對啟動代碼流程、驅(qū)動程序設(shè)計與實現(xiàn)、軟件包的配置進(jìn)行了說明。對設(shè)計的主程序的流程圖以及各個任務(wù)參數(shù)設(shè)置加以分析。最后對系統(tǒng)進(jìn)行了測試表明通信是成功的。 總之,本文完成了嵌入式網(wǎng)絡(luò)控制器的硬件平臺架構(gòu)設(shè)計、嵌入式操作系統(tǒng)的移植,為今后嵌入式網(wǎng)絡(luò)控制器的后繼開發(fā)提供了一個嵌入式平臺,研究成果對于嵌入式遠(yuǎn)程監(jiān)控系統(tǒng)在遠(yuǎn)程控制領(lǐng)域的應(yīng)用具有一定的參考價值。
標(biāo)簽: Cortex ARM 嵌入式 以太網(wǎng)通信
上傳時間: 2013-04-24
上傳用戶:jiiszha
隨著經(jīng)濟(jì)的發(fā)展,城市交通的壓力越來越大,很多城市都開始建設(shè)地鐵項目,發(fā)展地下軌道交通事業(yè)。在地鐵列車上,駕駛員需要方便、快捷地控制各種語音功能,保障列車可靠、安全的運(yùn)行,從而為乘客提供優(yōu)質(zhì)的服務(wù)。駕駛員語音控制器就是為了滿足這一需求而提出來的。 在描述列車乘客信息系統(tǒng)的發(fā)展、介紹了公共廣播系統(tǒng)的功能的之后,本文分析了駕駛員語音控制器的設(shè)計需求,設(shè)計了一種具有人機(jī)交互功能的駕駛員語音控制器。它帶有LCD顯示屏和輸入鍵盤;能夠在內(nèi)部存儲路線、站點(diǎn)和緊急信息等用戶數(shù)據(jù)。通過窗口菜單以圖形化的方式向駕駛員顯示列車運(yùn)行信息。通過通信端口,按照雙方約定的通訊格式,將運(yùn)行模式,路線站點(diǎn),緊急信息等內(nèi)容發(fā)送給列車顯示與廣播控制單元,完成語音及顯示控制。根據(jù)需求分析,提出了一種基于ARM的控制器設(shè)計平臺。設(shè)計了該控制器的硬件和軟件的整體方案,采用模塊化設(shè)計的思想給出了系統(tǒng)各主要模塊的具體設(shè)計與實現(xiàn)方法,并給出了相關(guān)電路的實現(xiàn)原理圖。最后介紹了本控制器的測試方法與過程,并給出了具體應(yīng)用。該駕駛員語音控制器實現(xiàn)了人工廣播、司機(jī)對講、緊急對講和系統(tǒng)設(shè)置等功能。具有操作方便、便于維護(hù)、可配置、成本低等優(yōu)點(diǎn),滿足了駕駛員以及列車語音與顯示控制的實際需求。關(guān)鍵詞:ARM;RS485;乘客信息系統(tǒng);圖形用戶界面;嵌入式系統(tǒng)
上傳時間: 2013-07-30
上傳用戶:電子世界
減搖鰭是船舶與海洋工程中的一種重要系統(tǒng),目前已在多種船舶中廣泛應(yīng)用。減搖鰭對于提高船舶耐波性,增加船舶使用壽命,改善設(shè)備與人員的工作條件,提高艦艇的戰(zhàn)斗力具有重要作用。減小船舶橫搖是目前船舶運(yùn)動控制領(lǐng)域的重要課題之一。本文以船舶減搖鰭系統(tǒng)作為研究對象,重點(diǎn)講述了基于ARM處理器的減搖鰭控制器的設(shè)計與實現(xiàn)方案。 減搖鰭系統(tǒng)目前大多采用基于力矩對抗原理的PID控制器。控制器的性能對船舶自然橫搖周期和無因次橫搖衰減系數(shù)有著很大的依賴關(guān)系。由于船舶橫搖運(yùn)動的復(fù)雜性、非線性、時變性和海況的不確定性,經(jīng)典PID控制難以獲得滿意的控制效果。采用先進(jìn)的控制策略是解決這一問題的有效方法。本論文將模糊控制與PID控制相結(jié)合,實現(xiàn)了無須精確的對象模型,只須將操作人員和專家長期實踐積累的經(jīng)驗知識用控制規(guī)則模型化,然后用模糊推理在線辨識對象特征參數(shù),便可對PID參數(shù)實現(xiàn)自整定。另外,浪級調(diào)節(jié)器做為減搖鰭控制器的一個重要組成部分,本論文也對其設(shè)計進(jìn)行了研究,提出了一種基于海浪譜估計的浪級調(diào)節(jié)器的設(shè)計方法,彌補(bǔ)了傳統(tǒng)浪級調(diào)節(jié)器不能充分利用海浪信息的不足。 目前大多數(shù)的減搖鰭控制器使用單片機(jī)作為主處理器或者以工控機(jī)為基礎(chǔ)開發(fā)而來的,前者集成度不高,穩(wěn)定性也不好,而后者成本較高。因此,本課題設(shè)計了一款新型的基于ARM處理器的減搖鰭控制器,解決了上述問題。該系統(tǒng)主要由硬件平臺和軟件平臺兩部分組成。硬件平臺主要包括基于飛利浦公司的LPC2214的控制器核心電路和輔助實現(xiàn)控制的驅(qū)動電路;軟件平臺主要是基于ARM的軟件,包括啟動代碼和應(yīng)用程序。 研究結(jié)果表明:開發(fā)的嵌入式減搖鰭控制系統(tǒng)不僅具有集成度高、性價比高、性能優(yōu)越、抗干擾能力強(qiáng)、穩(wěn)定性好、實時性高等優(yōu)點(diǎn)。同時更能夠適應(yīng)減搖鰭控制系統(tǒng)智能化的發(fā)展趨勢,所以該減搖鰭控制器具有很好的使用價值及意義。
上傳時間: 2013-07-10
上傳用戶:giser
ARM微處理器和嵌入式Linux操作系統(tǒng)為核心的嵌入式技術(shù),已在很多領(lǐng)域得到了越來越廣泛的應(yīng)用。由于網(wǎng)絡(luò)在未來計算中將發(fā)揮非常重要的作用,因此連通性、網(wǎng)絡(luò)化正逐漸成為嵌入式設(shè)備的發(fā)展方向,嵌入式設(shè)備的網(wǎng)絡(luò)化已經(jīng)成為網(wǎng)絡(luò)發(fā)展的必然趨勢。美國貝爾實驗室預(yù)測未來數(shù)年內(nèi)所能想到的任何有用信息都是由嵌入式設(shè)備通過網(wǎng)絡(luò)供給信息的需求者。 本文設(shè)計和實現(xiàn)了基于ARM處理器的嵌入式系統(tǒng)硬件和軟件解決方案,將Linux移植到LH79520,并且實現(xiàn)了嵌入式系統(tǒng)的網(wǎng)絡(luò)通信功能。 本文采用NXP公司的LH79520微控制器作為處理器,采用高度集成的以太網(wǎng)芯片DM9000A作為網(wǎng)絡(luò)接口,并且擴(kuò)展了LCD、UART接口。使用APEX作為系統(tǒng)的Bootloader,選擇Linux操作系統(tǒng)進(jìn)行裁剪和移植,編寫了網(wǎng)絡(luò)芯片驅(qū)動程序,使得2.6.22版本內(nèi)核在硬件上穩(wěn)定運(yùn)行;同時實現(xiàn)了嵌入式平臺和Linux系統(tǒng)之間的網(wǎng)絡(luò)的數(shù)據(jù)傳輸。對影響TCP網(wǎng)絡(luò)數(shù)據(jù)傳輸速率的因素進(jìn)行了研究,通過對比和測試優(yōu)化了ARM嵌入式系統(tǒng)的網(wǎng)絡(luò)傳輸性能。最后,在ARM平臺和Linux主機(jī)端分別實現(xiàn)了采用IPMSG協(xié)議的網(wǎng)絡(luò)傳輸應(yīng)用程序。 通過測試表明,本文所設(shè)計的嵌入式系統(tǒng)在可用性及操作方便性方面都達(dá)到了預(yù)期的目標(biāo),使得ARM Linux移植更有效率而且降低成本,具有實際的應(yīng)用價值。
標(biāo)簽: Linux ARM 嵌入式 網(wǎng)絡(luò)
上傳時間: 2013-07-14
上傳用戶:axxsa
近年來,嵌入式Internet遠(yuǎn)程測控系統(tǒng)已成為計算機(jī)控制領(lǐng)域一個重要組成部分,它將計算機(jī)網(wǎng)絡(luò)、通信與自動控制技術(shù)相結(jié)合并成為新興的研究熱點(diǎn)。通過嵌入式Internet控制系統(tǒng),用戶只要在有網(wǎng)絡(luò)接入的地方,就可以對與網(wǎng)絡(luò)連接的任何現(xiàn)場設(shè)備進(jìn)行遠(yuǎn)程測控。嵌入式系統(tǒng)可以根據(jù)應(yīng)用進(jìn)行軟硬件的定制,特別適用于對成本、體積、功耗有嚴(yán)格要求的各種遠(yuǎn)程測控設(shè)備。該項技術(shù)的研究具有廣闊的應(yīng)用前景。 嵌入式Web遠(yuǎn)程監(jiān)控不同于以往的C/S和B/S網(wǎng)絡(luò)監(jiān)控技術(shù),它通常采用嵌入式系統(tǒng)作為Web服務(wù)器,使得系統(tǒng)的成本大大降低,且設(shè)備體積小巧,便于安裝、易于維護(hù),安全可靠,此技術(shù)自問世以來得到了業(yè)界的廣泛關(guān)注,各式各樣的解決方案和實現(xiàn)方式層出不窮。 本文提出了一種基于ARM的嵌入式網(wǎng)絡(luò)控制系統(tǒng)。該系統(tǒng)以嵌入式Boa服務(wù)器作為遠(yuǎn)程信號的傳輸平臺。首先對網(wǎng)絡(luò)的系統(tǒng)結(jié)構(gòu)和工作原理作了詳細(xì)介紹,然后對嵌入式網(wǎng)絡(luò)控制系統(tǒng)的實現(xiàn)作了深入的探討和研究。 整個嵌入式網(wǎng)絡(luò)控制系統(tǒng)主要劃分為三個部分:嵌入式網(wǎng)絡(luò)控制系統(tǒng)硬件設(shè)計;嵌入式網(wǎng)絡(luò)控制器的軟件設(shè)計;嵌入式網(wǎng)絡(luò)控制系統(tǒng)Web服務(wù)器實現(xiàn)。系統(tǒng)選用主流的ARM微處理器LPC2210作為系統(tǒng)主控制器,并根據(jù)需要給出了具體的硬件電路設(shè)計,包括:存儲器接口電路、網(wǎng)絡(luò)接口電路、串行通信接口電路以及信號調(diào)理電路設(shè)計。鑒于μ Clinux對ARM技術(shù)的有力支持,且μ Clinux具有內(nèi)核可裁減、網(wǎng)絡(luò)功能強(qiáng)大、低成本、代碼開放等特點(diǎn),通過對μ Clinux的裁減、配置和編譯,成功地將μ Clinux移植到LPC2210中。然后完成設(shè)備驅(qū)動開發(fā)、嵌入式網(wǎng)絡(luò)控制系統(tǒng)Boa服務(wù)器的構(gòu)建及系統(tǒng)應(yīng)用開發(fā)。 該嵌入式網(wǎng)絡(luò)控制系統(tǒng)融合監(jiān)控網(wǎng)與信息網(wǎng),實現(xiàn)了遠(yuǎn)程分布式測控和通訊。系統(tǒng)穩(wěn)定性高、實時性好、性價比高,具有廣泛的應(yīng)用價值,適用于工業(yè)、交通、電力、能源等眾多控制領(lǐng)域。
標(biāo)簽: ARM USB 嵌入式 主機(jī)系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:xc216
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1